0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)十問十答

NJ90_gh_bee81f8 ? 來源:未知 ? 作者:鄧佳佳 ? 2018-03-20 16:26 ? 次閱讀

1、濾波時(shí)選用電感,電容值的方法是什么?

電感值的選用除了考慮所想濾掉的噪聲頻率外,還要考慮瞬時(shí)電流的反應(yīng)能力。如果LC的輸出端會(huì)有機(jī)會(huì)需要瞬間輸出大電流,則電感值太大會(huì)阻礙此大電流流經(jīng)此電感的速度,增加紋波噪聲(ripple noise)。 電容值則和所能容忍的紋波噪聲規(guī)范值的大小有關(guān)。紋波噪聲值要求越小,電容值會(huì)較大。而電容的ESR/ESL也會(huì)有影響。

另外,如果這LC是放在開關(guān)式電源(switching regulation power)的輸出端時(shí),還要注意此LC所產(chǎn)生的極點(diǎn)零點(diǎn)(pole/zero)對負(fù)反饋控制(negative feedback control)回路穩(wěn)定度的影響。

2、模擬電源處的濾波經(jīng)常是用LC電路。但是為什么有時(shí)LC比RC濾波效果差?

LC與RC濾波效果的比較必須考慮所要濾掉的頻帶與電感值的選擇是否恰當(dāng)。因?yàn)殡姼械母锌?reactance)大小與電感值和頻率有關(guān)。如果電源的噪聲頻率較低,而電感值又不夠大,這時(shí)濾波效果可能不如RC。但是,使用RC濾波要付出的代價(jià)是電阻本身會(huì)耗能,效率較差,且要注意所選電阻能承受的功率。

3、在電路板尺寸固定的情況下,如果設(shè)計(jì)中需要容納更多的功能,就往往需要提高PCB的走線密度,但是這樣有可能導(dǎo)致走線的相互干擾增強(qiáng),同時(shí)走線過細(xì)也使阻抗無法降低,請介紹在高速(>100MHz)高密度PCB設(shè)計(jì)中的技巧?

在設(shè)計(jì)高速高密度PCB時(shí),串?dāng)_(crosstalk interference)確實(shí)是要特別注意的,因?yàn)樗鼘r(shí)序(timing)與信號完整性(signal integrity)有很大的影響。以下提供幾個(gè)注意的地方:

1)控制走線特性阻抗的連續(xù)與匹配。

2)走線間距的大小。一般??吹降拈g距為兩倍線寬??梢酝高^仿真來知道走線間距對時(shí)序及信號完整性的影響,找出可容忍的最小間距。不同芯片信號的結(jié)果可能不同。

3)選擇適當(dāng)?shù)亩私臃绞健?/span>

4)避免上下相鄰兩層的走線方向相同,甚至有走線正好上下重迭在一起,因?yàn)檫@種串?dāng)_比同層相鄰走線的情形還大。

5)利用盲埋孔(blind/buried via)來增加走線面積。但是PCB板的制作成本會(huì)增加。

在實(shí)際執(zhí)行時(shí)確實(shí)很難達(dá)到完全平行與等長,不過還是要盡量做到。除此以外,可以預(yù)留差分端接和共模端接,以緩和對時(shí)序與信號完整性的影響。

4、如何盡可能的達(dá)到EMC要求,又不致造成太大的成本壓力?

PCB板上會(huì)因EMC而增加的成本通常是因增加地層數(shù)目以增強(qiáng)屏蔽效應(yīng)及增加了ferrite bead、choke等抑制高頻諧波器件的緣故。除此之外,通常還是需搭配其它機(jī)構(gòu)上的屏蔽結(jié)構(gòu)才能使整個(gè)系統(tǒng)通過EMC的要求。以下僅就PCB板的設(shè)計(jì)技巧提供幾個(gè)降低電路產(chǎn)生的電磁輻射效應(yīng)。

1)盡可能選用信號斜率(slew rate)較慢的器件,以降低信號所產(chǎn)生的高頻成分。

2)注意高頻器件擺放的位置,不要太靠近對外的連接器。

3)注意高速信號的阻抗匹配,走線層及其回流電流路徑(return current path), 以減少高頻的反射與輻射。

4)在各器件的電源管腳放置足夠與適當(dāng)?shù)娜ヱ詈想娙菀跃徍碗娫磳雍偷貙由系脑肼?。特別注意電容的頻率響應(yīng)與溫度的特性是否符合設(shè)計(jì)所需。

5)對外的連接器附近的地可與地層做適當(dāng)分割,并將連接器的地就近接到chassis ground。

6)可適當(dāng)運(yùn)用ground guard/shunt traces在一些特別高速的信號旁。但要注意guard/shunt traces對走線特性阻抗的影響。

7)電源層比地層內(nèi)縮20H,H為電源層與地層之間的距離。

5、另一種作法是在確保數(shù)/模分開布局,且數(shù)/模信號走線相互不交叉的情況下,整個(gè)PCB板地不做分割,數(shù)/模地都連到這個(gè)地平面上。道理何在?

數(shù)模信號走線不能交叉的要求是因?yàn)樗俣壬钥斓?a target="_blank">數(shù)字信號其返回電流路徑(return current path)會(huì)盡量沿著走線的下方附近的地流回?cái)?shù)字信號的源頭,若數(shù)模信號走線交叉,則返回電流所產(chǎn)生的噪聲便會(huì)出現(xiàn)在模擬電路區(qū)域內(nèi)。

6、當(dāng)一塊PCB板中有多個(gè)數(shù)/模功能塊時(shí),常規(guī)做法是要將數(shù)/模地分開,原因何在?

將數(shù)/模地分開的原因是因?yàn)?a href="http://wenjunhu.com/v/tag/8791/" target="_blank">數(shù)字電路在高低電位切換時(shí)會(huì)在電源和地產(chǎn)生噪聲,噪聲的大小跟信號的速度及電流大小有關(guān)。如果地平面上不分割且由數(shù)字區(qū)域電路所產(chǎn)生的噪聲較大而模擬區(qū)域的電路又非常接近,則即使數(shù)模信號不交叉, 模擬的信號依然會(huì)被地噪聲干擾。也就是說數(shù)模地不分割的方式只能在模擬電路區(qū)域距產(chǎn)生大噪聲的數(shù)字電路區(qū)域較遠(yuǎn)時(shí)使用。

7、在高速PCB設(shè)計(jì)原理圖設(shè)計(jì)時(shí),如何考慮阻抗匹配問題?

在設(shè)計(jì)高速PCB電路時(shí),阻抗匹配是設(shè)計(jì)的要素之一。而阻抗值跟走線方式有絕對的關(guān)系, 例如是走在表面層(microstrip)或內(nèi)層(stripline/double stripline),與參考層(電源層或地層)的距離,走線寬度,PCB材質(zhì)等均會(huì)影響走線的特性阻抗值。也就是說要在布線后才能確定阻抗值。一般仿真軟件會(huì)因線路模型或所使用的數(shù)學(xué)算法的限制而無法考慮到一些阻抗不連續(xù)的布線情況,這時(shí)候在原理圖上只能預(yù)留一些terminators(端接),如串聯(lián)電阻等,來緩和走線阻抗不連續(xù)的效應(yīng)。真正根本解決問題的方法還是布線時(shí)盡量注意避免阻抗不連續(xù)的發(fā)生。

8、在高速PCB設(shè)計(jì)時(shí),設(shè)計(jì)者應(yīng)該從那些方面去考慮EMC、EMI的規(guī)則呢?

一般EMI/EMC設(shè)計(jì)時(shí)需要同時(shí)考慮輻射(radiated)與傳導(dǎo)(conducted)兩個(gè)方面. 前者歸屬于頻率較高的部分(>30MHz)后者則是較低頻的部分(<30MHz). 所以不能只注意高頻而忽略低頻的部分。一個(gè)好的EMI/EMC設(shè)計(jì)必須一開始布局時(shí)就要考慮到器件的位置, PCB迭層的安排, 重要聯(lián)機(jī)的走法, 器件的選擇等, 如果這些沒有事前有較佳的安排, 事后解決則會(huì)事倍功半, 增加成本. 例如時(shí)鐘產(chǎn)生器的位置盡量不要靠近對外的連接器, 高速信號盡量走內(nèi)層并注意特性阻抗匹配與參考層的連續(xù)以減少反射, 器件所推的信號之斜率(slew rate)盡量小以減低高頻成分, 選擇去耦合(decoupling/bypass)電容時(shí)注意其頻率響應(yīng)是否符合需求以降低電源層噪聲。另外, 注意高頻信號電流之回流路徑使其回路面積盡量小(也就是回路阻抗loop impedance盡量小)以減少輻射. 還可以用分割地層的方式以控制高頻噪聲的范圍. 最后, 適當(dāng)?shù)倪x擇PCB與外殼的接地點(diǎn)(chassis ground)。

9、哪里能提供比較準(zhǔn)確的IBIS模型庫?

IBIS模型的準(zhǔn)確性直接影響到仿真的結(jié)果?;旧螴BIS可看成是實(shí)際芯片I/O buffer等效電路的電氣特性資料,一般可由SPICE模型轉(zhuǎn)換而得 (亦可采用測量, 但限制較多),而SPICE的資料與芯片制造有絕對的關(guān)系,所以同樣一個(gè)器件不同芯片廠商提供,其SPICE的資料是不同的,進(jìn)而轉(zhuǎn)換后的IBIS模型內(nèi)之資料也會(huì)隨之而異。也就是說,如果用了A廠商的器件,只有他們有能力提供他們器件準(zhǔn)確模型資料,因?yàn)闆]有其它人會(huì)比他們更清楚他們的器件是由何種工藝做出來的。如果廠商所提供的IBIS不準(zhǔn)確, 只能不斷要求該廠商改進(jìn)才是根本解決之道。

10、如何選擇EDA工具

目前的pcb設(shè)計(jì)軟件中,熱分析都不是強(qiáng)項(xiàng),所以并不建議選用,其它的功能1.3.4可以選擇PADSCadence性能價(jià)格比都不錯(cuò)。PLD的設(shè)計(jì)的初學(xué)者可以采用PLD芯片廠家提供的集成環(huán)境,在做到百萬門以上的設(shè)計(jì)時(shí)可以選用單點(diǎn)工具。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23111

    瀏覽量

    398290
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    4963

    瀏覽量

    98039
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4690

    瀏覽量

    85767

原文標(biāo)題:PCB設(shè)計(jì)十問十答

文章出處:【微信號:gh_bee81f890fc1,微信公眾號:面包板社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    EMC,帶你了解電磁兼容的“前世今生”

    電磁兼容性EMC,是指設(shè)備或系統(tǒng)在其電磁環(huán)境中符合要求運(yùn)行并不對其環(huán)境中的任何設(shè)備產(chǎn)生無法忍受的電磁干擾的能力。以下是常見的電磁兼容EMC,通過下面的問答,能夠幫助你更加了解關(guān)
    發(fā)表于 09-02 19:43 ?2015次閱讀
    EMC<b class='flag-5'>十</b><b class='flag-5'>問</b><b class='flag-5'>十</b><b class='flag-5'>答</b>,帶你了解電磁兼容的“前世今生”

    PCB設(shè)計(jì)技巧百

    PCB設(shè)計(jì)技巧百
    發(fā)表于 03-08 21:25

    PCB設(shè)計(jì)

    容納更多的功能,就往往需要提高PCB的走線密度,但是這樣有可能導(dǎo)致走線的相互干擾增強(qiáng),同時(shí)走線過細(xì)也使阻抗無法降低,請介紹在高速(>100MHz)高密度PCB設(shè)計(jì)中的技巧?在設(shè)計(jì)高速高密度PCB
    發(fā)表于 09-14 10:51

    請問為什么這個(gè)PCB設(shè)計(jì)錯(cuò)誤要避免?

    為什么這個(gè)PCB設(shè)計(jì)錯(cuò)誤要避免
    發(fā)表于 03-17 06:22

    PCB設(shè)計(jì)技巧百

    PCB設(shè)計(jì)技巧百:PCB設(shè)計(jì)技巧百1、如何選擇PCB板材?選擇PCB板材必須在滿足設(shè)計(jì)需求和
    發(fā)表于 09-24 09:15 ?0次下載

    MP3(再簡單也會(huì)有疑問)

    MP3(再簡單也會(huì)有疑問) MP3操作簡單,一般來說買回家不看說明書也能知道應(yīng)該如何使用。不過在使用過程中,往往會(huì)出現(xiàn)這
    發(fā)表于 02-01 16:30 ?515次閱讀

    水貨筆記本的

    水貨筆記本的 第一:什么是行貨,什么是水貨?為什么會(huì)產(chǎn)生水貨?   回答:水貨的產(chǎn)
    發(fā)表于 02-06 17:19 ?515次閱讀

    PCB設(shè)計(jì)技巧百

    設(shè)計(jì)pcb知識 一場好用PCB設(shè)計(jì)技巧百
    發(fā)表于 11-24 15:19 ?0次下載

    PCB設(shè)計(jì)技巧100

    PCB設(shè)計(jì)100,很好的學(xué)習(xí)資料,快來下載學(xué)習(xí)吧
    發(fā)表于 01-14 16:31 ?0次下載

    PCB設(shè)計(jì)有哪些誤區(qū)PCB設(shè)計(jì)大誤區(qū)上部分內(nèi)有下部分鏈接

    本文檔的主要內(nèi)容詳細(xì)介紹的是PCB設(shè)計(jì)有哪些誤區(qū)PCB設(shè)計(jì)大誤區(qū)上部分。主要內(nèi)容包括了:1.PCB設(shè)計(jì)中的那些誤區(qū)2.濾波電容設(shè)計(jì)的那些事3.一直在“死磕”的布線細(xì)節(jié)4.“萬能”的
    發(fā)表于 01-07 08:00 ?0次下載
    <b class='flag-5'>PCB設(shè)計(jì)</b>有哪些誤區(qū)<b class='flag-5'>PCB設(shè)計(jì)</b>的<b class='flag-5'>十</b>大誤區(qū)上部分內(nèi)有下部分鏈接

    PCB設(shè)計(jì)

    信號回流路徑,即return current。高速數(shù)字信號在傳輸時(shí),信號的流向是從驅(qū)動(dòng)器沿PCB傳輸線到負(fù)載,再由負(fù)載沿著地或電源通過最短路徑返回驅(qū)動(dòng)器端。
    的頭像 發(fā)表于 04-27 17:10 ?1042次閱讀

    PCB設(shè)計(jì)66資料下載

    電子發(fā)燒友網(wǎng)為你提供PCB設(shè)計(jì)66資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計(jì)、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
    發(fā)表于 04-11 08:46 ?14次下載
    <b class='flag-5'>PCB設(shè)計(jì)</b>6<b class='flag-5'>問</b>6<b class='flag-5'>答</b>資料下載

    高層PCB設(shè)計(jì)大黃金法則

    一站式PCBA智造廠家今天為大家講講高層PCB設(shè)計(jì)有什么技巧?高層PCB設(shè)計(jì)大黃金法則。PCBPCB設(shè)計(jì)的物理平臺,也是原始組件電子系
    的頭像 發(fā)表于 12-22 10:37 ?1969次閱讀

    虹科分享 | 關(guān)于TrueNAS

    上一篇文章我們向您介紹了虹科新品HK-TrueNAS企業(yè)存儲(chǔ),很多小伙伴會(huì)疑問到底什么是NAS存儲(chǔ),之前常用的磁盤、磁帶屬于什么存儲(chǔ)架構(gòu),NAS存儲(chǔ)好在哪里,什么時(shí)候使用NAS?今天我們整理了關(guān)于TrueNAS的
    的頭像 發(fā)表于 03-15 11:36 ?1634次閱讀
    虹科分享 | 關(guān)于TrueNAS<b class='flag-5'>十</b><b class='flag-5'>問</b><b class='flag-5'>十</b><b class='flag-5'>答</b>

    自動(dòng)駕駛“

    說起自動(dòng)駕駛, 大家現(xiàn)在已經(jīng)不陌生, 但是關(guān)于自動(dòng)駕駛你又了解多少呢? 今天小編總結(jié)了關(guān)于自動(dòng)駕駛的 “” , 帶你了解更多 自動(dòng)駕駛的來龍去脈 。 問題1. 為什么會(huì) 出現(xiàn)自
    的頭像 發(fā)表于 11-29 07:40 ?1063次閱讀
    自動(dòng)駕駛“<b class='flag-5'>十</b><b class='flag-5'>問</b><b class='flag-5'>十</b><b class='flag-5'>答</b>”