0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

【科普】什么是晶圓級封裝

jf_pJlTbmA9 ? 2023-12-07 11:34 ? 次閱讀

晶圓級封裝(Wafer Level Packaging,縮寫WLP)是一種先進的封裝技術,因其具有尺寸小、電性能優(yōu)良、散熱好、成本低等優(yōu)勢,近年來發(fā)展迅速。根據(jù)Verified Market Research 研究數(shù)據(jù),晶圓級封裝市場 2020 年為 48.4 億美元,預計到 2028 年將達到 228.3 億美元,從 2021 年到 2028 年的復合年增長率為 21.4%。

一、晶圓級封裝VS傳統(tǒng)封裝

在傳統(tǒng)晶圓封裝中,是將成品晶圓切割成單個芯片,然后再進行黏合封裝。不同于傳統(tǒng)封裝工藝,晶圓級封裝是在芯片還在晶圓上的時候就對芯片進行封裝,保護層可以黏接在晶圓的頂部或底部,然后連接電路,再將晶圓切成單個芯片。

wKgZomVdk_qASGF2AAGwkz0MWkw285.png

相比于傳統(tǒng)封裝,晶圓級封裝具有以下優(yōu)點:

1、封裝尺寸小

由于沒有引線、鍵合和塑膠工藝,封裝無需向芯片外擴展,使得WLP的封裝尺寸幾乎等于芯片尺寸。

2、高傳輸速度

與傳統(tǒng)金屬引線產(chǎn)品相比,WLP一般有較短的連接線路,在高效能要求如高頻下,會有較好的表現(xiàn)。

3、高密度連接

WLP可運用數(shù)組式連接,芯片和電路板之間連接不限制于芯片四周,提高單位面積的連接密度。

4、生產(chǎn)周期短

WLP從芯片制造到、封裝到成品的整個過程中,中間環(huán)節(jié)大大減少,生產(chǎn)效率高,周期縮短很多。

5、工藝成本低

WLP是在硅片層面上完成封裝測試的,以批量化的生產(chǎn)方式達到成本最小化的目標。WLP的成本取決于每個硅片上合格芯片的數(shù)量,芯片設計尺寸減小和硅片尺寸增大的發(fā)展趨勢使得單個器件封裝的成本相應地減少。WLP可充分利用晶圓制造設備,生產(chǎn)設施費用低。

二、晶圓級封裝的工藝流程

wKgZomVdk_uAeSMlAAMdRvflil8052.png

圖 WLP工藝流程

晶圓級封裝工藝流程如圖所示:

1、涂覆第一層聚合物薄膜,以加強芯片的鈍化層,起到應力緩沖的作用。聚合物種類有光敏聚酰亞胺(PI)、苯并環(huán)丁烯(BCB)、聚苯并惡唑(PBO)。

2、重布線層(RDL)是對芯片的鋁/銅焊區(qū)位置重新布局,使新焊區(qū)滿足對焊料球最小間距的要求,并使新焊區(qū)按照陣列排布。光刻膠作為選擇性電鍍的模板以規(guī)劃RDL的線路圖形,最后濕法蝕刻去除光刻膠和濺射層。

3、涂覆第二層聚合物薄膜,是圓片表面平坦化并保護RDL層。在第二層聚合物薄膜光刻出新焊區(qū)位置。

4、凸點下金屬層(UBM)采用和RDL一樣的工藝流程制作。

5、植球。焊膏和焊料球通過掩膜板進行準確定位,將焊料球放置于UBM上,放入回流爐中,焊料經(jīng)回流融化與UBM形成良好的浸潤結合,達到良好的焊接效果。

三、晶圓級封裝的發(fā)展趨勢

隨著電子產(chǎn)品不斷升級換代,智能手機5G、AI等新興市場對封裝技術提出了更高要求,使得封裝技術朝著高度集成、三維、超細節(jié)距互連等方向發(fā)展。晶圓級封裝技術可以減小芯片尺寸、布線長度、焊球間距等,因此可以提高集成電路的集成度、處理器的速度等,降低功耗,提高可靠性,順應了電子產(chǎn)品日益輕薄短小、低成本的發(fā)展要需求。

晶圓級封裝技術要不斷降低成本,提高可靠性水平,擴大在大型IC方面的應用:

1、通過減少WLP的層數(shù)降低工藝成本,縮短工藝時間,主要是針對I/O少、芯片尺寸小的產(chǎn)品。

2、通過新材料應用提高WLP的性能和可靠度。主要針對I/O多、芯片尺寸大的產(chǎn)品。

免責聲明:本文轉載于網(wǎng)絡,轉載此文目的在于傳播相關技術知識,版權歸原作者所有,如涉及侵權,請聯(lián)系小編刪除。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 晶圓
    +關注

    關注

    52

    文章

    4912

    瀏覽量

    127991
  • 封裝
    +關注

    關注

    126

    文章

    7901

    瀏覽量

    142965
收藏 人收藏

    評論

    相關推薦

    背面涂敷工藝對的影響

    一、概述 背面涂敷工藝是在背面涂覆一層特定的材料,以滿足封裝過程中的各種需求。這種工藝不僅可以提高芯片的機械強度,還可以優(yōu)化散熱性能
    的頭像 發(fā)表于 12-19 09:54 ?235次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>背面涂敷工藝對<b class='flag-5'>晶</b><b class='flag-5'>圓</b>的影響

    什么是微凸點封裝?

    微凸點封裝,更常見的表述是微凸點技術或
    的頭像 發(fā)表于 12-11 13:21 ?141次閱讀

    一文了解封裝中的垂直互連結構

    了更高的要求。以當下熱門的封裝為切入點,重點闡述并總結目前在
    的頭像 發(fā)表于 11-24 11:47 ?384次閱讀
    一文了解<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>中的垂直互連結構

    詳解不同封裝的工藝流程

    在本系列第七篇文章中,介紹了封裝的基本流程。本篇文章將側重介紹不同
    的頭像 發(fā)表于 08-21 15:10 ?1579次閱讀
    詳解不同<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>的工藝流程

    扇入型和扇出型封裝的區(qū)別

    封裝是一種先進的半導體封裝技術,被廣泛應用在存儲器、傳感器、電源管理等對尺寸和成本要求較高的領域中。在這些領域中,這種技術能夠滿足現(xiàn)代
    的頭像 發(fā)表于 07-19 17:56 ?1647次閱讀

    科普 EVASH Ultra EEPROM 生產(chǎn)過程

    科普 EVASH Ultra EEPROM 生產(chǎn)過程
    的頭像 發(fā)表于 06-26 10:16 ?469次閱讀

    臺積電研發(fā)芯片封裝新技術:從到面板的革新

    在半導體制造領域,臺積電一直是技術革新的引領者。近日,有知情人士透露,這家全球知名的芯片制造商正在積極探索一種全新的芯片封裝技術,即從傳統(tǒng)的
    的頭像 發(fā)表于 06-22 14:31 ?1388次閱讀

    中科智芯先進封裝項目和中電芯(香港)科技泛半導體項目簽約杭紹臨空示范區(qū)

    6月8日,2024柯橋發(fā)展大會暨重大招商項目集中簽約儀式舉行。其中,杭紹臨空示范區(qū)4個項目簽約,包括中科智芯先進封裝項目、新能源及車規(guī)
    的頭像 發(fā)表于 06-13 17:33 ?484次閱讀
    中科智芯<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b>先進<b class='flag-5'>封裝</b>項目和中電芯(香港)科技泛半導體項目簽約杭紹臨空示范區(qū)

    英特爾二季度酷睿 Ultra供應受限,封裝為瓶頸

    然而,英特爾目前面臨的問題在于,后端封裝環(huán)節(jié)的供應瓶頸。
    的頭像 發(fā)表于 04-29 11:39 ?456次閱讀

    封裝技術新篇章:焊線、、系統(tǒng),你了解多少?

    隨著微電子技術的飛速發(fā)展,集成電路(IC)封裝技術也在不斷進步,以適應更小、更快、更高效的電子系統(tǒng)需求。焊線封裝
    的頭像 發(fā)表于 04-07 09:46 ?2097次閱讀
    <b class='flag-5'>封裝</b>技術新篇章:焊線、<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b>、系統(tǒng)<b class='flag-5'>級</b>,你了解多少?

    一文看懂封裝

    共讀好書 在本文中,我們將重點介紹半導體封裝的另一種主要方法——封裝(WLP)。本文將探討
    的頭像 發(fā)表于 03-05 08:42 ?1373次閱讀
    一文看懂<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>

    鍵合及后續(xù)工藝流程

    芯片堆疊封裝存在著4項挑戰(zhàn),分別為對準精度、鍵合完整性、減薄與均勻性控制以及層內(nèi)(層間
    發(fā)表于 02-21 13:58 ?5657次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>鍵合及后續(xù)工藝流程

    不同材料在封裝中的作用

    共讀好書 本篇文章將探討用于封裝(WLP)的各項材料,從光刻膠中的樹脂,到承載系統(tǒng)(W
    的頭像 發(fā)表于 02-18 18:16 ?988次閱讀
    不同材料在<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>中的作用

    封裝的五項基本工藝

    在本文中,我們將重點介紹半導體封裝的另一種主要方法——封裝(WLP)。本文將探討
    發(fā)表于 01-24 09:39 ?1917次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>的五項基本工藝

    芯片制造全流程:從加工到封裝測試的深度解析

    傳統(tǒng)封裝需要將每個芯片都從中切割出來并放入模具中。
    發(fā)表于 01-12 09:29 ?3308次閱讀
    芯片制造全流程:從<b class='flag-5'>晶</b><b class='flag-5'>圓</b>加工到<b class='flag-5'>封裝</b>測試的深度解析