0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何輕松完成剛?cè)峤Y(jié)合 PCB 彎曲的電磁分析?

jf_pJlTbmA9 ? 來源:Cadence楷登PCB及封裝資源中 ? 作者:Cadence楷登PCB及封裝 ? 2023-11-27 17:46 ? 次閱讀

對于使用剛?cè)峤Y(jié)合 PCB 的系統(tǒng),確保功能性、安全性和有效性是重中之重,尤其是用于先進(jìn)醫(yī)療植入物、高精度關(guān)鍵軍事設(shè)備以及類似受監(jiān)管機(jī)密設(shè)備的系統(tǒng)。為此,一定要對它們進(jìn)行全面詳盡的仿真。Footprint 尺寸較小的系統(tǒng)必須具有很高的封裝密度,才能容得下各種器件。

隨著器件密度增加,電磁 (EM) 問題日益突出,降低了電氣性能。3D 設(shè)計的復(fù)雜性使剛?cè)峤Y(jié)合 PCB 的電磁分析成為一種挑戰(zhàn)。剛?cè)峤Y(jié)合電路可以彎曲的這一點(diǎn),使設(shè)計人員能夠以較低的成本實現(xiàn)多個空間利用率極高的堆疊設(shè)計,因此大受歡迎。對于大多數(shù)傳統(tǒng)的仿真技術(shù)來說,此類電磁仿真極具挑戰(zhàn)性,甚至是不可能實現(xiàn)的。3D 結(jié)構(gòu)要求仿真器能夠應(yīng)對復(fù)雜設(shè)計、大型系統(tǒng)和多種技術(shù),以盡量減少風(fēng)險并確保設(shè)計成功。

憑借獨(dú)特的輪廓、高速互連、輕質(zhì)且高度可靠的柔性層壓板,剛?cè)峤Y(jié)合 PCB 廣泛適用于各種電子設(shè)備,從可穿戴設(shè)備到移動電話、軍事和醫(yī)療設(shè)備。微型電子產(chǎn)品行業(yè)正在迅速發(fā)展,市場前景廣闊,這也是剛?cè)峤Y(jié)合 PCB 最主要的應(yīng)用領(lǐng)域。隨著需求增長和消費(fèi)電子市場不斷發(fā)展壯大,預(yù)計未來幾年剛?cè)峤Y(jié)合 PCB 的市場需求將出現(xiàn)飆升。全球剛?cè)峤Y(jié)合 PCB 市場預(yù)計將在 2028 年達(dá)到 580 萬美元。

wKgZomVdfo2AaZbyAADXUaDhv5A149.jpg

導(dǎo)致重新設(shè)計 (respin) 的原因數(shù)不勝數(shù)。調(diào)查顯示,每次重新設(shè)計的成本約為 2500 萬美元,根據(jù)芯片的復(fù)雜程度不同,成本會有很大差異。例如 IC 封裝,如今的技術(shù)已經(jīng)發(fā)展到十分復(fù)雜的水平。容易出差錯的地方可能是電氣、制造良率、封裝組裝、EMI/EMC 等等。在整個封裝中傳輸?shù)母咚贁?shù)據(jù)量激增,因而導(dǎo)致電磁輻射,產(chǎn)生輻射性和傳導(dǎo)性干擾。傳輸線結(jié)構(gòu)和工作頻率也會影響產(chǎn)品性能。當(dāng)復(fù)雜的異構(gòu)設(shè)計成為主流,在質(zhì)量與容量之間取得平衡就變得尤其關(guān)鍵。對于芯片制造商來說,對復(fù)雜的設(shè)計進(jìn)行仿真以分析系統(tǒng)在現(xiàn)實世界中的表現(xiàn),這項工作極為繁重,但又必不可少。

1. 剛?cè)峤Y(jié)合板 PCB 彎曲的挑戰(zhàn)

微型、手持和可穿戴設(shè)備需要把各種器件組裝到緊湊的外殼中,這需要輕巧靈活的剛?cè)峤Y(jié)合設(shè)計。彎曲電路板,并導(dǎo)入彎曲電路板文件以進(jìn)行 3D 電磁仿真,這項工作遠(yuǎn)非說起來那么容易。剛?cè)峤Y(jié)合環(huán)境使用獨(dú)特的材料,在整個設(shè)計中具有不同的厚度、靈活性、表面處理方式和防護(hù)材料。還需要滿足特定的彎曲標(biāo)準(zhǔn),必須定義彎曲標(biāo)準(zhǔn)、彎曲定義和位置等,以及彎曲的預(yù)期干擾等限制。

隨著剛性和柔性技術(shù)相結(jié)合,也催生了新的驗證挑戰(zhàn)。柔性電路的薄層暴露了頂層和底層的布線。由于屏蔽較少,通過這些層傳輸?shù)母哳l信號會產(chǎn)生 EMI 輻射,導(dǎo)致彎曲區(qū)域的近場和遠(yuǎn)場泄漏增加。復(fù)雜精細(xì)的 3D 設(shè)計使仿真變得更加復(fù)雜,因為要將電路板彎曲到很小的體積,定義材料屬性,創(chuàng)建端口,并使用有陰影線的接地平面和電源平面,這對傳統(tǒng)的 FEM 和 FDTD 3D 數(shù)值求解器技術(shù)來說是一項挑戰(zhàn)。傳統(tǒng)的工具涉及繁瑣的手動過程。彎曲容易導(dǎo)致過孔和層錯位錯誤;材料屬性、器件和網(wǎng)絡(luò)定義在 CAD 轉(zhuǎn)換中會丟失。此外,混亂的幾何形狀為彎曲結(jié)構(gòu)的網(wǎng)格化增加了難度?;旌闲蛣討B(tài) 3D 電路板需要一種不會導(dǎo)致錯誤的彎曲方法。借助支持工具互操作性的工作流程,設(shè)計人員能夠使用 3D 有限元法 (FEM) 分析來準(zhǔn)確驗證剛?cè)峤Y(jié)合走線,從而加快產(chǎn)品上市。

2. 利用 Cadence 技術(shù)設(shè)計柔性電路板

預(yù)處理費(fèi)時費(fèi)力,需要幾個小時到幾天的時間,并且仿真成功率低,而兩步流程在幾分鐘內(nèi)即可完成,仿真成功率達(dá)到 99%。這就是 Cadence 提供的優(yōu)勢:一個全新的工作流程,有助于應(yīng)對剛?cè)峤Y(jié)合 PCB 的挑戰(zhàn)。為了應(yīng)對當(dāng)下的設(shè)計復(fù)雜性和挑戰(zhàn),EM 工程師需要使用創(chuàng)新技術(shù)進(jìn)行 3D EM 建模。Cadence 新的創(chuàng)新工作流程與 IC、封裝、PCB 和系統(tǒng)工具無縫銜接,有助于縮短設(shè)計周期,提高整體生產(chǎn)力。復(fù)雜精細(xì)的傳統(tǒng)工作流程容易導(dǎo)致人為錯誤和 CAD 轉(zhuǎn)換失誤。

wKgaomVdfo6AMTiMAAFM8XSO-2k224.jpg

Clarity 3D Solver 將復(fù)雜的剛?cè)峤Y(jié)合設(shè)計工作流程簡化為只需兩步的設(shè)計過程。Cadence PCB 設(shè)計工具 Allegro PCB Editor 可以在數(shù)據(jù)庫中捕捉到已經(jīng)定義的彎曲信息,不需要任何人工操作,避免了轉(zhuǎn)換 CAD 和修復(fù)相關(guān)問題耗費(fèi)的時間和精力。無需進(jìn)行中間轉(zhuǎn)換,就可以將電路板導(dǎo)入 Clarity 3D Solver,并轉(zhuǎn)換整個數(shù)據(jù)庫,包括彎曲的 3D 幾何形狀、材料屬性、器件和網(wǎng)絡(luò)定義。無需使用機(jī)械工具來管理幾何信息,所以很容易對彎曲角度進(jìn)行網(wǎng)格和參數(shù)化處理。Clarity 3D Solver可以運(yùn)行仿真,查看 S 參數(shù)、近場和網(wǎng)格結(jié)果;同時不需要回到 PCB 編輯器,就可以對彎曲進(jìn)行任意調(diào)整。

兩步流程

對于現(xiàn)代微型電子系統(tǒng)來說,剛?cè)峤Y(jié)合 PCB 提供的緊湊封裝必不可少。在時間和成本優(yōu)化方面,與器件密度極高的芯片相比,剛?cè)峤Y(jié)合 PCB 電路板具有極大的優(yōu)勢。但它們需要特殊的材料以及額外的分層設(shè)計,因此,重新設(shè)計的代價十分高昂。此外,醫(yī)療、軍事設(shè)備以及其他使用剛?cè)峤Y(jié)合 PCB 的受監(jiān)管機(jī)密設(shè)備對故障是零容忍的,因此確保它們的功能性和安全性是重中之重。剛?cè)峤Y(jié)合 PCB 的彎曲部分會加劇輻射泄露,因此進(jìn)行 EM 分析非常重要。

Cadence Clarity 3D Solver 解決方案與 Allegro PCB Designer 集成,提供了一個兩步流程,不僅不易出錯,還極大地減少了進(jìn)行剛?cè)峤Y(jié)合 PCB 彎曲 EM 分析所需的時間和工作量。

如欲了解創(chuàng)新的兩步流程,歡迎點(diǎn)擊下載白皮書《如何提高剛?cè)峤Y(jié)合PCB的電磁分析效率》,通過測試案例,深入探究這一自動化的仿真工作流程,實現(xiàn)快速上市的產(chǎn)品開發(fā)過程。

文章來源:Cadence楷登PCB及封裝資源中心

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23099

    瀏覽量

    397916
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    4960

    瀏覽量

    97853
  • 封裝
    +關(guān)注

    關(guān)注

    126

    文章

    7901

    瀏覽量

    142966
  • 電磁分析
    +關(guān)注

    關(guān)注

    1

    文章

    7

    瀏覽量

    9090
收藏 人收藏

    評論

    相關(guān)推薦

    如何對電磁頻譜特征進(jìn)行分析

    智慧華盛恒輝如何對電磁頻譜特征進(jìn)行分析 一、引言 電磁頻譜特征分析對于了解敵方的通信、雷達(dá)、電子對抗等系統(tǒng)的運(yùn)行狀態(tài)和性能至關(guān)重要。通過深入分析
    的頭像 發(fā)表于 11-27 16:51 ?152次閱讀

    PCB板的電磁協(xié)同設(shè)計

    電子發(fā)燒友網(wǎng)站提供《PCB板的電磁協(xié)同設(shè)計.pdf》資料免費(fèi)下載
    發(fā)表于 09-20 11:43 ?0次下載

    收藏這篇,輕松拿捏電磁干擾EMI

    一、什么是EMI?EMI是ElectromagneticInterference的簡稱,即電磁干擾。指任何可能引起電子設(shè)備性能降低或產(chǎn)生負(fù)面影響的電磁現(xiàn)象,通常分為傳導(dǎo)干擾和輻射干擾。傳導(dǎo)EMI
    的頭像 發(fā)表于 08-30 12:16 ?574次閱讀
    收藏這篇,<b class='flag-5'>輕松</b>拿捏<b class='flag-5'>電磁</b>干擾EMI

    電磁軌跡預(yù)測分析軟件

    智慧華盛恒輝電磁軌跡預(yù)測分析軟件是一種專門用于預(yù)測和分析電磁運(yùn)動軌跡的先進(jìn)工具。以下是對該類軟件的詳細(xì)介紹: 概述 智慧華盛恒輝電磁軌跡預(yù)測
    的頭像 發(fā)表于 07-16 16:42 ?359次閱讀

    電磁軌跡預(yù)測分析系統(tǒng)設(shè)計方案

    智慧華盛恒輝電磁軌跡預(yù)測分析系統(tǒng)的設(shè)計方案是一個綜合性的項目,它結(jié)合電磁學(xué)、運(yùn)動學(xué)、數(shù)據(jù)分析以及可能的人工智能或機(jī)器學(xué)習(xí)技術(shù),以實現(xiàn)對
    的頭像 發(fā)表于 07-15 16:22 ?409次閱讀

    電磁軌跡預(yù)測分析系統(tǒng)

    智慧華盛恒輝電磁軌跡預(yù)測分析系統(tǒng)是一個專門用于預(yù)測和分析電磁運(yùn)動軌跡的系統(tǒng)。該系統(tǒng)結(jié)合電磁學(xué)、
    的頭像 發(fā)表于 06-25 15:19 ?397次閱讀

    【測試指南】PCB彎曲疲勞測試詳解,附動態(tài)疲勞試驗機(jī)操作!

    往往會面臨各種形式的應(yīng)力和壓力,其中包括彎曲應(yīng)力。這種彎曲應(yīng)力可能會導(dǎo)致 PCB 板出現(xiàn)疲勞現(xiàn)象,進(jìn)而影響產(chǎn)品的性能和壽命。 為了確保電子產(chǎn)品的穩(wěn)定性和可靠性,PCB
    的頭像 發(fā)表于 05-31 10:05 ?1358次閱讀
    【測試指南】<b class='flag-5'>PCB</b>板<b class='flag-5'>彎曲</b>疲勞測試詳解,附動態(tài)疲勞試驗機(jī)操作!

    什么是耐彎曲光纖

    建議常規(guī)單模光纖(G.652型)的彎曲半徑大于5mm(直徑1cm),否則光信號會明顯損失,導(dǎo)致傳感測量信噪比下降,測量結(jié)果不穩(wěn)定。關(guān)于最小彎曲半徑,經(jīng)驗法則是:對于長期應(yīng)用,彎曲半徑應(yīng)超過光纖包層
    的頭像 發(fā)表于 04-10 11:44 ?1009次閱讀

    如何減少光纖彎曲損耗

    是什么? 如果我們使用OFDR設(shè)備測量光纖鏈路,我們將獲得OFDR分布曲線(距離強(qiáng)度/反射率)。該曲線可以反映光纖鏈路中每個位置的損耗情況。損失主要以步驟的形式表現(xiàn),如下圖所示。用戶可以使用OFDR曲線分析并找到彎曲位置并進(jìn)行調(diào)整。 用戶還
    的頭像 發(fā)表于 04-10 11:41 ?590次閱讀
    如何減少光纖<b class='flag-5'>彎曲</b>損耗

    光纖彎曲對衰減有多大影響

    光纖彎曲會對光信號的傳輸性能產(chǎn)生影響,主要通過彎曲引起的彎曲損耗來體現(xiàn)。彎曲損耗是由于光纖在彎曲時,光信號在光纖內(nèi)部發(fā)生散射而引起的損耗。
    的頭像 發(fā)表于 03-25 11:05 ?1290次閱讀

    SMT加工中,PCB 電路板如何避免彎曲?

    一站式PCBA智造廠家今天為大家講講SMT加工如何有效避免PCB翹曲?pcb板翹的原因分析。在電子制造業(yè)中,SMT(表面貼裝技術(shù))加工是一種常見且重要的工藝。然而,很多人可能面臨一個常見
    的頭像 發(fā)表于 03-04 09:29 ?631次閱讀

    守護(hù)PCB板平整度!回流焊防彎曲翹曲全攻略

    隨著電子行業(yè)的飛速發(fā)展,印制電路板(PCB)作為電子元器件的支撐和電氣連接的提供者,在電子設(shè)備中扮演著至關(guān)重要的角色。然而,在PCB制造過程中,回流焊作為一個關(guān)鍵步驟,往往會導(dǎo)致PCB彎曲
    的頭像 發(fā)表于 02-29 09:36 ?1457次閱讀
    守護(hù)<b class='flag-5'>PCB</b>板平整度!回流焊防<b class='flag-5'>彎曲</b>翹曲全攻略

    Ansys Motion等速萬向節(jié)剛?cè)?/b>耦合動力學(xué)仿真方案

    傳統(tǒng)多體軟件對于節(jié)點(diǎn)柔性體的剛?cè)?/b>耦合分析,需外接有限元求解器來求解結(jié)構(gòu)變 形,因此用戶體驗割裂感較強(qiáng),且額外的有限元求解器也增加了實際成本。
    的頭像 發(fā)表于 02-27 09:25 ?2716次閱讀
    Ansys Motion等速萬向節(jié)<b class='flag-5'>剛?cè)?/b>耦合動力學(xué)仿真方案

    揭秘回流焊背后的隱患:PCB彎曲翹曲如何破?

    導(dǎo)致PCB板出現(xiàn)彎曲和翹曲等問題,嚴(yán)重影響生產(chǎn)效率和產(chǎn)品質(zhì)量。因此,如何避免PCB板在回流焊過程中發(fā)生彎曲和翹曲,成為了電子制造業(yè)亟待解決的問題。
    的頭像 發(fā)表于 01-22 10:01 ?2166次閱讀
    揭秘回流焊背后的隱患:<b class='flag-5'>PCB</b>板<b class='flag-5'>彎曲</b>翹曲如何破?

    FPC彎曲半徑不合理導(dǎo)致斷裂的原因分析

    過大的應(yīng)力會使得FPC分層、銅箔斷裂等等。因此在設(shè)計時應(yīng)合理安排FPC的層壓結(jié)構(gòu),使得彎曲面中心線兩端層壓盡量對稱。同時還要根據(jù)不同的應(yīng)用場合來計算最小彎曲半徑。
    發(fā)表于 01-11 15:25 ?1419次閱讀
    FPC<b class='flag-5'>彎曲</b>半徑不合理導(dǎo)致斷裂的原因<b class='flag-5'>分析</b>