1、模塊整體布局時,WIFI模組要盡量遠離DDR、HDMI、USB、LCD電路以及喇叭等易干擾模塊或連接座;
2、晶體電路布局需要優(yōu)先考慮,布局時應與芯片在同一層并盡量靠近放置以避免打過孔,晶體走線盡可能的短,遠離干擾源,盡量天線區(qū)域;晶體以及時鐘信號需要全程包地處理,包地線每隔100mil至少添加一個GND過孔,并且必須保證鄰層的地參考面完整,如圖1所示。
3、32.768k單獨走線,并做包地處理,并且包地線每隔400mil,至少添加一個GND 過孔;
4、VBAT電源工作時電路較大,單天線模組600mA以上,整個供電主回路須20mil以上,接入管腳的走線跨度與PIN腳同寬,如需打孔至少兩個過孔;VBAT的電源去耦電容必須靠近模組電源管腳,與旁邊的晶體時鐘走線用10mil左右的地線隔離,如圖2所示。
圖1 晶體的布局與布線
圖2 VBAT去耦電容的放置
5、天線匹配電路必須靠近天線座,天線走線50歐姆(根據實際疊層情況可以做隔層參考),保證參考地的完整,下方不允許有其他信號線或電源;
6、天線布線越長,能量損耗越大,因此在設計時,天線路徑越短越好,不能有分支出現(xiàn),盡量不換層;天線周圍需要多打地過孔,天線走線有遇到需轉向時,不可以用轉角的方式,需用弧形走線。如圖3所示。
圖3 天線走線示意圖
7、如果是2X2 MIMO天線接口,兩個天線口之間的出線方向需要考慮兩個天線的位置,兩個天線的位置需要盡量遠離避免干擾,并考慮垂直放置以避免互相干擾。
8、模組的電感布局時,請注意走線經電感出來后,先經過電容,再進入模組電源管腳,如圖4所示。模組下方第一層保持完整的地,不要有其他信號走線,如圖5。
圖4 功率電感走線示意圖
圖5 功率電感走線示意圖
9、SDIO_D0-D3、SDIO- CMD和SDIO_CLK 6根走線盡量要平行等長,走線長度相差控制在±25mil以內, 并且相鄰層要遠離其他電源和時鐘走線,SDIO_CLK需要全程包地處理
聲明:
本文凡億教育原創(chuàng)文章,轉載請注明來源!投稿/招聘/廣告/課程合作/資源置換請加微信:13237418207
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
原文標題:WIFI與BT的PCB布局布線注意事項
文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關注!文章轉載請注明出處。
相關推薦
前期確定的外圍結構和接口布局,將元器件合理的排布
到PCB板框范圍內。
布線
?
根據根據和整體網表,確定信號分層和電源分層。
?
根據網表,將信號連接。電源和地處理。
后期處理
?
根據可靠性
發(fā)表于 12-26 16:51
在做16位AD轉換中 在PCB布線時候需要注意哪些事項
發(fā)表于 12-12 06:37
的濾波器,如LC濾波器、RC濾波器等,對電源中的高頻噪聲進行濾波,降低電磁干擾。
以上就是森木磊石為大家整理的大功率電源PCB 繪制注意事項啦。從熱管理到電源地平面設計,從布線布局到絕
發(fā)表于 12-11 18:58
電源的PCB導致的問題比較多,而且通常比較嚴重,是我們PCB審查的重點,在PCB審查中,電源問題占檢視問題總數(shù)的比例也是比較大的。審查的思路就是從電源連接器進來,經過緩啟動、濾波和二次電源模塊,然后一直到各個電源芯片的整個供電路
發(fā)表于 10-15 14:00
?572次閱讀
電子發(fā)燒友網站提供《繞線電感定制的注意事項.docx》資料免費下載
發(fā)表于 09-20 11:24
?0次下載
電子發(fā)燒友網站提供《CC13xx/CC26xx硬件配置和PCB設計注意事項.pdf》資料免費下載
發(fā)表于 09-03 11:12
?0次下載
在DCDC電源電路中,PCB的布局對電路功能的實現(xiàn)和良好的各項指標來說都十分重要。今天我們以Buck電路為例,分析如何進行合理PCB layout布局以及設計中的
發(fā)表于 08-28 10:47
?2621次閱讀
ESP32 連接國外的wifi的注意事項有哪些?需要修改國家碼嗎?
wifi_country_t country_infor={.cc=\"USA\", .schan=1
發(fā)表于 06-17 07:28
一站式PCBA智造廠家今天為大家講講PCB layout的EMC設計應該注意哪些? PCB設計 emc注意事項。按照PCB設計流程,一個產品
發(fā)表于 06-12 09:49
?631次閱讀
FPGA的高速接口應用注意事項主要包括以下幾個方面:
信號完整性與電磁兼容性(EMC) :
在設計FPGA高速接口時,必須充分考慮信號完整性和電磁兼容性。這要求合理的PCB布局、走線策略和屏蔽技術
發(fā)表于 05-27 16:02
電子發(fā)燒友網站提供《FMD LINK 使用注意事項.pdf》資料免費下載
發(fā)表于 05-06 10:11
?0次下載
清寶PCB抄板今天為大家講講PCB設計高頻電路板布線要注意什么?高頻電路PCB布局設計的
發(fā)表于 03-04 14:01
?474次閱讀
在設計印刷電路板(PCB)時,確保信號完整性和最小化噪聲是至關重要的。串擾和地線反彈噪聲是兩種常見的問題,它們可以影響電路的性能和穩(wěn)定性。以下是一些與PCB布局相關的注意事項,以幫助減
發(fā)表于 02-05 10:59
?535次閱讀
浪涌抑制器的應用及注意事項?|深圳比創(chuàng)達電子
發(fā)表于 01-19 09:55
?751次閱讀
在原理圖中直接執(zhí)行更新命令至PCB,如圖12-12所示,在導入的界面中有9張原理圖(相同模塊數(shù)分割的原理圖張數(shù))。原理圖生成Room Page10-NET0至Room Page18-NET8,這正是我們所需要的。值得注意的是,元件類規(guī)則必須同時導入,否則不成功。
發(fā)表于 01-08 15:18
?791次閱讀
評論