0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

下一代射頻芯片工藝路在何方?

深圳市賽姆烯金科技有限公司 ? 來(lái)源:半導(dǎo)體行業(yè)觀察編譯自i ? 2023-08-14 10:12 ? 次閱讀

年復(fù)一年,越來(lái)越多的用戶(hù)通過(guò)無(wú)線方式傳輸越來(lái)越多的數(shù)據(jù)。為了跟上這一趨勢(shì)并使數(shù)據(jù)傳輸更快、更高效,第五代移動(dòng)通信 (5G) 正在推出,業(yè)界已經(jīng)在關(guān)注未來(lái)的發(fā)展。5G 可實(shí)現(xiàn) 10Gbit/s 的峰值數(shù)據(jù)速率,而 6G 預(yù)計(jì)從 2030 年起將以 100Gbit/s 的速度運(yùn)行。除了應(yīng)對(duì)更多數(shù)據(jù)和連接之外,研究人員還研究下一代無(wú)線通信如何支持自動(dòng)駕駛和全息存在等新用例。

為了實(shí)現(xiàn)極高的數(shù)據(jù)速率,電信行業(yè)一直在提高無(wú)線信號(hào)的頻率。雖然 5G 最初使用 6GHz 以下頻段,但針對(duì) 28/39GHz 的產(chǎn)品已經(jīng)展示。此外,由于 FR3 (6-20GHz) 頻段能夠平衡覆蓋范圍和容量,因此人們對(duì) 5G 網(wǎng)絡(luò)使用 FR3 (6-20GHz) 頻段越來(lái)越感興趣。對(duì)于 6G,100GHz 以上的頻率正在討論中。

轉(zhuǎn)向更高的頻率有幾個(gè)優(yōu)點(diǎn):可以使用新的頻段,解決現(xiàn)有頻段內(nèi)的頻譜稀缺問(wèn)題。而且,工作頻率越高,就越容易獲得更寬的帶寬。原則上,高于 100GHz 的頻率和高達(dá) 30GHz 的帶寬允許電信運(yùn)營(yíng)商在無(wú)線數(shù)據(jù)鏈路中使用低階調(diào)制方案,從而降低功耗。較高的頻率還與較小的波長(zhǎng) (λ) 相關(guān)。隨著天線陣列尺寸隨λ 2縮放,天線陣列可以排列得更密集。這有助于更好的波束成形,這種技術(shù)可確保大部分傳輸能量到達(dá)目標(biāo)接收器。

但更高頻率的出現(xiàn)是有代價(jià)的。如今,CMOS是構(gòu)建發(fā)射器和接收器關(guān)鍵組件的首選技術(shù)。其中包括前端模塊內(nèi)的功率放大器,用于向天線發(fā)送射頻信號(hào)或從天線發(fā)送射頻信號(hào)。工作頻率越高,基于 CMOS 的功率放大器就越難以以足夠高的效率提供所需的輸出功率。

這就是GaN 和 InP等技術(shù)發(fā)揮作用的地方。由于出色的材料特性,這些 III/V 族半導(dǎo)體更有可能在高工作頻率下提供所需的輸出功率和效率。例如,GaN具有高電流密度、高電子遷移率和大擊穿電壓。高功率密度還可以實(shí)現(xiàn)較小的外形尺寸,從而在相同性能的情況下減小總體系統(tǒng)尺寸。

01GaN 和 InP 在更高的工作頻率下優(yōu)于 CMOS

在建模實(shí)驗(yàn)中,imec 的研究人員比較了140GHz工作頻率下三種不同功率放大器實(shí)現(xiàn)的性能:全 CMOS 實(shí)現(xiàn)、帶有 SiGe 異質(zhì)結(jié)雙極晶體管 (HBT) 的 CMOS 波束形成器(beamformer)和InP HBT。InP 在輸出功率(超過(guò) 20dBm)和能源效率(20% 至 30%)方面明顯獲勝。建模結(jié)果還表明,對(duì)于 InP,能量效率的最佳點(diǎn)是通過(guò)相對(duì)較少的天線數(shù)量獲得的。這對(duì)于用戶(hù)設(shè)備(例如移動(dòng)設(shè)備)等占地面積受限的用例尤其有趣。

wKgaomTZjaSAIzsXAAFzqjGARX0907.png

圖 1 – 比較發(fā)射器架構(gòu)中 CMOS、SiGe 和 InP 器件的功耗與天線數(shù)量的關(guān)系(如 IEDM 2022 上所述)。

然而,在較低的毫米波頻率下,GaN表現(xiàn)出優(yōu)異的性能。對(duì)于28GHz 和 39GHz,由碳化硅上氮化鎵 (GaN-on-SiC) 制成的高電子遷移率晶體管 (HEMT) 在輸出功率和能效方面均優(yōu)于基于 CMOS 的器件和 GaAs HEMT??紤]了兩種不同的用例,即固定無(wú)線接入(FWA,具有 16 個(gè)天線)和用戶(hù)設(shè)備(具有 4 個(gè)天線)。

wKgZomTZjaSAEq72AACYd814v2Q530.jpg

圖 2 –(左)FWA 和(右)用戶(hù)設(shè)備中 28GHz 和 39GHz 工作頻率的輸出功率:三種不同技術(shù)的比較(如 IEDM 2022 上所示)。

02升級(jí)的機(jī)遇與挑戰(zhàn)

但如果我們考慮成本和集成的簡(jiǎn)易性,GaN 和 InP 器件技術(shù)還無(wú)法與基于 CMOS 的技術(shù)完全競(jìng)爭(zhēng)。III/V 器件通常在小型且昂貴的非硅襯底上制造,依賴(lài)于不太適合大批量制造的工藝。將這些器件集成在 200 或 300mm 硅晶圓上是一種有趣的方法,可以在保持卓越射頻性能的同時(shí)實(shí)現(xiàn)整體優(yōu)化。硅基板不僅更便宜,而且兼容 CMOS 的工藝還可以實(shí)現(xiàn)大規(guī)模制造。

在 Si 平臺(tái)上集成 GaN 和 InP需要結(jié)合新的晶體管和電路設(shè)計(jì)方法、材料和制造技術(shù)。主要挑戰(zhàn)之一與大晶格失配有關(guān):InP 為 8%,GaN 為 17%。眾所周知,這會(huì)在層中產(chǎn)生許多缺陷,最終降低器件性能。

此外,我們還必須將基于 GaN-on-Si 和 InP-on-Si 的組件與基于 CMOS 的組件共同集成到一個(gè)完整的系統(tǒng)中。GaN 和 InP 技術(shù)最初將用于實(shí)現(xiàn)前端模塊內(nèi)的功率放大器。此外,低噪聲放大器和開(kāi)關(guān)可能受益于這些化合物半導(dǎo)體的獨(dú)特性能。但最終,校準(zhǔn)、控制和波束形成仍然需要 CMOS。

在其高級(jí)射頻計(jì)劃中,imec 與其行業(yè)合作伙伴一起探索在大尺寸硅晶圓上集成 GaN 和 InP 器件的各種方法,以及如何實(shí)現(xiàn)它們與 CMOS 組件的異構(gòu)集成。正在評(píng)估不同用例(基礎(chǔ)設(shè)施(例如 FWA)以及用戶(hù)設(shè)備)的優(yōu)缺點(diǎn)。

03改進(jìn) GaN-on-Si 技術(shù)的射頻性能

根據(jù)起始襯底的不同,GaN 技術(shù)有多種類(lèi)型:GaN bulk substrates, GaN-on-SiC和GaN-on-Si。如今,GaN-on-SiC得到了廣泛探索,并已用于基礎(chǔ)設(shè)施應(yīng)用,包括 5G 基站。GaN-on-SiC比GaN bulk substrates技術(shù)更具成本效益,而且碳化硅是一種出色的熱導(dǎo)體,有助于散發(fā)高功率基礎(chǔ)設(shè)施應(yīng)用中產(chǎn)生的熱量。然而,成本和基板尺寸有限使其不太適合大規(guī)模生產(chǎn)。

相反,GaN-on-Si具有擴(kuò)大到 200mm 甚至 300mm 晶圓的潛力。得益于多年來(lái)電力電子應(yīng)用的創(chuàng)新,GaN在大尺寸Si襯底上的集成取得了巨大進(jìn)展。但硅基氮化鎵技術(shù)還需要進(jìn)一步改進(jìn),以實(shí)現(xiàn)最佳射頻性能。主要挑戰(zhàn)在于實(shí)現(xiàn)與 GaN-on-SiC 相當(dāng)?shù)拇笮盘?hào)和可靠性性能以及提高工作頻率。這需要在材料堆疊設(shè)計(jì)和材料選擇方面不斷創(chuàng)新,縮短 HEMT 的柵極長(zhǎng)度,抑制寄生效應(yīng),并保持盡可能低的射頻色散。

Imec 的射頻 GaN-on-Si 工藝流程從在 200mm Si 晶圓上生長(zhǎng)(通過(guò)金屬有機(jī)化學(xué)氣相沉積 (MOCVD))外延結(jié)構(gòu)開(kāi)始。該結(jié)構(gòu)由專(zhuān)有的 GaN/AlGaN 緩沖結(jié)構(gòu)、GaN 溝道、AlN 間隔物和 AlGaN 勢(shì)壘組成。具有 TiN 肖特基金屬柵極的 GaN HEMT 器件隨后與(低溫)3 級(jí) Cu 后道工藝集成。

近期,imec的GaN-on-Si平臺(tái)取得了具有競(jìng)爭(zhēng)力的成果,輸出功率和功率附加效率(PAE)首次接近GaN -on-SiC技術(shù)。PAE 是評(píng)估功率放大器效率的常用指標(biāo),它考慮了放大器增益對(duì)其整體效率的影響。

wKgaomTZjaSAWNgmAACP44fIbJI122.jpg

圖 3 - 硅基氮化鎵基準(zhǔn)測(cè)試數(shù)據(jù)。紅色的 IMEC 數(shù)據(jù)是 GaN-on-Si 器件的最佳報(bào)告之一,可與 GaN-on-SiC 襯底相媲美(如 IEDM 2022 上介紹的)。

通過(guò)建?;顒?dòng)補(bǔ)充技術(shù)開(kāi)發(fā)將最終有助于實(shí)現(xiàn)更好的性能和可靠性。例如,在 IEDM 2022 上,imec 推出了一個(gè)仿真框架,可以更好地預(yù)測(cè)射頻設(shè)備中的熱傳輸。在硅基氮化鎵 HEMT 的案例研究中,模擬顯示峰值溫升比之前預(yù)測(cè)的高出三倍。諸如此類(lèi)的建模工作為在開(kāi)發(fā)階段早期優(yōu)化射頻器件及其布局提供了進(jìn)一步的指導(dǎo)。

04用于 6G 亞太赫茲頻率的 InP-on-Si:三種制造方法

如前所述,InP HBT在所有技術(shù)實(shí)現(xiàn)的140GHz工作頻率下提供最佳輸出功率/效率權(quán)衡。研究人員還知道如何設(shè)計(jì) InP HBT 以獲得最佳射頻性能。但制造通常從小型 (InP) 襯底晶圓 (< 150mm) 開(kāi)始,使用與CMOS 不兼容的類(lèi)似實(shí)驗(yàn)室的工藝。

但是當(dāng)我們?cè)?Si 上集成 InP 時(shí),性能會(huì)發(fā)生什么變化呢?眾所周知,在 Si 上沉積 InP 會(huì)引入許多缺陷,主要是螺紋位錯(cuò)( threading dislocations)和平面缺陷(planar defects)。這些缺陷會(huì)引起漏電流,從而極大地降低器件性能或?qū)е驴煽啃詥?wèn)題。

正在考慮三種升級(jí)方法。其中兩個(gè)依賴(lài)于 Si 上 InP 的直接生長(zhǎng),另一個(gè)依賴(lài)于晶圓重構(gòu)。預(yù)計(jì)所有三種方法都將提供比使用小型 InP 襯底的現(xiàn)有技術(shù)更具成本效益的解決方案。但它們?cè)谛阅堋⒊杀竞彤悩?gòu)集成潛力方面都各有利弊。Imec 承擔(dān)了評(píng)估各種用例(基礎(chǔ)設(shè)施以及移動(dòng)設(shè)備)的優(yōu)勢(shì)和挑戰(zhàn)的角色。

wKgZomTZjaSAQdqoAAEIqjnrbGs129.jpg

圖 4 – 不同 InP-on-Si 生長(zhǎng)方法的示意圖:(a) nano-ridge engineering; (b) blanket growth with strain relaxed buffers, and (c) wafer reconstruction.

制造 InP-on-Si HBT 的第一種方法(圖 4b)使用直接沉積在 Si 頂部的應(yīng)變松弛緩沖層,以補(bǔ)償 Si 和 InP 之間 8% 的晶格失配。接下來(lái),InP直接生長(zhǎng)在該緩沖層的頂部。使用更大晶圓尺寸的能力,特別是在部分硅可以重復(fù)使用的情況下,提供了顯著的成本優(yōu)勢(shì)。然而,需要優(yōu)化以進(jìn)一步減少缺陷數(shù)量。

與這種“blanket”生長(zhǎng)方法不同,imec 提出nano-ridge engineering(NRE) 作為更有效地應(yīng)對(duì)缺陷的替代技術(shù)(圖 4a)。NRE 依賴(lài)于在 Si 中預(yù)先圖案化的溝槽中選擇性生長(zhǎng) III/V 族材料。這些高深寬比溝槽對(duì)于捕獲狹窄底部中的缺陷非常有效,并允許在溝槽外生長(zhǎng)高質(zhì)量、低缺陷率的材料。過(guò)度生長(zhǎng)的nano-ridge使其向頂部變寬,為設(shè)備堆棧形成堅(jiān)實(shí)的基礎(chǔ)。從 GaAs/InGaP 案例研究中獲得的初步見(jiàn)解將指導(dǎo)目標(biāo) InGaAs/InP NRE HBT 器件的優(yōu)化。

除了直接生長(zhǎng)之外,InP 還可以使用晶圓重建技術(shù)放置在 Si 上(圖 4c)。在這種情況下,高質(zhì)量 InP 襯底(無(wú)論是否有有源層)在晶圓構(gòu)造過(guò)程中被切成片。隨后使用芯片到晶圓鍵合技術(shù)將這些瓦片附著到硅晶圓上。主要挑戰(zhàn)在于材料的有效轉(zhuǎn)移和 InP 襯底的去除,為此正在考慮多種技術(shù)。

05走向異構(gòu)集成

最終,III/V-on-Si 功率放大器必須與負(fù)責(zé)校準(zhǔn)和控制等功能的基于 CMOS 的組件相結(jié)合。Imec 正在研究各種異構(gòu)集成選項(xiàng),權(quán)衡它們?cè)诟鞣N用例中的優(yōu)缺點(diǎn)。

先進(jìn)的層壓基板技術(shù)是將不同射頻元件集成到系統(tǒng)級(jí)封裝中的最常見(jiàn)方法,并且正在進(jìn)行優(yōu)化以使其能夠適應(yīng)更高的頻率。

此外,imec還探索更先進(jìn)的異構(gòu)集成選項(xiàng),包括2.5D中介層和3D集成技術(shù)。

特別是對(duì)于 100GHz 以上的頻率,需要注意的是天線模塊開(kāi)始定義收發(fā)器可用的區(qū)域。事實(shí)上,當(dāng)頻率較高時(shí),波長(zhǎng)會(huì)減小,天線陣列的面積也會(huì)相應(yīng)縮小。在 100GHz 以上,天線尺寸變得小于前端模塊尺寸,而前端模塊尺寸幾乎不會(huì)隨著頻率的增加而縮小。對(duì)于大型天線陣列配置,一個(gè)有趣的選擇是將射頻前端模塊移至天線陣列下方。這就是3D 集成技術(shù)的用武之地(die-to-wafer or 和wafer-to-wafer)發(fā)揮作用,實(shí)現(xiàn)前端模塊和天線模塊之間的短且明確的連接。然而,熱管理仍然是 3D 集成的一個(gè)重要問(wèn)題,并且能夠提供有效的散熱器至關(guān)重要。在imec,我們正在進(jìn)行全面的系統(tǒng)技術(shù)協(xié)同優(yōu)化 (STCO) 分析,以評(píng)估用于 3D 集成的不同技術(shù),并從系統(tǒng)級(jí)角度指導(dǎo)技術(shù)選擇。

對(duì)于手持設(shè)備,減少天線數(shù)量可以放松限制,2.5D interposer技術(shù)被認(rèn)為是一種有趣的方法。這種異構(gòu)集成選項(xiàng)使用具有光刻定義連接的層堆棧,甚至是硅通孔,以在基于 III/V 和 CMOS 的組件之間進(jìn)行通信。在這種情況下,III/V 器件位于 CMOS 芯片旁邊,可以實(shí)現(xiàn)更好的熱管理,因?yàn)閮蓚€(gè)芯片都可以與散熱器直接接觸。然而,這種架構(gòu)僅允許一維波束控制。我們目前正在評(píng)估 2.5D 中介層技術(shù)的硬件實(shí)現(xiàn),研究基板、電介質(zhì)和再分布層的最佳組合,以最大限度地減少損耗。例如,我們展示了射頻定制硅中介層技術(shù)的第一個(gè)版本,該技術(shù)使用標(biāo)準(zhǔn)硅基板、銅半加成互連。

總之,最近的升級(jí)和集成工作表明,硅基氮化鎵和硅基磷化銦可以成為下一代高容量無(wú)線通信應(yīng)用的可行技術(shù)。

來(lái)源:半導(dǎo)體行業(yè)觀察編譯自imec

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    5718

    瀏覽量

    235494
  • 功率放大器
    +關(guān)注

    關(guān)注

    102

    文章

    3583

    瀏覽量

    131875
  • 發(fā)射器
    +關(guān)注

    關(guān)注

    6

    文章

    849

    瀏覽量

    53468
  • GaN
    GaN
    +關(guān)注

    關(guān)注

    19

    文章

    1935

    瀏覽量

    73408
  • 射頻芯片
    +關(guān)注

    關(guān)注

    976

    文章

    412

    瀏覽量

    79616
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    下一代定位與導(dǎo)航系統(tǒng)

    下一代定位與導(dǎo)航系統(tǒng)
    發(fā)表于 08-18 10:37

    敢問(wèn)路在何方

    上個(gè)月還在本論壇的Labview板塊摸索,這個(gè)月接到通知搞可控硅,個(gè)完全陌生的東西,哎!敢問(wèn)路在何方?
    發(fā)表于 08-22 09:46

    為什么說(shuō)射頻前端的體化設(shè)計(jì)決定下一代移動(dòng)設(shè)備?

    隨著移動(dòng)行業(yè)向下一代網(wǎng)絡(luò)邁進(jìn),整個(gè)行業(yè)將面臨射頻組件匹配,模塊架構(gòu)和電路設(shè)計(jì)上的挑戰(zhàn)。射頻前端的體化設(shè)計(jì)對(duì)下一代移動(dòng)設(shè)備真的有影響嗎?
    發(fā)表于 08-01 07:23

    如何建設(shè)下一代蜂窩網(wǎng)絡(luò)?

    全球網(wǎng)絡(luò)支持移動(dòng)設(shè)備體系結(jié)構(gòu)及其底層技術(shù)面臨很大的挑戰(zhàn)。在蜂窩電話自己巨大成功的推動(dòng)下,移動(dòng)客戶(hù)設(shè)備數(shù)量以及他們對(duì)帶寬的要求在不斷增長(zhǎng)。但是分配給移動(dòng)運(yùn)營(yíng)商的帶寬并沒(méi)有增長(zhǎng)。網(wǎng)絡(luò)中某通道的使用效率也保持平穩(wěn)不變。下一代射頻接入
    發(fā)表于 08-19 07:49

    下一代SONET SDH設(shè)備

    下一代SONET/SDH設(shè)備
    發(fā)表于 09-05 07:05

    單片光學(xué)實(shí)現(xiàn)下一代設(shè)計(jì)

    單片光學(xué) - 實(shí)現(xiàn)下一代設(shè)計(jì)
    發(fā)表于 09-20 10:40

    請(qǐng)問(wèn)Ultrascale FPGA中單片和下一代堆疊硅互連技術(shù)是什么意思?

    大家好, 在Ultrascale FPGA中,使用單片和下一代堆疊硅互連(SSI)技術(shù)編寫(xiě)。 “單片和下一代堆疊硅互連(SSI)技術(shù)”是什么意思?謝謝娜文G K.
    發(fā)表于 04-27 09:29

    OpenStack重組敢問(wèn)未來(lái)路在何方?

    OpenStack重組,敢問(wèn)未來(lái)路在何方?
    發(fā)表于 05-14 06:12

    【MPS電源評(píng)估板試用申請(qǐng)】下一代接入網(wǎng)的芯片研究

    項(xiàng)目名稱(chēng):下一代接入網(wǎng)的芯片研究試用計(jì)劃:下一代接入網(wǎng)的芯片研究:主要針對(duì)于高端FPGA的電路設(shè)計(jì),其中重要的包括芯片設(shè)計(jì),重要的是
    發(fā)表于 06-18 13:41

    雙向射頻收發(fā)器NCV53480在下一代RKE中的應(yīng)用是什么

    雙向射頻收發(fā)器NCV53480在下一代RKE中的應(yīng)用是什么
    發(fā)表于 05-20 06:54

    下一代網(wǎng)絡(luò)概述

    了解下一代網(wǎng)絡(luò)的基本概念掌握以軟交換為核心的下一代網(wǎng)絡(luò)(NGN)的形態(tài)與結(jié)構(gòu)掌握下一代網(wǎng)絡(luò)的網(wǎng)關(guān)技術(shù),包括媒體網(wǎng)關(guān)、信令網(wǎng)關(guān)、接入網(wǎng)關(guān)掌握軟交換的概念、原理、
    發(fā)表于 06-22 14:26 ?34次下載

    下一代無(wú)線設(shè)備的射頻芯片設(shè)計(jì)挑戰(zhàn)

    從3G升級(jí)到LTE-Advance,對(duì)下一代移動(dòng)通信基礎(chǔ)設(shè)施的設(shè)備和器件供應(yīng)商提出了諸多挑戰(zhàn)。下一代無(wú)線設(shè)備要求支持更寬的信號(hào)帶寬、更復(fù)雜的調(diào)制方式,以便在全球范圍內(nèi)部署的各種運(yùn)行頻段上都能獲得更高
    的頭像 發(fā)表于 06-03 08:13 ?3107次閱讀
    <b class='flag-5'>下一代</b>無(wú)線設(shè)備的<b class='flag-5'>射頻</b><b class='flag-5'>芯片</b>設(shè)計(jì)挑戰(zhàn)

    華為芯片斷代 臺(tái)積電將投產(chǎn)下一代芯片制程工藝

    據(jù)國(guó)外媒體報(bào)道,在 5nm 工藝大規(guī)模投產(chǎn)之后,臺(tái)積電將投產(chǎn)的下一代重大芯片制程工藝,就將是 3nm,目前正在按計(jì)劃推進(jìn),計(jì)劃在 2021 年開(kāi)始風(fēng)險(xiǎn)試產(chǎn),2022 年下半年大規(guī)模投產(chǎn)
    的頭像 發(fā)表于 10-30 05:43 ?866次閱讀

    早報(bào):下一代iPhone芯片或?qū)⑹褂门_(tái)積電的5nm+工藝

    臺(tái)灣研究公司 TrendForce 今天報(bào)道,蘋(píng)果計(jì)劃在 2021 年 iPhone 中將臺(tái)積電的下一代 5nm + 工藝用于 A15 芯片。臺(tái)積電的網(wǎng)站顯示,5nm + 工藝(被稱(chēng)為
    的頭像 發(fā)表于 11-30 15:19 ?1986次閱讀
    早報(bào):<b class='flag-5'>下一代</b>iPhone<b class='flag-5'>芯片</b>或?qū)⑹褂门_(tái)積電的5nm+<b class='flag-5'>工藝</b>

    超越摩爾定律,下一代芯片如何創(chuàng)新?

    摩爾定律,下一代芯片要具有更高的性能、更低的功耗、更多的功能、更廣的應(yīng)用等特點(diǎn)。下一代芯片是信息產(chǎn)業(yè)的核心和驅(qū)動(dòng)力,也是人類(lèi)社會(huì)的創(chuàng)新和進(jìn)步的源泉。其創(chuàng)新主要涉及到
    的頭像 發(fā)表于 11-03 08:28 ?943次閱讀
    超越摩爾定律,<b class='flag-5'>下一代</b><b class='flag-5'>芯片</b>如何創(chuàng)新?