0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

芯片設計全流程概述

穎脈Imgtec ? 2023-07-31 18:01 ? 次閱讀

來源:大同學吧 -蛙哥


芯片設計分為前端設計和后端設計,前端設計(也稱邏輯設計)和后端設計(也稱物理設計)并沒有統(tǒng)一嚴格的界限,涉及到與工藝有關的設計就是后端設計。

2d71e802-2f89-11ee-bbcf-dac502259ad0.png

1、規(guī)格制定

芯片規(guī)格,也就像功能列表一樣,是客戶向芯片設計公司(稱為Fabless,無晶圓設計公司)提出的設計要求,包括芯片需要達到的具體功能和性能方面的要求。

2、詳細設計

Fabless根據(jù)客戶提出的規(guī)格要求,拿出設計解決方案和具體實現(xiàn)架構,劃分模塊功能。

3、HDL編碼

使用硬件描述語言(VHDL,Verilog HDL,業(yè)界公司一般都是使用后者)將模塊功能以代碼來描述實現(xiàn),也就是將實際的硬件電路功能通過HDL語言描述出來,形成RTL(寄存器傳輸級)代碼。

4、仿真驗證

仿真驗證就是檢驗編碼設計的正確性,檢驗的標準就是第一步制定的規(guī)格??丛O計是否精確地滿足了規(guī)格中的所有要求。規(guī)格是設計正確與否的黃金標準,一切違反,不符合規(guī)格要求的,就需要重新修改設計和編碼。設計和仿真驗證是反復迭代的過程,直到驗證結(jié)果顯示完全符合規(guī)格標準。

5、邏輯綜合――Design Compiler仿真驗證通過,進行邏輯綜合。邏輯綜合的結(jié)果就是把設計實現(xiàn)的HDL代碼翻譯成門級網(wǎng)表netlist。綜合需要設定約束條件,就是你希望綜合出來的電路在面積,時序等目標參數(shù)上達到的標準。邏輯綜合需要基于特定的綜合庫,不同的庫中,門電路基本標準單元(standard cell)的面積,時序參數(shù)是不一樣的。所以,選用的綜合庫不一樣,綜合出來的電路在時序,面積上是有差異的。一般來說,綜合完成后需要再次做仿真驗證(這個也稱為后仿真,之前的稱為前仿真)。

邏輯綜合工具Synopsys的Design Compiler。

6、STA

Static Timing Analysis(STA),靜態(tài)時序分析,這也屬于驗證范疇,它主要是在時序上對電路進行驗證,檢查電路是否存在建立時間(setup time)和保持時間(hold time)的違例(violation)。這個是數(shù)字電路基礎知識,一個寄存器出現(xiàn)這兩個時序違例時,是沒有辦法正確采樣數(shù)據(jù)和輸出數(shù)據(jù)的,所以以寄存器為基礎的數(shù)字芯片功能肯定會出現(xiàn)問題。

STA工具有Synopsys的Prime Time。

7、形式驗證

這也是驗證范疇,它是從功能上(STA是時序上)對綜合后的網(wǎng)表進行驗證。常用的就是等價性檢查方法,以功能驗證后的HDL設計為參考,對比綜合后的網(wǎng)表功能,他們是否在功能上存在等價性。這樣做是為了保證在邏輯綜合過程中沒有改變原先HDL描述的電路功能。

形式驗證工具有Synopsys的Formality。

從設計程度上來講,前端設計的結(jié)果就是得到了芯片的門級網(wǎng)表電路。

Backend design flow :

1、DFT
Design For Test,可測性設計。芯片內(nèi)部往往都自帶測試電路,DFT的目的就是在設計的時候就考慮將來的測試。DFT的常見方法就是,在設計中插入掃描鏈,將非掃描單元(如寄存器)變?yōu)閽呙鑶卧jP于DFT,有些書上有詳細介紹,對照圖片就好理解一點。DFT工具Synopsys的DFT Compiler

2、布局規(guī)劃(FloorPlan)布局規(guī)劃就是放置芯片的宏單元模塊,在總體上確定各種功能電路的擺放位置,如IP模塊,RAM,I/O引腳等等。布局規(guī)劃能直接影響芯片最終的面積。工具為Synopsys的Astro

3、CTSClock Tree Synthesis,時鐘樹綜合,簡單點說就是時鐘的布線。由于時鐘信號在數(shù)字芯片的全局指揮作用,它的分布應該是對稱式的連到各個寄存器單元,從而使時鐘從同一個時鐘源到達各個寄存器時,時鐘延遲差異最小。這也是為什么時鐘信號需要單獨布線的原因。CTS工具有Synopsys的Physical Compiler。

4、布線(Place & Route)

這里的布線就是普通信號布線了,包括各種標準單元(基本邏輯門電路)之間的走線。比如我們平常聽到的0.13um工藝,或者說90nm工藝,實際上就是這里金屬布線可以達到的最小寬度,從微觀上看就是MOS管的溝道長度。工具有Synopsys的Astro。

5、寄生參數(shù)提取由于導線本身存在的電阻,相鄰導線之間的互感,耦合電容在芯片內(nèi)部會產(chǎn)生信號噪聲,串擾和反射。這些效應會產(chǎn)生信號完整性問題,導致信號電壓波動和變化,如果嚴重就會導致信號失真錯誤。提取寄生參數(shù)進行再次的分析驗證,分析信號完整性問題是非常重要的。工具Synopsys的Star-RCXT。

6、版圖物理驗證

對完成布線的物理版圖進行功能和時序上的驗證,驗證項目很多,如LVS(Layout Vs Schematic)驗證,簡單說,就是版圖與邏輯綜合后的門級電路圖的對比驗證;DRC(Design Rule Checking):設計規(guī)則檢查,檢查連線間距,連線寬度等是否滿足工藝要求, ERC(Electrical Rule Checking):電氣規(guī)則檢查,檢查短路和開路等電氣 規(guī)則違例;等等。

工具為Synopsys的Hercules。

實際的后端流程還包括電路功耗分析,以及隨著制造工藝不斷進步產(chǎn)生的DFM可制造性設計)問題,在此不贅述了。

物理版圖驗證完成也就是整個芯片設計階段完成,下面的就是芯片制造了。物理版圖以GDS II的文件格式交給芯片代工廠(稱為Foundry)在晶圓硅片上做出實際的電路,再進行封裝和測試,就得到了我們實際看見的芯片。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    455

    文章

    50851

    瀏覽量

    423973
  • 電路
    +關注

    關注

    172

    文章

    5922

    瀏覽量

    172314
  • 設計
    +關注

    關注

    4

    文章

    818

    瀏覽量

    69905
收藏 人收藏

    評論

    相關推薦

    芯片封測架構和芯片封測流程

    在此輸入導芯片封測芯片封測是一個復雜且精細的過程,它涉及多個步驟和環(huán)節(jié),以確保芯片的質(zhì)量和性能。本文對芯片封測架構和芯片封測流程進行
    的頭像 發(fā)表于 12-31 09:15 ?147次閱讀
    <b class='flag-5'>芯片</b>封測架構和<b class='flag-5'>芯片封測流程</b>

    保偏光纖流程處理儀表技術說明書

    電子發(fā)燒友網(wǎng)站提供《保偏光纖流程處理儀表技術說明書.pdf》資料免費下載
    發(fā)表于 12-02 16:30 ?0次下載

    數(shù)字設計ic芯片流程

    主要介紹芯片的設計流程 ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ?? ? ? ? ? ? ? ? ? ? ? ? ? ? &
    發(fā)表于 11-20 15:57 ?0次下載

    中科曙光打造流程鏈條綠色低碳產(chǎn)品和解決方案

    在全球氣候變局之下,節(jié)能降碳成為社會共識。中科曙光作為核心信息基礎設施領軍企業(yè),依托先進技術,以最優(yōu)解思維,打造流程、鏈條綠色低碳產(chǎn)品和解決方案,賦能千行百業(yè)共赴“碳減排”發(fā)展之旅。 液冷是目前
    的頭像 發(fā)表于 11-05 10:43 ?412次閱讀

    淺談芯片制造的完整流程

    在科技日新月異的今天,芯片作為信息技術的核心部件,其制作工藝的復雜性和精密性令人嘆為觀止。從一粒普通的沙子到一顆蘊含無數(shù)晶體管的高科技芯片,這一過程不僅凝聚了人類智慧的結(jié)晶,也展現(xiàn)了現(xiàn)代半導體工業(yè)的極致工藝。本文將講述芯片制造的
    的頭像 發(fā)表于 10-28 14:30 ?615次閱讀
    淺談<b class='flag-5'>芯片</b>制造的完整<b class='flag-5'>流程</b>

    芯片制造流程簡述

    ? “兵馬未動,糧草先行”,各路IC英雄是否備好了Hamburger&Chips來迎接下一次的遠征。其實,在芯片制造過程中,每一個步驟都像是制作漢堡一樣層次分明:從最基礎的晶圓開始,像是漢堡
    的頭像 發(fā)表于 10-08 17:04 ?1115次閱讀
    <b class='flag-5'>芯片</b>制造<b class='flag-5'>全</b><b class='flag-5'>流程</b>簡述

    【「數(shù)字IC設計入門」閱讀體驗】+ 數(shù)字IC設計流程

    :將芯片設計結(jié)果交出去進行生產(chǎn)制造。 上述這些只是芯片設計過程中的主要節(jié)點,細節(jié)還有很多,如果驗證測試中不通過,就需要從數(shù)字前端設計開始找原因,之后再經(jīng)歷一次流程測試,可見IC設計
    發(fā)表于 09-25 15:51

    萬界星空科技電線電纜MES系統(tǒng)實現(xiàn)線纜流程追溯

    萬界星空科技電線電纜行業(yè)的MES系統(tǒng)通過高度集成的數(shù)據(jù)平臺和強大的追溯功能,實現(xiàn)了線纜從原材料入庫到成品出庫的流程追溯。
    的頭像 發(fā)表于 09-19 15:14 ?283次閱讀

    PCBA加工流程解析:電子制造的關鍵環(huán)節(jié)

    一站式PCBA智造廠家今天為大家講講PCBA加工流程的關鍵環(huán)節(jié)有那些?PCBA加工電子制造的關鍵環(huán)節(jié)流程解析。在電子制造行業(yè)中,PCBA加工作為核心環(huán)節(jié)之一,承擔著將電子元器件焊接到電路板上并組裝
    的頭像 發(fā)表于 09-18 09:51 ?632次閱讀

    芯片底部填充工藝流程有哪些?

    芯片底部填充工藝流程有哪些?底部填充工藝(Underfill)是一種在電子封裝過程中廣泛使用的技術,主要用于增強倒裝芯片(FlipChip)、球柵陣列(BGA)、芯片級封裝(CSP)等
    的頭像 發(fā)表于 08-09 08:36 ?1740次閱讀
    <b class='flag-5'>芯片</b>底部填充工藝<b class='flag-5'>流程</b>有哪些?

    7月11日云技術研討會 | 車載信息安全流程實施方案

    7月11日,經(jīng)緯恒潤《車載信息安全流程實施方案》云技術研討會,與您相聚云端,不見不散!
    的頭像 發(fā)表于 07-04 15:20 ?285次閱讀
    7月11日云技術研討會 | 車載信息安全<b class='flag-5'>全</b><b class='flag-5'>流程</b>實施方案

    芯片ESD防護網(wǎng)絡

    據(jù)統(tǒng)計,靜電放電(Electro-Static Discharge, ESD)造成的芯片失效占到集成電路產(chǎn)品失效總數(shù)的38%。完好的芯片ESD防護設計,一方面取決于滿足ESD設計窗口要求的優(yōu)質(zhì)ESD器件結(jié)構,另一方面
    的頭像 發(fā)表于 06-22 00:31 ?816次閱讀
    <b class='flag-5'>全</b><b class='flag-5'>芯片</b>ESD防護網(wǎng)絡

    智能運維,流程閉環(huán)生命周期監(jiān)管!

    智能運維,流程閉環(huán)生命周期監(jiān)管 后勤設備運維是確保醫(yī)療機構正常運轉(zhuǎn)的關鍵環(huán)節(jié)。有效管理和維護設備至關重要,以確保其安全、穩(wěn)定和高效運行,對醫(yī)院運營具有重大意義。 搭建智能設備管理系統(tǒng),為醫(yī)院提供
    的頭像 發(fā)表于 04-19 17:24 ?431次閱讀
    智能運維,<b class='flag-5'>全</b><b class='flag-5'>流程</b>閉環(huán)<b class='flag-5'>全</b>生命周期監(jiān)管!

    一顆芯片的典型設計流程

    芯片設計流程的第一步是定義芯片的要求和規(guī)格。這包括定義您的產(chǎn)品將做什么、如何使用以及您需要滿足哪些性能指標。一旦定義了這些要求,就可以將它們用作設計架構和布局的輸入。
    的頭像 發(fā)表于 04-09 11:24 ?985次閱讀

    芯片制造流程及產(chǎn)生的相關缺陷和芯片缺陷檢測任務分析

    芯片生產(chǎn)制造過程中,各工藝流程環(huán)環(huán)相扣,技術復雜,材料、環(huán)境、工藝參數(shù)等因素的微變常導致芯片產(chǎn)生缺陷,影響產(chǎn)品良率。
    的頭像 發(fā)表于 02-23 10:38 ?2098次閱讀
    <b class='flag-5'>芯片</b>制造<b class='flag-5'>流程</b>及產(chǎn)生的相關缺陷和<b class='flag-5'>芯片</b>缺陷檢測任務分析