0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FMC子卡設(shè)計資料原理圖:FMC451-基于JESD204B的4路1GspsAD 4路1.25Gsps DA FMC子卡

何艷艷 ? 來源:hexiaoyan2020 ? 作者:hexiaoyan2020 ? 2023-07-14 11:01 ? 次閱讀

一、板卡概述

板卡為標(biāo)準(zhǔn)FMC接口子卡,ADC采用兩片TIADS54J60,4通道1Gsps,16bit,DAC采用2片TI的DAC39J84,4通道16bit1.25Gsps時鐘采用HMC7044,支持板上時鐘和外接時鐘;共10個SSMB接口,1個FMC/HPC接口。

wKgaomSwucaAA9AnAAAk5kWV4Yc992.png

二、性能指標(biāo)

板卡功能 參數(shù) 內(nèi)容
ADC 芯片型號 ADS54J60
路數(shù) 4路ADC,
采樣率 1Gsps
數(shù)據(jù)位 16bit
數(shù)字接口 JESD204B
模擬接口 交流耦合
模擬輸入 ±1V
輸入阻抗 50Ω
模擬指標(biāo)
DAC 芯片型號 DAC39J84
路數(shù) 4路DAC,
轉(zhuǎn)換率 1.25Gsps
數(shù)據(jù)位 16bit
數(shù)字接口 JESD204B
模擬接口 交流耦合
模擬輸出 ±1V
輸出阻抗 50Ω
模擬指標(biāo) 信噪比SNR:69.327dBFS
時鐘 PLL芯片 HMC7044
板載晶振 10MHz溫補(bǔ)晶振VCXO
外輸入時鐘 默認(rèn)10MHz,3.3VLVTTL電平
外觸發(fā) 路數(shù) 1路輸入
電平 3.3VLVTTL電平
連接器類型 FMC-LPC ASP_134604_01
前面板 10路SSMB
板卡標(biāo)準(zhǔn) FMCANSI/VITA57.1-2008
板卡尺寸 69X76.5mm
板卡重量 (含散熱片)
板卡供電 +12V@1A
板卡功耗 8W
工作溫度 Industrial-20℃到+70℃
支持母板 Xilinxboard V6、V7、KU、VU、ZYNQ、ZU開發(fā)板
Orihardboard 136、270、367、288、330、274、3、9

wKgaomSwufiAXHw2AAA6KY8w7kM423.png

四、板卡應(yīng)用

板卡配置FPGA母板用于模擬信號、無線電、光電、雷達(dá)的采集輸出場景。

三、軟件內(nèi)容

提供ISE或者Vivado版本的FMC接口AD輸入或者DA輸出,時鐘配置、外觸發(fā)接入的參考測試程序,支持的FPGA型號或者板卡見說明書表格。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21744

    瀏覽量

    603657
  • adc
    adc
    +關(guān)注

    關(guān)注

    98

    文章

    6501

    瀏覽量

    544769
  • FMC
    FMC
    +關(guān)注

    關(guān)注

    0

    文章

    95

    瀏覽量

    19709
收藏 人收藏

    評論

    相關(guān)推薦

    FMC設(shè)計原理圖FMC209-基于FMC4125MAD輸入、21GDA輸出 中低頻信號采集

    FMC , 中低頻信號采集 , AD9268板卡 , DA輸出 ,
    的頭像 發(fā)表于 12-30 10:26 ?54次閱讀

    JESD204B使用說明

    JESD204B IP核作為接收端時,單獨(dú)使用,作為發(fā)送端時,可以單獨(dú)使用,也可以配合JESD204b phy使用。 JESD204B通常配合AD或DA使用,替代LVDS,提供更高的通
    的頭像 發(fā)表于 12-18 11:31 ?324次閱讀
    <b class='flag-5'>JESD204B</b>使用說明

    FMC設(shè)計方案:202-基于TI DSP TMS320C6678、Xilinx K7 FPGA XC7K325T的高速數(shù)據(jù)處理核心板

    AD FMC , FMC , FMC
    的頭像 發(fā)表于 12-16 16:02 ?161次閱讀
    <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>設(shè)計方案:202-基于TI DSP TMS320C6678、Xilinx K7 FPGA XC7K325T的高速數(shù)據(jù)處理核心板

    FMC設(shè)計原理圖FMC181-八125Msps 14bit 直流耦合脈沖采集AD FMC

    FMC , 高性能計算存儲板卡 , 直流耦合脈沖采集 , AD9253 , 超聲脈沖信號檢測
    的頭像 發(fā)表于 12-09 11:27 ?132次閱讀
    <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>設(shè)計<b class='flag-5'>原理圖</b>:<b class='flag-5'>FMC</b>181-八<b class='flag-5'>路</b>125Msps 14bit 直流耦合脈沖采集AD <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>

    設(shè)計原理圖:232-基于FMC的2收2發(fā)TLK2711

    FPGA 信號處理 , 高速信號采集處理板 , 圖像數(shù)據(jù)采集 , TLK2711 , 2711
    的頭像 發(fā)表于 12-06 10:26 ?145次閱讀
    <b class='flag-5'>子</b><b class='flag-5'>卡</b>設(shè)計<b class='flag-5'>原理圖</b>:232-基于<b class='flag-5'>FMC</b>的2收2發(fā)TLK2711<b class='flag-5'>子</b><b class='flag-5'>卡</b>

    DAC38J84EVM SYNC信號無法通過FMC-LHC接口輸入到FPGA,怎么解決?

    我在使用一塊第三方的alinx xczu9eg ultrascale+mpsoc開發(fā)板進(jìn)行基于JESD204BDA開發(fā). 我現(xiàn)在使用的FMC板是DAC38J84EVM , 其中D
    發(fā)表于 11-26 06:43

    FMC 設(shè)計原理圖:154-基于FMCSFP+萬兆光纖

    圖像處理 , 高速圖像處理 , FMC , 萬兆光纖
    的頭像 發(fā)表于 10-23 09:55 ?275次閱讀
    <b class='flag-5'>FMC</b> <b class='flag-5'>子</b><b class='flag-5'>卡</b>設(shè)計<b class='flag-5'>原理圖</b>:154-基于<b class='flag-5'>FMC</b> 八<b class='flag-5'>路</b>SFP+萬兆光纖<b class='flag-5'>子</b><b class='flag-5'>卡</b>

    FMC原理圖設(shè)計:四通道1.25G/14bit數(shù)據(jù)采集

    、AD9680-500、AD9680-820、AD9680-1000、AD9680-1250采集芯片,輸入為交流耦合方式。FMC還支持外參考/外時鐘、外觸發(fā)接口,具有板載溫度監(jiān)控等功能。 設(shè)計原理框圖如下:
    發(fā)表于 10-17 16:43

    9129板卡設(shè)計原理圖:303-兩5.6Gsps 14bit DA FMC

    DA FMC , FMC , 工業(yè)定制化儀器
    的頭像 發(fā)表于 10-12 17:19 ?294次閱讀
    9129板卡設(shè)計<b class='flag-5'>原理圖</b>:303-兩<b class='flag-5'>路</b>5.6<b class='flag-5'>Gsps</b> 14bit <b class='flag-5'>DA</b> <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>

    ADC16DX370 JESD204B串行鏈的均衡優(yōu)化

    電子發(fā)燒友網(wǎng)站提供《ADC16DX370 JESD204B串行鏈的均衡優(yōu)化.pdf》資料免費(fèi)下載
    發(fā)表于 10-09 08:31 ?1次下載
    ADC16DX370 <b class='flag-5'>JESD204B</b>串行鏈<b class='flag-5'>路</b>的均衡優(yōu)化

    FMC原理圖設(shè)計: 4 16bit 250M ADC+4 16bit 2.8G DAC

    UD FMC-706可用于多通道的采集回放,ADC支持國產(chǎn)CL3669或進(jìn)口ADS42LB69采集芯片,DAC支持國產(chǎn)GM9154或進(jìn)口AD9144、AD9154芯片,輸入和輸出均為交流耦合方式。FMC
    發(fā)表于 09-28 17:24

    JESD204B升級到JESD204C時的系統(tǒng)設(shè)計注意事項

    電子發(fā)燒友網(wǎng)站提供《從JESD204B升級到JESD204C時的系統(tǒng)設(shè)計注意事項.pdf》資料免費(fèi)下載
    發(fā)表于 09-21 10:19 ?3次下載
    從<b class='flag-5'>JESD204B</b>升級到<b class='flag-5'>JESD204</b>C時的系統(tǒng)設(shè)計注意事項

    FMC設(shè)計原理圖FMC150-兩250Msps AD、兩600Msps DA FMC

    250Msps AD、兩600Msps DA FMC
    的頭像 發(fā)表于 05-29 10:54 ?805次閱讀
    <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>設(shè)計<b class='flag-5'>原理圖</b>: <b class='flag-5'>FMC</b>150-兩<b class='flag-5'>路</b>250Msps AD、兩<b class='flag-5'>路</b>600Msps <b class='flag-5'>DA</b> <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>

    FMC擴(kuò)展 6 422,8 組LVDS,8 GPIO

    概述 QT7414?支持多路LVCMOS 和LVDS 信號互轉(zhuǎn)的FMC擴(kuò)展板。 它能支持6 422 信號的輸入/ 輸出,8 組LVDS 信號的輸入/ 輸出和8 GPIO 信號的輸
    的頭像 發(fā)表于 02-26 15:04 ?477次閱讀
    <b class='flag-5'>FMC</b>擴(kuò)展<b class='flag-5'>子</b><b class='flag-5'>卡</b> 6 <b class='flag-5'>路</b>422,8 組LVDS,8 <b class='flag-5'>路</b>GPIO

    JESD204B的常見疑問解答

    問:什么是8b/10b編碼,為什么JESD204B接口需使用這種編碼? 答:無法確保差分通道上的直流平衡信號不受隨機(jī)非編碼串行數(shù)據(jù)干擾,因為很有可能會傳輸大量相反的1或0數(shù)據(jù)。通過串
    發(fā)表于 01-03 06:35