0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FMC子卡設(shè)計原理圖: FMC150-兩路250Msps AD、兩路600Msps DA FMC子卡

hexiaoyan510 ? 來源:hexiaoyan510 ? 作者:hexiaoyan510 ? 2024-05-29 10:54 ? 次閱讀
FMC150-兩路250Msps AD、兩路600Msps DA FMC子卡
poYBAGMJgjKAaJNcAAHrpVqMNrw239.jpgwKgZomTDX8WAKl55AAA9WhRqp9M559.png
一、板卡概述
·ADC采用TI的ADS62P49,2通道250M,14bit,共1片;
·DAC采用ADI的AD9122,2通道,16bit,可達(dá)1.2G,共1片;
·時鐘采用AD9516,支持板上時鐘和外接時鐘;
·共6個SSMB接口,1個FMC/LPC接口
二、性能指標(biāo)
板卡功能
參數(shù)
內(nèi)容
ADC
芯片型號
ADS62P49
路數(shù)
2路ADC,
采樣率
250Msps
數(shù)據(jù)位
14bit
數(shù)字接口
DDRLVDS
模擬接口
交流耦合
模擬輸入
±1V
輸入阻抗
50Ω
模擬指標(biāo)
DAC
芯片型號
AD9122
路數(shù)
2路DAC,
轉(zhuǎn)換率
600Msps,插值1.2Gsps
數(shù)據(jù)位
16bit
數(shù)字接口
DDRLVDS
模擬接口
交流耦合
模擬輸出
±1V
輸出阻抗
50Ω
模擬指標(biāo)
信噪比SNR:69.327dBFS
時鐘
PLL芯片
AD5616-1
板載晶振
10MHz溫補(bǔ)晶振VCXO
外輸入時鐘
默認(rèn)10MHz,3.3VLVTTL電平
外觸發(fā)
路數(shù)
1路輸入
電平
3.3VLVTTL電平
連接器類型
FMC-LPC
ASP_134604_01
前面板
6路SSMB
板卡標(biāo)準(zhǔn)
FMCANSI/VITA57.1-2008
板卡尺寸
69X76.5mm
板卡重量
(含散熱片)
板卡供電
+12V@1A
板卡功耗
8W
工作溫度
Industrial-20℃到+70℃
支持母板
Xilinxboard
V6、V7、KU、VU、ZYNQ、ZU開發(fā)板
Orihardboard
136、270、367、288、330、274、3、9
三、軟件內(nèi)容
提供ISE或者Vivado版本的FMC接口AD輸入或者DA輸出,時鐘配置、外觸發(fā)接入的參考測試程序,支持的FPGA型號或者板卡見說明書表格。
wKgZomZWl6OAVhEpAAA4aUFMcm8899.png
四、板卡應(yīng)用
板卡配置FPGA母板用于模擬信號、無線電、光電的采集場景。


審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 無線電
    +關(guān)注

    關(guān)注

    60

    文章

    2143

    瀏覽量

    116473
  • FMC
    FMC
    +關(guān)注

    關(guān)注

    0

    文章

    93

    瀏覽量

    19687
  • 模擬信號處理
    +關(guān)注

    關(guān)注

    0

    文章

    15

    瀏覽量

    4757
收藏 人收藏

    評論

    相關(guān)推薦

    FMC設(shè)計方案:202-基于TI DSP TMS320C6678、Xilinx K7 FPGA XC7K325T的高速數(shù)據(jù)處理核心板

    AD FMC , FMC , FMC
    的頭像 發(fā)表于 12-16 16:02 ?153次閱讀
    <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>設(shè)計方案:202-基于TI DSP TMS320C6678、Xilinx K7 FPGA XC7K325T的高速數(shù)據(jù)處理核心板

    TSW14J10 FMC-USB轉(zhuǎn)接用戶指南

    電子發(fā)燒友網(wǎng)站提供《TSW14J10 FMC-USB轉(zhuǎn)接用戶指南.pdf》資料免費(fèi)下載
    發(fā)表于 12-09 14:31 ?0次下載
    TSW14J10 <b class='flag-5'>FMC</b>-USB轉(zhuǎn)接<b class='flag-5'>卡</b>用戶指南

    FMC設(shè)計原理圖FMC181-八125Msps 14bit 直流耦合脈沖采集AD FMC

    FMC , 高性能計算存儲板卡 , 直流耦合脈沖采集 , AD9253 , 超聲脈沖信號檢測
    的頭像 發(fā)表于 12-09 11:27 ?121次閱讀
    <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>設(shè)計<b class='flag-5'>原理圖</b>:<b class='flag-5'>FMC</b>181-八<b class='flag-5'>路</b>125<b class='flag-5'>Msps</b> 14bit 直流耦合脈沖采集AD <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>

    設(shè)計原理圖:232-基于FMC的2收2發(fā)TLK2711

    FPGA 信號處理 , 高速信號采集處理板 , 圖像數(shù)據(jù)采集 , TLK2711 , 2711
    的頭像 發(fā)表于 12-06 10:26 ?134次閱讀
    <b class='flag-5'>子</b><b class='flag-5'>卡</b>設(shè)計<b class='flag-5'>原理圖</b>:232-基于<b class='flag-5'>FMC</b>的2收2發(fā)TLK2711<b class='flag-5'>子</b><b class='flag-5'>卡</b>

    一根光纖可以分兩路

    一根光纖是可以通過分光器分兩路使用的。以下是對這一問題的詳細(xì)解答: 一、分光器的作用 分光器是一種光學(xué)器件,它可以將光信號按照一定的比例分成多路。通常,分光器有1:2、1:4、1:8等不同的分光比例
    的頭像 發(fā)表于 10-28 10:24 ?1244次閱讀

    FMC 設(shè)計原理圖:154-基于FMCSFP+萬兆光纖

    圖像處理 , 高速圖像處理 , FMC , 萬兆光纖
    的頭像 發(fā)表于 10-23 09:55 ?268次閱讀
    <b class='flag-5'>FMC</b> <b class='flag-5'>子</b><b class='flag-5'>卡</b>設(shè)計<b class='flag-5'>原理圖</b>:154-基于<b class='flag-5'>FMC</b> 八<b class='flag-5'>路</b>SFP+萬兆光纖<b class='flag-5'>子</b><b class='flag-5'>卡</b>

    FMC原理圖設(shè)計:四通道1.25G/14bit數(shù)據(jù)采集

    、AD9680-500、AD9680-820、AD9680-1000、AD9680-1250采集芯片,輸入為交流耦合方式。FMC還支持外參考/外時鐘、外觸發(fā)接口,具有板載溫度監(jiān)控等功能。 設(shè)計原理框圖如下:
    發(fā)表于 10-17 16:43

    tlv320aic3204可以實(shí)現(xiàn)兩路mono輸入以及對應(yīng)的兩路mono輸出嗎?

    使用tlv320aic3204芯片,IN1_L連接一mono模擬輸入,IN1_R連接另一mono模擬輸入。與DSP5509進(jìn)行通信。HPR與HPL分別連接兩路mono輸出。其中IN1_l與HPL對應(yīng),IN1_R與HPR對應(yīng)。
    發(fā)表于 10-17 07:33

    9129板卡設(shè)計原理圖:303-兩路5.6Gsps 14bit DA FMC

    DA FMC , FMC , 工業(yè)定制化儀器
    的頭像 發(fā)表于 10-12 17:19 ?284次閱讀
    9129板卡設(shè)計<b class='flag-5'>原理圖</b>:303-<b class='flag-5'>兩路</b>5.6Gsps 14bit <b class='flag-5'>DA</b> <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>

    如何使用TLV320AIC3110輸出兩路headphone?

    小白請教如何使用TLV320AIC3110輸出兩路headphone; 原自帶一headphone driver,即如何將class D speaker driver 輸出轉(zhuǎn)換為headphone輸出,接3.5mm耳機(jī),電路怎么設(shè)計?
    發(fā)表于 09-30 07:28

    FMC原理圖設(shè)計: 4 16bit 250M ADC+4 16bit 2.8G DAC

    UD FMC-706可用于多通道的采集回放,ADC支持國產(chǎn)CL3669或進(jìn)口ADS42LB69采集芯片,DAC支持國產(chǎn)GM9154或進(jìn)口AD9144、AD9154芯片,輸入和輸出均為交流耦合方式。FMC
    發(fā)表于 09-28 17:24

    請問兩路差分輸出模擬信號怎么合成一單端信號?

    目前,輸入信號為兩路差分模擬信號,現(xiàn)在想將這兩路差分信號合成一單端信號輸出。 目前能想到的方案是,先將兩路差分信號轉(zhuǎn)為單端信號,然后在對這兩路
    發(fā)表于 09-13 06:54

    請問弱信號前放輸出如何使用并聯(lián)放大器分為兩路?

    弱信號檢測,第一級為極低噪聲放大器,現(xiàn)想將該路輸出分為兩路,一繼續(xù)放大,一進(jìn)行濾波處理。 但, 使用高輸入阻抗放大器,輸入相連,輸出分別接
    發(fā)表于 09-09 07:53

    圖形圖像硬件加速器設(shè)計原理圖:270-VC709E 基于FMC接口的Virtex7 XC7VX690T PCIeX8 接口

    本板卡基于Xilinx公司的FPGA?XC7VX690T-FFG1761?芯片,支持PCIeX8、組?64bit?DDR3容量8GByte,HPC的FMC連接器,北京太速科技板卡支持各種FMC
    的頭像 發(fā)表于 08-06 10:16 ?491次閱讀
    圖形圖像硬件加速器<b class='flag-5'>卡</b>設(shè)計<b class='flag-5'>原理圖</b>:270-VC709E 基于<b class='flag-5'>FMC</b>接口的Virtex7 XC7VX690T PCIeX8 接口<b class='flag-5'>卡</b>

    FMC擴(kuò)展 6 422,8 組LVDS,8 GPIO

    概述 QT7414?支持多路LVCMOS 和LVDS 信號互轉(zhuǎn)的FMC擴(kuò)展板。 它能支持6 422 信號的輸入/ 輸出,8 組LVDS 信號的輸入/ 輸出和8 GPIO 信號的輸
    的頭像 發(fā)表于 02-26 15:04 ?468次閱讀
    <b class='flag-5'>FMC</b>擴(kuò)展<b class='flag-5'>子</b><b class='flag-5'>卡</b> 6 <b class='flag-5'>路</b>422,8 組LVDS,8 <b class='flag-5'>路</b>GPIO