0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

串行ADC布局布線設計要點

jf_pJlTbmA9 ? 來源:明德?lián)PFPGA科教 ? 作者:明德?lián)PFPGA科教 ? 2023-07-10 16:54 ? 次閱讀

一、PCB布局設計注意要點:

電源部分盡量遠離AD時鐘部分。

②電源部分,主芯片FPGA,時鐘部分盡量放同一面,AD部分放一面,這樣既能減弱數(shù)字部分的信號對AD部分的干擾,又能方便結構統(tǒng)一做散熱;(此設計點是限于板子空間小的情況下處理)。

③AD芯片與時鐘芯片的LDO電源要靠近各供給模塊芯片放置。

④AD模塊之間間距盡量大,并且AD的多路輸入端之間盡量留出空間做結構隔離條。

二、PCB布線設計注意要點:

①AD模塊的輸入端由單端50ohm經(jīng)過變壓器后轉為差分100ohm這段模擬信號,單端阻抗要控制50ohm,差分阻抗要控制100ohm,走表層,路徑盡量短。

②AD模塊的數(shù)字部分的每1路數(shù)據(jù)信號由[AD*_D0---AD*_D*]組成,同層同組,以AD_DCO_CLK為參考進行等長匹配,等長公差控制在±50mil(如空間足夠,公差可以盡量做小)。

③每個AD芯片的數(shù)字信號盡量做到等長,公差控制在±50mil,以保證多個AD模塊同時使用時,數(shù)據(jù)信號同步。

④每個AD芯片的CLK時鐘信號到時鐘芯片的長度要等長,走差分對,控制100ohm阻抗,單對差分內等長公差控制在±5mil,差分對之間等長公差控制在±10mil。

ADC_SYNC信號要走T型走線,到每個AD芯片上的長度要等長匹配。

100570862-302136-buxiansheji.png

本文轉載自: 明德?lián)PFPGA科教微信公眾號

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4319

    文章

    23099

    瀏覽量

    397948
  • ldo
    ldo
    +關注

    關注

    35

    文章

    1941

    瀏覽量

    153395
  • adc
    adc
    +關注

    關注

    98

    文章

    6498

    瀏覽量

    544686
  • 布線設計
    +關注

    關注

    0

    文章

    20

    瀏覽量

    10021
收藏 人收藏

    評論

    相關推薦

    SAR ADC如何做好布線布局?

    SAR ADC如何做好布線布局?
    發(fā)表于 12-17 08:27

    SAR ADC PCB布局布線的參考路徑

    ,設計人員迅速地將電路板布局布線組合在一起。一個星期之后,第一個原型電路板被測試。出乎預料,電路板性能與預期的不一樣。這種情景在你身上發(fā)生過嗎?最優(yōu)PCB布局布線對于使
    發(fā)表于 09-12 11:30

    SAR ADC PCB布局布線的參考路徑

    布局布線組合在一起。一個星期之后,對第一個原型電路板進行測試。出乎預料的是,電路板性能與預期的不一樣?! ∵@種情景在你身上發(fā)生過嗎?  最優(yōu)PCB布局布線對于使
    發(fā)表于 09-18 15:44

    PCB規(guī)劃/布局布線的設計技巧和要點

    盡管現(xiàn)在的EDA工具很強大,但隨著PCB尺寸要求越來越小,器件密度越來越高,PCB設計的難度并不小。如何實現(xiàn)PCB高的布通率以及縮短設計時間呢?本文介紹PCB規(guī)劃、布局布線的設計技巧和要點
    發(fā)表于 01-22 06:44

    高速ADC設計中的PCB布局布線技巧有哪些?

    影響高速信號鏈設計性能的機制是什么?高速ADC設計中的PCB布局布線技巧有哪些?
    發(fā)表于 04-21 06:29

    電源PCB布局、布線、調試要點及注意事項相關資料分享

    電源PCB布局、布線、調試要點及注意事項
    發(fā)表于 12-28 06:40

    高速ADC PCB布局布線技巧

    !添加客服即可直接購買!打開下方鏈接加客服領取,暗號:1-13部http://zyunying.zhangfeidz.com?id=20承諾:只需1.99元下單,無任何套路。高速ADC PCB布局布線技巧,需要完整版的朋友可以下
    發(fā)表于 12-28 13:35

    高速ADC PCB布局布線技巧

    高速ADC PCB布局布線技巧,需要完整版的朋友可以下載附件保存~號外!模電全套視頻教程,張飛老師實戰(zhàn)講解(100多個視頻)免費贈送!注意?。。≌n程只送給真正有學習欲望的人!領取方式:點擊打開鏈接掃一掃??????http://
    發(fā)表于 01-26 13:54

    PCB布線要點

    PCB布線要點
    發(fā)表于 12-15 17:04 ?0次下載

    AN-1142: 高速ADC PCB布局布線技巧

    AN-1142: 高速ADC PCB布局布線技巧
    發(fā)表于 03-20 22:11 ?32次下載
    AN-1142: 高速<b class='flag-5'>ADC</b> PCB<b class='flag-5'>布局</b><b class='flag-5'>布線</b>技巧

    PCB布局布線11個要點資料下載

    電子發(fā)燒友網(wǎng)為你提供PCB布局布線11個要點資料下載的電子資料下載,更有其他相關的電路圖、源代碼、課件教程、中文資料、英文資料、參考設計、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
    發(fā)表于 04-10 08:55 ?14次下載
    PCB<b class='flag-5'>布局</b><b class='flag-5'>布線</b>11個<b class='flag-5'>要點</b>資料下載

    電源PCB布局、布線、調試要點及注意事項

    電源PCB布局、布線、調試要點及注意事項
    發(fā)表于 01-06 12:31 ?145次下載
    電源PCB<b class='flag-5'>布局</b>、<b class='flag-5'>布線</b>、調試<b class='flag-5'>要點</b>及注意事項

    簡述無源/有源晶振的布局布線要點

    引言:晶振內部結構比較復雜,如果連接不妥當或者布線錯誤,就會影響晶振不起振或者EMC測試fail,從而導致產(chǎn)品不能使用。因此晶振電路的PCB設計非常重要,本節(jié)主要簡述無源/有源晶振的布局布線
    的頭像 發(fā)表于 08-15 12:36 ?1.2w次閱讀
    簡述無源/有源晶振的<b class='flag-5'>布局</b><b class='flag-5'>布線</b><b class='flag-5'>要點</b>

    干貨!電源設計器件布局布線要點

    干貨!電源設計器件布局布線要點
    的頭像 發(fā)表于 10-18 17:03 ?677次閱讀
    干貨!電源設計器件<b class='flag-5'>布局</b>和<b class='flag-5'>布線</b><b class='flag-5'>要點</b>

    PCB布局布線設計要點

    電子發(fā)燒友網(wǎng)站提供《PCB布局布線設計要點.pdf》資料免費下載
    發(fā)表于 09-19 15:41 ?11次下載
    PCB<b class='flag-5'>布局</b><b class='flag-5'>布線</b>設計<b class='flag-5'>要點</b>