0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

泛林集團推出全球首個晶圓邊緣沉積解決方案以提高芯片良率

泛林半導體設備技術 ? 來源:泛林半導體設備技術 ? 2023-06-29 10:08 ? 次閱讀

近日,泛林集團推出了Coronus DX產(chǎn)品,這是業(yè)界首個晶圓邊緣沉積解決方案,旨在更好地應對下一代邏輯、3D NAND和先進封裝應用中的關鍵制造挑戰(zhàn)。隨著半導體芯片關鍵尺寸的不斷縮小,其制造變得越來越復雜,在硅晶圓上構建納米級器件需要數(shù)百個工藝步驟。僅需一個工藝步驟,Coronus DX可在晶圓邊緣的兩側沉積一層專有的保護膜,有助于防止在先進半導體制造過程中經(jīng)常發(fā)生的缺陷和損壞。這一強大的保護技術提高了良率,并使芯片制造商能夠?qū)嵤┬碌那把毓に噥砩a(chǎn)下一代芯片。Coronus DX是Coronus產(chǎn)品系列的最新成員,擴大了泛林集團在晶圓邊緣技術領域的領先地位。

“在3D芯片制造時代,生產(chǎn)復雜且成本高昂?;诜毫旨瘓F在晶圓邊緣創(chuàng)新方面的專長,Coronus DX有助于實現(xiàn)更可預測的制造并大幅提高良率,為以前不可行的先進邏輯、封裝和3D NAND生產(chǎn)工藝得以采用鋪平道路。”

泛林集團全球產(chǎn)品事業(yè)部高級副總裁

Sesha Varadarajan

沉積在工藝集成過程中增加了關鍵保護

與Coronus晶圓邊緣刻蝕技術互補,Coronus DX使新的器件架構成為現(xiàn)實,這對于芯片制造商來說是顛覆性的。重復疊加的薄膜層會導致殘留物和粗糙度沿著晶圓邊緣積聚,并且它們可能會剝落、漂移到其它區(qū)域并產(chǎn)生導致器件失效的缺陷。比如:

在3D封裝應用中,來自生產(chǎn)線后端的材料可能會遷移,并在之后的工藝中成為污染源。晶圓的塌邊會影響晶圓鍵合的質(zhì)量。

3D NAND制造中的長時間濕法刻蝕工藝可能會導致邊緣處襯底的嚴重損壞。

當這些缺陷不能被刻蝕掉時,Coronus DX會在晶圓邊緣沉積一層薄的電介質(zhì)保護層。這種精確和可調(diào)整的沉積有助于解決這些可能影響半導體質(zhì)量的常見問題。

CEA-Leti半導體平臺部門負責人

Anne Roule表示:

“CEA-Leti運用其在創(chuàng)新、可持續(xù)技術解決方案方面的專業(yè)知識,幫助泛林集團應對先進半導體制造方面的關鍵挑戰(zhàn)。通過簡化3D集成,Coronus DX大幅提高良率,使芯片制造商能夠采用突破性的生產(chǎn)工藝?!?/p>

專有工藝推動良率提升

Coronus DX采用了一流的精確晶圓中心定位和工藝控制,包括內(nèi)置量測模塊,以確保工藝的一致性和可重復性。Coronus產(chǎn)品逐步提高了晶圓良率,每個刻蝕或沉積步驟提高0.2%至0.5%的良率,這可以使整個晶圓生產(chǎn)流程的良率提高5%。每月加工超過100,000片晶圓的制造商在一年中可通過Coronus提高芯片產(chǎn)量達數(shù)百萬——價值數(shù)百萬美元。

各大芯片制造商都使用了Coronus

Coronus產(chǎn)品系列于2007年首次推出,被各大半導體制造商使用,在全球范圍內(nèi)安裝了數(shù)千個腔體。泛林集團的Coronus產(chǎn)品系列是業(yè)界首個經(jīng)過大規(guī)模生產(chǎn)驗證的晶圓邊緣技術。其Coronus和Coronus HP解決方案是刻蝕產(chǎn)品,旨在通過去除邊緣層來防止缺陷。Coronus解決方案被用于制造邏輯、內(nèi)存和特色工藝器件,包括領先的3D器件。Coronus DX目前已在全球領先的客戶晶圓廠中用于大批量制造。

Kioxia Corporation

內(nèi)存工藝技術執(zhí)行官

Hideshi Miyajima博士表示:

“通過晶圓邊緣技術等領域的進步提高生產(chǎn)工藝的質(zhì)量,對于我們向客戶大規(guī)模提供下一代閃存產(chǎn)品至關重要。我們期待繼續(xù)與泛林集團及其Coronus解決方案合作,以實現(xiàn)領先的晶圓生產(chǎn)?!?/p>

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    455

    文章

    50818

    瀏覽量

    423715
  • 晶圓
    +關注

    關注

    52

    文章

    4912

    瀏覽量

    127998
  • 泛林集團
    +關注

    關注

    0

    文章

    58

    瀏覽量

    11802

原文標題:泛林集團推出全球首個晶圓邊緣沉積解決方案以提高芯片良率

文章出處:【微信號:泛林半導體設備技術,微信公眾號:泛林半導體設備技術】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關推薦

    邊緣芯片詳解

    。以下是對邊緣芯片的詳細解釋: 1. 邊緣芯片的形成原因 制造過程中,光刻、
    的頭像 發(fā)表于 12-24 11:38 ?187次閱讀

    背面涂敷工藝對的影響

    一、概述 背面涂敷工藝是在背面涂覆一層特定的材料,滿足封裝過程中的各種需求。這種工藝不僅可以
    的頭像 發(fā)表于 12-19 09:54 ?236次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>背面涂敷工藝對<b class='flag-5'>晶</b><b class='flag-5'>圓</b>的影響

    劃片為什么用UV膠帶

    使用激光切割,激光切割可以減少剝落和裂紋的問題,但是在100um以上時,生產(chǎn)效率將大大降低; 厚度不到30um的則使用等離子切割,等離子切割速度快,不會對表面造成損傷,從而
    的頭像 發(fā)表于 12-10 11:36 ?263次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>劃片為什么用UV膠帶

    有什么方法可以去除鍵合邊緣缺陷?

    去除鍵合邊緣缺陷的方法主要包括以下幾種: 一、化學氣相淀積與平坦化工藝 方法概述: 提供待鍵合的。 利用化學氣相淀積的方法,在
    的頭像 發(fā)表于 12-04 11:30 ?254次閱讀
    有什么方法可以去除<b class='flag-5'>晶</b><b class='flag-5'>圓</b>鍵合<b class='flag-5'>邊緣</b>缺陷?

    英飛凌推出全球最薄硅功率,突破技術極限并提高能效

    已獲認可并向客戶發(fā)布。繼宣布推出全球首款300mm氮化鎵(GaN)功率半導體和在馬來西亞居建成全球
    的頭像 發(fā)表于 10-31 08:04 ?303次閱讀
    英飛凌<b class='flag-5'>推出</b><b class='flag-5'>全球</b>最薄硅功率<b class='flag-5'>晶</b><b class='flag-5'>圓</b>,突破技術極限并<b class='flag-5'>提高</b>能效

    制造限制因素簡述(1)

    下圖列出了一個11步工藝,如第5章所示。典型的站點列在第3列,累積列在第5列。對于單個產(chǎn)品,從站點
    的頭像 發(fā)表于 10-09 09:50 ?532次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>制造<b class='flag-5'>良</b><b class='flag-5'>率</b>限制因素簡述(1)

    淺談影響分選的因素(2)

    制造率部分討論的工藝變化會影響分選。
    的頭像 發(fā)表于 10-09 09:45 ?512次閱讀
    淺談影響<b class='flag-5'>晶</b><b class='flag-5'>圓</b>分選<b class='flag-5'>良</b><b class='flag-5'>率</b>的因素(2)

    淺談影響分選的因素(1)

    制造后,被送到分選測試儀。在測試期間,每個芯片都會進行電氣測試,檢查設備規(guī)范和功能。每
    的頭像 發(fā)表于 10-09 09:43 ?369次閱讀
    淺談影響<b class='flag-5'>晶</b><b class='flag-5'>圓</b>分選<b class='flag-5'>良</b><b class='flag-5'>率</b>的因素(1)

    制造限制因素簡述(2)

    相對容易處理,并且良好的實踐和自動設備已將斷裂降至低水平。然而,砷化鎵并不是那么堅
    的頭像 發(fā)表于 10-09 09:39 ?493次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>制造<b class='flag-5'>良</b><b class='flag-5'>率</b>限制因素簡述(2)

    集團推出第三代低溫介質(zhì)蝕刻技術Lam Cyro 3.0

    半導體設備領軍企業(yè)集團(Lam Research)近日震撼發(fā)布其專為3D NAND Flash存儲器制造設計的第三代低溫介質(zhì)蝕刻技術——Lam Cryo 3.0。據(jù)
    的頭像 發(fā)表于 08-02 15:53 ?774次閱讀

    半導體工藝之生產(chǎn)力和工藝

    圓實際被加工的時間可以天為單位來衡量。但由于在工藝站點的排隊以及由于工藝問題導致的臨時減速,圓通常在制造區(qū)域停留數(shù)周。等待的時間越
    的頭像 發(fā)表于 07-01 11:18 ?969次閱讀
    半導體工藝之生產(chǎn)力和工藝<b class='flag-5'>良</b><b class='flag-5'>率</b>

    集團在印度深化半導體供應鏈協(xié)作

    早在今年3月份,就已開始與印度本土供應商進行洽談,希望能與其達成精密零部件、定制件以及用于高端半導體生產(chǎn)線的高純度氣體輸送系統(tǒng)等的供應協(xié)議。
    的頭像 發(fā)表于 05-13 15:11 ?510次閱讀

    集團與印度簽署備忘錄,提供虛擬化軟件、芯片制造及代工服務培訓

    該協(xié)議內(nèi)容主要涉及集團與印度半導體團隊以及印度科學研究院的三方合作。集團將為Semive
    的頭像 發(fā)表于 04-16 16:53 ?689次閱讀

    集團宣布推出全球首款面向量產(chǎn)的脈沖激光沉積(PLD)機臺

    據(jù)麥姆斯咨詢報道,集團(Lam Research,納斯達克股票代碼:LRCX)近日宣布推出全球首款面向量產(chǎn)的脈沖激光
    的頭像 發(fā)表于 04-07 09:11 ?1291次閱讀
    <b class='flag-5'>泛</b><b class='flag-5'>林</b><b class='flag-5'>集團</b>宣布<b class='flag-5'>推出</b><b class='flag-5'>全球</b>首款面向量產(chǎn)的脈沖激光<b class='flag-5'>沉積</b>(PLD)機臺

    集團韓國公司業(yè)務總裁變更,面臨日電競爭與與P的合作挑戰(zhàn)

    韓國分公司新掌門人Park Joon-hong此前能在集團擔任多個關鍵職位,如蝕刻首席技術官及客戶關系主管。他有能力領導
    的頭像 發(fā)表于 02-20 14:42 ?839次閱讀