Allegro和 Sigrity 軟件最新發(fā)布了一系列的產(chǎn)品更新(SPB17.4 QIR4 release)。我們將通過實(shí)例講解、視頻演示讓您深入了解 Allegro PCB Editor、Allegro System Capture、Allegro Package Designer Plus(本期內(nèi)容)、Sigrity Aurora、Sigrity SystemSI(本期內(nèi)容)、Sigrity SystemPI等產(chǎn)品的新功能及用法,助力提升設(shè)計(jì)質(zhì)量和設(shè)計(jì)效率。
Cadence Sigrity SystemSI 的模塊化設(shè)計(jì)允許用戶方便地搭建任意拓?fù)洌С肿钚碌?IBIS/Spice/ TouchStone/IBIS-AMI 模型。
Sigrity SystemSI 可以對(duì)高速串行通道進(jìn)行眼圖和誤碼率分析,對(duì)系統(tǒng)中的任意參數(shù)進(jìn)行掃描,得到最優(yōu)化配置,并且集成了 PCI-E、SATA 等工業(yè)標(biāo)準(zhǔn),直接對(duì)仿真結(jié)果進(jìn)行判別。
Sigrity SystemSI 可以對(duì)整個(gè) DDR 系統(tǒng)進(jìn)行準(zhǔn)確的 SSN 分析,集成 JEDEC 標(biāo)準(zhǔn),自動(dòng)為用戶量測 SI 參數(shù),并以此為基礎(chǔ),進(jìn)行自動(dòng)化時(shí)序分析。
Sigrity SystemSI
系統(tǒng)信號(hào)仿真亮點(diǎn)——
1# 支持MIPI-C仿真與合規(guī)檢查分析
Wbench_SPB17.4_QIR4 更新之后,Sigrity SystemSI 可以支持 MIPI-C 仿真與合規(guī)檢查分析,支持信號(hào)鏈路拓?fù)浠ミB及仿真。
1?
實(shí)例講解 · 視頻版
建議在WIFI環(huán)境下觀看,并注意調(diào)整音量
2?
實(shí)例講解 · 圖文版
1
使用 MIPI-C PHY 合規(guī)包可以生成 MIPI-C 信號(hào)互連模型,CPhyTx 是合規(guī)包信號(hào)發(fā)送端口,CPhyRx 是合規(guī)包信號(hào)接收端口,TP1、TP2 是合規(guī)信號(hào)觀測點(diǎn)。
2
利用框架模板生成的 TX 發(fā)送信號(hào) IBIS 模型數(shù)據(jù)及路徑。
3
利用框架模板生成的 TX 發(fā)送信號(hào) IBIS 模型數(shù)據(jù)。
4
利用框架模板生成的 RX 接收信號(hào) IBIS 模型數(shù)據(jù)及路徑。
5
利用框架模板生成的 RX 接收信號(hào) IBIS 模型數(shù)據(jù)。
6
MIPI-C信號(hào)互連通道仿真參數(shù)設(shè)置。
7
MIPI-C 發(fā)送模型參數(shù)設(shè)置及激勵(lì)數(shù)據(jù)的設(shè)置。
8
MIPI-C 接收模型參數(shù)設(shè)置及抖動(dòng)參數(shù)設(shè)置,激勵(lì)碼數(shù)據(jù)設(shè)置。
9
MIPI-C 合規(guī)包分析檢查項(xiàng)選擇,眼圖分析和差損數(shù)據(jù)分析。
10
MIPI-C 合規(guī)包分析仿真結(jié)果。
11
MIPI-C 合規(guī)包分析仿真結(jié)果。
12
MIPI-C 合規(guī)包分析仿真結(jié)果,通道的模型數(shù)據(jù)。
13
合規(guī)包接收眼圖信號(hào)分析。
14
合規(guī)包通道插損結(jié)果。
15
MIPI-C 合規(guī)檢查的結(jié)果及波形數(shù)據(jù)。
-
仿真
+關(guān)注
關(guān)注
50文章
4097瀏覽量
133711
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論