0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB層設(shè)計(jì)具體原則

jf_QSw6BD7f ? 來(lái)源:EMC電磁兼容 ? 2023-05-30 09:28 ? 次閱讀

PCBEMC設(shè)計(jì)考慮中,首先涉及的便是層的設(shè)置;單板的層數(shù)由電源、地的層數(shù)和信號(hào)層數(shù)組成;在產(chǎn)品的EMC設(shè)計(jì)中,除了元器件的選擇和電路設(shè)計(jì)之外,良好的PCB設(shè)計(jì)也是一個(gè)非常重要的因素。

409e1282-fe80-11ed-90ce-dac502259ad0.jpg40bab4d2-fe80-11ed-90ce-dac502259ad0.png

PCB的EMC設(shè)計(jì)的關(guān)鍵,是盡可能減小回流面積,讓回流路徑按照我們?cè)O(shè)計(jì)的方向流動(dòng)。而層的設(shè)計(jì)是PCB的基礎(chǔ),如何做好PCB層設(shè)計(jì)才能讓PCB的EMC效果最優(yōu)呢?

一、PCB層的設(shè)計(jì)思路

PCB疊層EMC規(guī)劃與設(shè)計(jì)思路的核心就是合理規(guī)劃信號(hào)回流路徑,盡可能減小信號(hào)從單板鏡像層的回流面積,使得磁通對(duì)消或最小化。

單板鏡像層

鏡像層是PCB內(nèi)部臨近信號(hào)層的一層完整的敷銅平面層(電源層、接地層)。主要有以下作用:

(1)降低回流噪聲:鏡像層可以為信號(hào)層回流提供低阻抗路徑,尤其在電源分布系統(tǒng)中有大電流流動(dòng)時(shí),鏡像層的作用更加明顯。

(2)降低EMI:鏡像層的存在減少了信號(hào)和回流形成的閉合環(huán)的面積,降低了EMI;

(3)降低串?dāng)_:有助于控制高速數(shù)字電路中信號(hào)走線之間的串?dāng)_問(wèn)題,改變信號(hào)線距鏡像層的高度,就可以控制信號(hào)線間串?dāng)_,高度越小,串?dāng)_越小;

(4)阻抗控制,防止信號(hào)反射。

鏡像層的選擇

(1)電源、地平面都能用作參考平面,且對(duì)內(nèi)部走線有一定的屏蔽作用;

(2)相對(duì)而言,電源平面具有較高的特性阻抗,與參考電平存在較大的電勢(shì)差,同時(shí)電源平面上的高頻干擾相對(duì)比較大;

(3)從屏蔽的角度,地平面一般均作了接地的處理,并作為基準(zhǔn)電平參考點(diǎn),其屏蔽效果遠(yuǎn)遠(yuǎn)優(yōu)于電源平面;

(4)選擇參考平面時(shí),應(yīng)優(yōu)選地平面,次選電源平面

二、磁通對(duì)消原理

根據(jù)麥克斯韋方程,分立的帶電體或電流,它們之間的一切電及磁作用都是通過(guò)它們之間的中間區(qū)域傳遞的,不論中間區(qū)域是真空還是實(shí)體物質(zhì)。在PCB中磁通總是在傳輸線中傳播的,如果射頻回流路徑平行靠近其相應(yīng)的信號(hào)路徑,則回流路徑上的磁通與信號(hào)路徑上的磁通是方向相反的,這時(shí)它們相互疊加,則得到了通量對(duì)消的效果。

三、磁通對(duì)消的本質(zhì)

磁通對(duì)消的本質(zhì)就是信號(hào)回流路徑的控制,具體示意圖如下:

41096be0-fe80-11ed-90ce-dac502259ad0.png

四、右手定則解釋磁通對(duì)消效果

如何用右手定則來(lái)解釋信號(hào)層與地層相鄰時(shí)磁通對(duì)消效果,解釋如下:

(1)當(dāng)導(dǎo)線上有電流流過(guò)時(shí),導(dǎo)線周圍便會(huì)產(chǎn)生磁場(chǎng),磁場(chǎng)的方向以右手定則來(lái)確定。

(2)當(dāng)有兩條彼此靠近且平行的導(dǎo)線,如下圖所示,其中一個(gè)導(dǎo)體的電流向外流出,另一個(gè)導(dǎo)體的電流向內(nèi)流入,如果流過(guò)這兩根導(dǎo)線的電流分別是信號(hào)電流和它的回流電流,那么這兩個(gè)電流是大小相等方向相反的,所以它們的磁場(chǎng)也是大小相等,而方向是相反的,因此能相互抵消。

41262924-fe80-11ed-90ce-dac502259ad0.png4148cd4e-fe80-11ed-90ce-dac502259ad0.png

五、六層板設(shè)計(jì)實(shí)例

4163d6c0-fe80-11ed-90ce-dac502259ad0.jpg

對(duì)于六層板,優(yōu)先考慮方案3

418aa7aa-fe80-11ed-90ce-dac502259ad0.jpg

分析:

(1)由于信號(hào)層與回流參考平面相鄰,S1、S2、S3相鄰地平面,有最佳的磁通抵消效果,優(yōu)選布線層S2,其次S3、S1。

(2)電源平面與GND平面相鄰,平面間距離很小,有最佳的磁通抵消效果和低的電源平面阻抗。

(3)主電源及其對(duì)應(yīng)的地布在4、5層,層厚設(shè)置時(shí),增大S2-P之間的間距,縮小P-G2之間的間(相應(yīng)縮小G1-S2層之間的間距),以減小電源平面的阻抗,減少電源對(duì)S2的影響。

41f4eaf2-fe80-11ed-90ce-dac502259ad0.jpg

對(duì)于六層板,備選方案4

424e024a-fe80-11ed-90ce-dac502259ad0.jpg

分析:

對(duì)于局部、少量信號(hào)要求較高的場(chǎng)合,方案4比方案3更適合,它能提供極佳的布線層S2。

最差EMC效果,方案2

42b52eac-fe80-11ed-90ce-dac502259ad0.jpg

分析:

此種結(jié)構(gòu),S1和S2相鄰,S3與S4相鄰,同時(shí)S3與S4不與地平面相鄰,磁通抵消效果差。

總結(jié)

PCB層設(shè)計(jì)具體原則:

(1)元件面、焊接面下面為完整的地平面(屏蔽);

(2)盡量避免兩信號(hào)層直接相鄰;

(3)所有信號(hào)層盡可能與地平面相鄰;

(4)高頻、高速、時(shí)鐘等關(guān)鍵信號(hào)布線層要有一相鄰地平面。

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    184

    文章

    17718

    瀏覽量

    250147
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23099

    瀏覽量

    397846
  • 焊接
    +關(guān)注

    關(guān)注

    38

    文章

    3135

    瀏覽量

    59759

原文標(biāo)題:PCB層如何設(shè)計(jì),EMC效果才能最優(yōu)?

文章出處:【微信號(hào):EMC電磁兼容,微信公眾號(hào):EMC電磁兼容】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    PCB設(shè)計(jì)中的疊原則

    在進(jìn)行多層PCB的設(shè)計(jì)時(shí),PCB的層疊是其中一個(gè)非常重要的環(huán)節(jié),層疊的好壞對(duì)于產(chǎn)品的性能有直接的影響,下面我們將為大家梳理一下多層板層疊的一些基本原則。 首先,我們需要滿足信號(hào)與地層
    的頭像 發(fā)表于 11-13 07:50 ?1741次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)中的疊<b class='flag-5'>層</b><b class='flag-5'>原則</b>

    轉(zhuǎn): PCB設(shè)計(jì)的排布原則和常用層疊結(jié)構(gòu)

    原則:元件面、焊接面為完整的地平面(屏蔽);無(wú)相鄰平行布線;所有信號(hào)盡可能與地平面相鄰;關(guān)鍵信號(hào)與地層相鄰,不跨分割區(qū)?! ∽ⅲ?b class='flag-5'>具體PCB
    發(fā)表于 08-23 10:02

    PCB設(shè)計(jì)的排布原則和常用層疊結(jié)構(gòu)

    的地平面(屏蔽);無(wú)相鄰平行布線;所有信號(hào)盡可能與地平面相鄰;關(guān)鍵信號(hào)與地層相鄰,不跨分割區(qū)。注:具體PCB的設(shè)置時(shí),要對(duì)以上
    發(fā)表于 08-24 17:28

    原創(chuàng)|詳解PCB層疊設(shè)計(jì)基本原則

    PCB設(shè)計(jì)中,考慮到信號(hào)質(zhì)量控制因素,PCB層疊設(shè)置的一般原則如下:1、元件面相鄰的第二為地平面,提供器件屏蔽以及頂層布線提供參考平面。
    發(fā)表于 03-22 14:34

    PCB的EMC設(shè)計(jì)

    、最差EMC效果,方案2分析:  此種結(jié)構(gòu),S1和S2相鄰,S3與S4相鄰,同時(shí)S3與S4不與地平面相鄰,磁通抵消效果差。   總結(jié)   PCB設(shè)計(jì)具體原則: ?。?)元件面、焊接面
    發(fā)表于 07-27 13:05

    PCB設(shè)計(jì)怎么讓EMC設(shè)計(jì)效果最優(yōu)

    、最差EMC效果,方案2分析:  此種結(jié)構(gòu),S1和S2相鄰,S3與S4相鄰,同時(shí)S3與S4不與地平面相鄰,磁通抵消效果差?!  】偨Y(jié)  PCB設(shè)計(jì)具體原則:  (1)元件面、焊接面下
    發(fā)表于 08-08 17:18

    PCB設(shè)計(jì)的排布原則和常用層疊結(jié)構(gòu)

    面為完整的地平面(屏蔽); 無(wú)相鄰平行布線; 所有信號(hào)盡可能與地平面相鄰; 關(guān)鍵信號(hào)與地層相鄰,不跨分割區(qū)。 注:具體PCB的設(shè)置時(shí)
    發(fā)表于 09-17 17:41

    PCB設(shè)計(jì)的原則和結(jié)構(gòu)

    完整的地平面(屏蔽); 無(wú)相鄰平行布線; 所有信號(hào)盡可能與地平面相鄰; 關(guān)鍵信號(hào)與地層相鄰,不跨分割區(qū)。 注:具體PCB的設(shè)置時(shí),要
    發(fā)表于 09-18 15:12

    怎么才能讓PCB的EMC效果最優(yōu)?

    的布線S2。  4、最差EMC效果,方案2  分析:  此種結(jié)構(gòu),S1和S2相鄰,S3與S4相鄰,同時(shí)S3與S4不與地平面相鄰,磁通抵消效果差?! ?總結(jié)  PCB設(shè)計(jì)具體
    發(fā)表于 09-21 11:53

    告別困擾,教你如何讓PCB的EMC效果最優(yōu)

    PCB設(shè)計(jì)具體原則:(1)元件面、焊接面下面為完整的地平面(屏蔽);(2)盡量避免兩信號(hào)直接相鄰;(3)所有信號(hào)
    發(fā)表于 06-05 08:30

    如何讓PCB的EMC效果最優(yōu)?

    要求較高的場(chǎng)合,方案4比方案3更適合,它能提供極佳的布線S2。最差EMC效果,方案2分析:此種結(jié)構(gòu),S1和S2相鄰,S3與S4相鄰,同時(shí)S3與S4不與地平面相鄰,磁通抵消效果差??偨Y(jié)PCB設(shè)計(jì)
    發(fā)表于 03-27 15:47

    如何讓PCB的EMC效果最優(yōu)

    更適合,它能提供極佳的布線S2。最差EMC效果,方案2 分析:此種結(jié)構(gòu),S1和S2相鄰,S3與S4相鄰,同時(shí)S3與S4不與地平面相鄰,磁通抵消效果差。06總結(jié)PCB設(shè)計(jì)具體
    發(fā)表于 07-22 07:30

    PCB設(shè)計(jì)之“疊設(shè)計(jì)原則

    隨著芯片集成度的增加,PCB板的設(shè)計(jì)也越來(lái)越復(fù)雜,PCB的層數(shù)也越來(lái)越多,在多層PCB中,通常包含有信號(hào)(S)、電源(PWR)和地層(G
    發(fā)表于 02-09 09:51 ?38次下載
    <b class='flag-5'>PCB</b>設(shè)計(jì)之“疊<b class='flag-5'>層</b>設(shè)計(jì)<b class='flag-5'>原則</b>”

    PCB設(shè)計(jì)原則

    在設(shè)計(jì)PCB(印制電路板)時(shí),需要考慮的一個(gè)最基本的問(wèn)題就是實(shí)現(xiàn)電路要求的功能需要多少個(gè)布線、接地平面和電源平面。而印制電路板的布線、接地平面和電源平面的層數(shù)的確定與電路功能、信號(hào)完整性、EMI、EMC、制造成本等要求有關(guān)。
    的頭像 發(fā)表于 06-28 14:27 ?1177次閱讀
    <b class='flag-5'>PCB</b>疊<b class='flag-5'>層</b>設(shè)計(jì)<b class='flag-5'>原則</b>

    pcb設(shè)計(jì)原則 如何設(shè)計(jì)PCB

    在設(shè)計(jì)2PCB時(shí),實(shí)際上不需要考慮PCB在工廠的結(jié)構(gòu)問(wèn)題。但是,當(dāng)電路板上的層數(shù)為四或更多時(shí),PCB的堆疊是一個(gè)重要因素。
    發(fā)表于 07-19 16:19 ?2692次閱讀
    <b class='flag-5'>pcb</b>疊<b class='flag-5'>層</b>設(shè)計(jì)<b class='flag-5'>原則</b> 如何設(shè)計(jì)<b class='flag-5'>PCB</b>疊<b class='flag-5'>層</b>?