0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

LVPECL配置方式介紹

CHANBAEK ? 來源:好奇拆解師 ? 作者:好奇拆解師 ? 2023-04-20 11:37 ? 次閱讀

前一篇文案介紹了LVDS,本篇介紹LVPECL(Low Voltage Positive Emitter Coupled Logi) 低壓正射極耦合邏輯, 源自發(fā)射極耦合邏輯(ECL),采用正電源。

輸入是具有高輸入阻抗的電流開關(guān)差分對。

輸出由差分對放大器組成,驅(qū)動一對射極跟隨器。如下:

缺點(diǎn)是功耗相對較高以及有時需要提供單獨(dú)的終接電壓軌

技術(shù)能實現(xiàn)超過10Gbps的高數(shù)據(jù)率。

pYYBAGRAs3eAOzJWAAD2miMiwMU153.jpg

LVPECL輸入與輸出端功能框圖

1.LVPECL內(nèi)部工作原理

LVPECL差分輸出端分別50Ω傳輸阻抗至Vcc-2V和輸出總線OUT + / OUT-輸出為中間電平為:Vcc-1.3V,導(dǎo)致近似的直流電流為14mA。

2.LVPECL端接匹配網(wǎng)絡(luò)

最簡單的LVPECL匹配方式就是在接收器的輸入側(cè)需要一個參考電壓:Vcc-2V,如下

poYBAGRAs3iAF9J8AAC1vFGtpWs797.jpg

典型配置方式

額外的電源需求會增加電路的復(fù)雜度和成本,本案介紹幾種常用端接方式(參見:淺談LVDS、CML、LVPECL三種差分邏輯電平之間的互連-電子發(fā)燒友),如下為推薦

pYYBAGRAs3mAAgAgAACqcueM0L0795.jpg

直流耦合三電阻方式

R1=140~200歐姆(Vcc:3.3V),R1=270~330歐姆(Vcc: 5V),R2=100歐姆。R1為輸出門提供偏置電流,R2為交流信號提供匹配。輸入門的直流電平偏置直接利用輸出門的直流電平(Vcc-1.3V),并不需要外來的上下拉電阻來提供。R2一個電阻必須放在離輸入門比較近的地方,R1放置的地方可以比較隨便。

poYBAGRAs3qAAbiYAACiQ2AgIzg048.jpg

交流耦合

R1=140~200歐姆,屬于直流偏置電阻。C1為耦合電容,可以放在線上的任何一個地方。R4=100歐姆,屬于交流匹配電阻,一定要放在末端。R2、R3為K級別的電阻,必須滿足R3/(R2+R3)=(VCC-1.3V)/VCC的比值就可以了,這兩個電阻是為輸入端提供直流電平,所以對PCB上的位置沒有特殊要求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 放大器
    +關(guān)注

    關(guān)注

    143

    文章

    13589

    瀏覽量

    213481
  • lvds
    +關(guān)注

    關(guān)注

    2

    文章

    1043

    瀏覽量

    65812
  • 射極跟隨器
    +關(guān)注

    關(guān)注

    1

    文章

    54

    瀏覽量

    15178
  • LVPECL
    +關(guān)注

    關(guān)注

    2

    文章

    27

    瀏覽量

    17946
  • 耦合電容
    +關(guān)注

    關(guān)注

    2

    文章

    154

    瀏覽量

    19820
收藏 人收藏

    評論

    相關(guān)推薦

    簡談PCIe的軟件配置方式

    大家好,又到了每日學(xué)習(xí)的時間了,今天我們來聊一聊PCIe的軟件配置方式。 關(guān)于PCIe的軟件配置和初始化 PCIe設(shè)計出來考慮了和pci兼容問題。所以PCIe的軟件配置
    的頭像 發(fā)表于 07-29 09:26 ?7766次閱讀
    簡談PCIe的軟件<b class='flag-5'>配置</b><b class='flag-5'>方式</b>

    LVDS、CML、LVPECL不同邏輯電平之間的互連(二)

    本篇主要介紹LVDS、CML、LVPECL三種最常用的差分邏輯電平之間的互連。 下面詳細(xì)介紹第二部分:不同邏輯電平之間的互連。 1、LVPECL的互連 1.1、
    的頭像 發(fā)表于 12-20 11:49 ?2.5w次閱讀
    LVDS、CML、<b class='flag-5'>LVPECL</b>不同邏輯電平之間的互連(二)

    LVPECLLVPECL之間是如何進(jìn)行連接的?LVPECL到CML的連接?

    LVPECLLVPECL的連接,分為直流耦合和交流耦合兩種形式。
    的頭像 發(fā)表于 08-28 15:32 ?2742次閱讀
    <b class='flag-5'>LVPECL</b>與<b class='flag-5'>LVPECL</b>之間是如何進(jìn)行連接的?<b class='flag-5'>LVPECL</b>到CML的連接?

    DA3482的LVPECL輸入接口電路配置圖,這里差分線分別連150歐的電阻接地有什么作用?

    下圖是DA3482 的LVPECL輸入接口電路配置圖,這里差分線分別連150歐的電阻接地有什么作用?
    發(fā)表于 12-20 09:09

    LVPECL驅(qū)動器終端設(shè)計介紹

    LVPECL(低壓正射極耦合邏輯)是一種輸入輸出(I/O)技術(shù),從半導(dǎo)體工藝無法集成高性能P 型設(shè)備與高性能N 型設(shè)備起就已出現(xiàn)。因此,在隨后的HCSL 和LVDS等高速接口中,需要外部無源器件來
    發(fā)表于 07-08 07:05

    如何將Virtex 5 LVPECL_25連接到另一個設(shè)備的3.3v lvpecl?

    如何將Virtex 5 LVPECL_25連接到另一個設(shè)備的3.3v lvpecl?謝謝!
    發(fā)表于 06-12 09:07

    如何使用BLVDS或其他驅(qū)動Kintex LVPECL輸入的方法的信息?

    我正在哀悼7系列設(shè)備上LVPECL支持的消亡。我有一個需要360MHz LVPECL輸入時鐘的DAC。 Kintex LVDS(247mV,min)不具備LVPECL(500mV,min)所需的差分
    發(fā)表于 07-19 14:43

    LVPECL終端的設(shè)計考慮因素有哪些?

    請問LVPECL終端的設(shè)計考慮因素有哪些?
    發(fā)表于 04-13 06:00

    如果ad9680的clk和sysref信號采用lvpecl格式輸入,交流耦合的話前端網(wǎng)絡(luò)如何設(shè)計?

    請問一下如果ad9680的clk和sysref信號采用lvpecl格式輸入,交流耦合的話前端網(wǎng)絡(luò)如何設(shè)計。查看官方文檔發(fā)現(xiàn)只介紹了cml和lvds的交流耦合模式,并沒有提到lvpecl的交流耦合問題,希望版主或者設(shè)計過的大能給解
    發(fā)表于 12-06 06:31

    STM32F103封裝方式與功能配置

    本文介紹STM32F103封裝方式和STM32F103管腳功能的配置
    發(fā)表于 08-03 17:44 ?2.2w次閱讀
    STM32F103封裝<b class='flag-5'>方式</b>與功能<b class='flag-5'>配置</b>

    AD級聯(lián)的工作方式配置和AD雙排序的工作方式配置詳細(xì)說明

    本文檔的主要內(nèi)容詳細(xì)介紹的是AD級聯(lián)的工作方式配置和AD雙排序的工作方式配置詳細(xì)說明
    發(fā)表于 12-23 08:00 ?2次下載
    AD級聯(lián)的工作<b class='flag-5'>方式</b><b class='flag-5'>配置</b>和AD雙排序的工作<b class='flag-5'>方式</b><b class='flag-5'>配置</b>詳細(xì)說明

    智能硬件產(chǎn)品有哪些_智能硬件網(wǎng)絡(luò)配置方式

    本文主要介紹了智能硬件產(chǎn)品及智能硬件網(wǎng)絡(luò)配置方式。
    發(fā)表于 04-28 16:04 ?3750次閱讀

    設(shè)計LVPECL終端需要考慮那些原因

    LVPECL(低壓正射極耦合邏輯)是一種輸入輸出(I/O)技術(shù),從半導(dǎo)體工藝無法集成高性能P 型設(shè)備與高性能N 型設(shè)備起就已出現(xiàn)。因此,在隨后的HCSL 和LVDS等高速接口中,需要外部無源器件來
    發(fā)表于 09-30 10:44 ?0次下載
    設(shè)計<b class='flag-5'>LVPECL</b>終端需要考慮那些原因

    HMC6832a_LVPECL IBIS Model

    HMC6832a_LVPECL IBIS Model
    發(fā)表于 03-11 15:21 ?1次下載
    HMC6832a_<b class='flag-5'>LVPECL</b> IBIS Model

    HMC6832a_LVPECL IBIS模型

    HMC6832a_LVPECL IBIS模型
    發(fā)表于 06-01 11:26 ?1次下載
    HMC6832a_<b class='flag-5'>LVPECL</b> IBIS模型