0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

鎖存器和觸發(fā)器的定義和比較

jf_78858299 ? 來源:暢學電子 ? 作者:暢學電子 ? 2023-03-23 14:48 ? 次閱讀

鎖存器(latch)---對脈沖電平敏感,在時鐘脈沖的電平作用下改變狀態(tài),當Gate輸入為高電平時,輸入D透明傳輸?shù)捷敵鯭;當Gate從高變低或者保持低電平時,輸出Q被鎖存保持不變。鎖存器是電平觸發(fā)的存儲器。

圖片

應用場合:數(shù)據(jù)有效遲后于時鐘信號有效。這意味著時鐘信號先到,數(shù)據(jù)信號后到。在某些運算器電路中有時采用鎖存器作為數(shù)據(jù)暫存器。

觸發(fā)器(flip-flop)---對脈沖邊沿敏感,其狀態(tài)只在時鐘脈沖的上升沿或下降沿的瞬間改變。當時鐘信號C上升沿時刻(或者下降沿時刻),輸入D被賦值到輸出Q,其他情況保持鎖存。觸發(fā)器是邊沿觸發(fā)的存儲器。

圖片

應用場合:時鐘有效遲后于數(shù)據(jù)有效。這意味著數(shù)據(jù)信號先建立,時鐘信號后建立。在CP上升沿時刻打入到寄存器

比較:

1)、latch和flip-flop都是時序邏輯,所以輸出不但同當前的輸入相關還同上一時間的輸出相關;

2)、latch由電平觸發(fā),異步控制。在使能信號有效時latch相當于通路,在使能信號無效時latch保持輸出狀態(tài)。觸發(fā)器由時鐘沿觸發(fā),同步控制。所以說,觸發(fā)器是一個同步版鎖存器;

3)、FPGA主要有觸發(fā)器和查找表組成,沒有標準的latch單元,一個latch需要更多資源才能實現(xiàn);

4)、一般的設計規(guī)則是:在絕大多數(shù)設計中避免產(chǎn)生latch。latch最大的危害在于不能過濾毛刺。這對于下一級電路是極其危險的。所以,只要能用D觸發(fā)器的地方,就不用latch;

5)、if語句或者case語句不全很容易產(chǎn)生latch。在RTL描述中,如果一個信號在一個條件的分支中被賦值,而不是在所有分支中被賦值,則該信號的前一個值就要被保留。

同步情況下(敏感列表時時鐘邊沿)用觸發(fā)器實現(xiàn),保留到下一個時鐘邊沿為止,異步情況下(即敏感列表中是電平而非時鐘的邊沿)需要由鎖存器來實現(xiàn),保留到下一個已列出的分支情況的電平有效為止。

2、鎖存器的有與無

推導出鎖存器的一般規(guī)則是:

1)、如果在電平觸發(fā)的always語句所有可能的執(zhí)行過程(如if/case語句)中變量沒有全部被賦值,就會產(chǎn)生鎖存器;

2)、如果在邊沿觸發(fā)的always語句所有的可執(zhí)行過程中變量沒有被全部復制,會產(chǎn)生觸發(fā)器;

3)、如果在always語句中變量在if/case的所有分支中都被賦值則綜合成組合邏輯;

always @ (Toggle)

case (Toggle) //synthesis full_case

2'b01: NextToggle = 2'b10;

2'b10: NextToggle = 2'b01;

endcase

圖片

always @ (Toggle)

case (Toggle)

2'b01: NextToggle = 2'b10;

2'b10: NextToggle = 2'b01;

endcase

圖片

第一種寫法用編譯命令synthesis full_case把case語句補全,效果和default語句或將case列舉出所有情況類似。

此時沒有鎖存器,只用兩個2輸入的LUT完成2輸入2輸出的邏輯功能,純粹的組合邏輯。

第二種寫法沒有將case的所有情況列舉出,就產(chǎn)生了鎖存器LD。

查看Xilinx的庫手冊,LD是透明鎖存器,當G使能的時候,Q輸出D的值;當G不使能的時候,Q保持上一狀態(tài)的值。

以下改用的時鐘的上調沿觸發(fā),生成了兩個D觸發(fā)器,當時鐘上調沿來臨時用輸入端D更新輸出端Q的數(shù)據(jù)。

always @ (posedge clk)

case (Toggle)

2'b01: NextToggle = 2'b10;

2'b10: NextToggle = 2'b01;

endcase

圖片

這說明邊沿觸發(fā)的always塊中,即使if...else或者case沒寫全也不會出現(xiàn)鎖存器。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 存儲器
    +關注

    關注

    38

    文章

    7495

    瀏覽量

    163921
  • 電平
    +關注

    關注

    5

    文章

    360

    瀏覽量

    39919
  • 鎖存器
    +關注

    關注

    8

    文章

    906

    瀏覽量

    41537
  • 觸發(fā)器
    +關注

    關注

    14

    文章

    2000

    瀏覽量

    61190
收藏 人收藏

    評論

    相關推薦

    數(shù)字邏輯設計中觸發(fā)器定義比較

    (latch)---對脈沖電平敏感,在時鐘脈沖的電平作用下改變狀態(tài),當Gate輸入為高電平時,輸入D透明傳輸?shù)捷敵鯭;當Gate從高變低或者保持低電平時,輸出Q被
    發(fā)表于 09-08 14:26 ?3764次閱讀
    數(shù)字邏輯設計中<b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>和<b class='flag-5'>觸發(fā)器</b>的<b class='flag-5'>定義</b>和<b class='flag-5'>比較</b>

    寄存、觸發(fā)器的區(qū)別

    寄存:register:latch觸發(fā)器:flipflop 一、
    發(fā)表于 07-03 11:50

    觸發(fā)器的工作原理是什么

    的工作原理是什么?的動態(tài)特性及其應用有哪些?觸發(fā)
    發(fā)表于 11-03 06:48

    觸發(fā)器

    觸發(fā)器1.什么情況要用到?狀態(tài)不能保持
    發(fā)表于 03-10 17:52

    觸發(fā)器原理

      1、掌握、觸發(fā)器的電路結構和工作原理;   2、熟練掌握SR觸發(fā)器、JK觸發(fā)器、D
    發(fā)表于 08-18 16:39 ?0次下載

    觸發(fā)器的分類, 觸發(fā)器的電路

    觸發(fā)器的分類, 觸發(fā)器的電路 雙穩(wěn)態(tài)器件有兩類:一類是觸發(fā)器,一類是。
    發(fā)表于 03-09 09:59 ?1677次閱讀

    Latch和觸發(fā)器Flip-flop有何區(qū)別

    本文首先介紹了Latch結構和latch的優(yōu)缺點,其次介紹了
    的頭像 發(fā)表于 04-18 14:10 ?13.2w次閱讀
    <b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>Latch和<b class='flag-5'>觸發(fā)器</b>Flip-flop有何區(qū)別

    如何操作基本類型的觸發(fā)器

    (有時也稱為S/R)是最小的存儲塊。它
    的頭像 發(fā)表于 07-30 11:23 ?6418次閱讀
    如何操作基本類型的<b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>和<b class='flag-5'>觸發(fā)器</b>

    觸發(fā)器的區(qū)別

    ,有兩個輸入,一個是有效信號EN,一個是輸入數(shù)據(jù)信號DATA_IN,有一個輸出Q,它的功能就是在EN有效的時候把DATA_IN的值傳給Q,也就是
    的頭像 發(fā)表于 11-29 11:02 ?2.6w次閱讀

    、觸發(fā)器、寄存的關聯(lián)與區(qū)別及其相應的verilog描述

    1:觸發(fā)器、寄存的關聯(lián)與區(qū)別 首先應該明確
    的頭像 發(fā)表于 12-19 12:25 ?1.2w次閱讀

    觸發(fā)器的概念及其區(qū)別

    請簡述觸發(fā)器的概念,并分析二者的區(qū)別。
    的頭像 發(fā)表于 08-15 09:24 ?6418次閱讀
    <b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>與<b class='flag-5'>觸發(fā)器</b>的概念及其區(qū)別

    觸發(fā)器的區(qū)別和聯(lián)系

    觸發(fā)器是數(shù)字邏輯電路中兩種重要的元件,它們在不同的應用場景中發(fā)揮著關鍵作用。雖然觸發(fā)器
    的頭像 發(fā)表于 12-25 14:50 ?1832次閱讀

    sr觸發(fā)器的邏輯功能區(qū)別

    在數(shù)字電路中,觸發(fā)器是兩種非常重要的存儲元件,它們在邏輯功能上有著明顯的區(qū)別。
    的頭像 發(fā)表于 07-23 10:19 ?643次閱讀

    觸發(fā)器的主要區(qū)別是什么

    觸發(fā)器是數(shù)字電路中的基本組件,它們在實現(xiàn)數(shù)字邏輯功能中起著至關重要的作用。雖然它們在功能上有很多相似之處,但它們之間還是存在一些主要區(qū)別的。本文將探討
    的頭像 發(fā)表于 07-23 10:24 ?1465次閱讀

    電路通過什么觸發(fā)

    的電路,它可以在沒有時鐘信號的情況下保持輸出狀態(tài)不變。通常由一個或多個觸發(fā)器(Flip-Flop)組成,觸發(fā)器
    的頭像 發(fā)表于 07-23 11:31 ?539次閱讀