0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Uart的接收采樣率為什么是發(fā)送速率的16倍?

ruikundianzi ? 來源:IP與SoC設(shè)計 ? 2023-01-12 10:12 ? 次閱讀

我是一名ASIC設(shè)計工程師,我遇到了很大困擾,幾乎都影響了我的生活,因為我頭發(fā)太多了,常常很難融入身邊的同事,沒有共同語言,顯得格格不入,老板也以為我不夠努力工作。

Hello大家好,今天給大家?guī)淼氖且恍?a target="_blank">IC相關(guān)的冷知識,也可以說是一些奇怪的知識。好,廢話不多說,我們開始吧。

什么是tape-out holiday?

對于ASIC設(shè)計前端工程師而言,流片前前端工程師代碼凍結(jié)后(freeze)后,有段時間下一個項目還沒有立即確定下來,所以這段時間基本沒什么工作,每天可以準(zhǔn)點下班,周末雙休,上班踩點打卡,基本是被老板或主管默許的。當(dāng)然也不排除項目之間無縫銜接的情況,甚至重疊著來,hh!

Uart的接收采樣率為什么是發(fā)送速率的16倍?

學(xué)過串口通信的朋友都知道這個設(shè)計,這個來源在最早要追溯到8086處理器芯片中,為了兼顧速度和穩(wěn)定性,采樣倍數(shù)就采取了16倍。所以就一直流傳下來了。實際上最佳采樣位置為N/2處,N為樣點的個數(shù),其實8倍,4倍,2倍都可以,只要保證在數(shù)據(jù)中間位置采樣都可以。當(dāng)然頻率越高信號抗干擾能力就越強(qiáng)!

Intel PSG是啥?

中文為Intel可編程邏輯事業(yè)部(Programmable Solutions Group),前身就是我們熟知的Altera,當(dāng)時我們老師教我們叫奧爾特啦,這家公司在2015年被Intel收購,成為了intel的一個部門,現(xiàn)在就叫做intel PSG,但是很多老工程師還習(xí)慣叫Altera,旗下的開發(fā)工具就是Quartus II,現(xiàn)在應(yīng)該更新到20.0了吧,而我還用的是13.0。

7nm和28nm芯片設(shè)計對于ASIC前端設(shè)計工程師來說有什么區(qū)別?

基本沒區(qū)別,工藝的制程高端與否,對于前端工程師來說,感知并不強(qiáng)。而且因為工藝的提升,芯片的工作頻率可以做到更高,留給工程師設(shè)計的組合邏輯延遲余量可能還會更寬裕??梢姽に囋礁邔蝹€模塊單純的RTL設(shè)計其實是更友好了。換句話說,工藝越高,對你的設(shè)計時序要求還越低。

什么是first chip manufacture?

傳統(tǒng)的芯片廠商引以為豪的就是first chip manufacture,可以理解為第一版量產(chǎn),所以在IC設(shè)計工程上,通常是80%采用現(xiàn)有成熟的設(shè)計和IP方案,做20%的更新,萬物基于”二八定律“(除了第一版肯定是從無到有的全新。所以說芯片設(shè)計就是一種模式設(shè)計,從功能規(guī)則制定到最終流片及驗證,若完全遵循一整套業(yè)內(nèi)公認(rèn)的設(shè)計方法學(xué),芯片必然能夠成功。)

什么是小黃鴨調(diào)試法?

傳說中有一個內(nèi)力深厚的程序員,總是帶一個小黃鴨在身邊,每當(dāng)遇到bug,他就掏出小黃鴨,耐心的向小黃鴨解釋每一行程序的作用,以激發(fā)靈感發(fā)現(xiàn)bug。在Verilog系統(tǒng)設(shè)計中,debug也可以嘗試類似的調(diào)試方法,強(qiáng)迫自己解釋每一行代碼的功能理清楚思路,bug自然會顯露出來。另外經(jīng)常進(jìn)行代碼和設(shè)計文檔的review也是新手有效的學(xué)習(xí)方法,能收到老手的建議和反饋,自己會發(fā)現(xiàn)不少筆誤、優(yōu)化和改進(jìn)的地方。

什么是sign off?

在ASIC設(shè)計中所提到的sign off,一般是有兩次,在代碼仿真完成、覆蓋率收集100%完成,后續(xù)代碼就不允許再進(jìn)行修改,稱為第一次sign off,也有叫做freeze,即代碼凍結(jié)。等到芯片后端布局布線通過后,時序沒有問題,下一步就可以直接進(jìn)入foundry也就是工藝廠進(jìn)行流片了,這稱為第二次sign off。

什么是MPW?

MPW全稱為Muti Project Wafer意思是多項目晶圓,可以理解為拼多多的形式,大家一起拼單流片(不僅晶圓廠有專人負(fù)責(zé)這類業(yè)務(wù),還有專業(yè)的中介公司,組織設(shè)計公司一起流片,前提是在同一種工藝下)。大家來分?jǐn)侻ask的成本。而full mask就是土豪公司獨享的moment,流片主要是貴在Mask,也就是掩模板,這個東西的原材料不值錢,但制造它的機(jī)器特別貴,所以到手的Mask十分貴,所以就產(chǎn)生了這種新模式來幫一些小公司或?qū)W術(shù)機(jī)構(gòu)分?jǐn)偝杀?。Mask的貴,號稱幾片石英玻璃=魔都一套房,不是開玩笑的。

什么是cost down?

芯片產(chǎn)品中為了對應(yīng)中低端市場,會對當(dāng)前的旗艦產(chǎn)品進(jìn)行cost down,也就是削減成本,比如CPU部分砍去兩個大核,基帶部分砍去一半的帶寬。往往會帶來芯片面積的降低,從而成本更低,面向中低端市場,來獲取更大的出貨量。所以cost down非常重要。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    455

    文章

    50818

    瀏覽量

    423716
  • asic
    +關(guān)注

    關(guān)注

    34

    文章

    1200

    瀏覽量

    120510
  • uart
    +關(guān)注

    關(guān)注

    22

    文章

    1235

    瀏覽量

    101404

原文標(biāo)題:什么是小黃鴨調(diào)試法?

文章出處:【微信號:IP與SoC設(shè)計,微信公眾號:IP與SoC設(shè)計】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    用ADS1256進(jìn)行雙通道采樣時,導(dǎo)致采樣率上不去的原因有哪些?

    多通道采樣時,每次采樣前都要發(fā)送同步、喚醒指令,是因為這個原因?qū)е?b class='flag-5'>采樣率上不去嗎?設(shè)置相同的情況下2通道采樣是不是和8通道
    發(fā)表于 12-13 08:48

    什么是傳感器的采樣率

    的性能指標(biāo)中,采樣率無疑是一個核心且關(guān)鍵的概念。本文旨在深入探討傳感器采樣率的內(nèi)涵、重要性及其對各個領(lǐng)域的影響。 一、采樣率的基本概念 采樣率,又稱
    的頭像 發(fā)表于 12-05 09:16 ?181次閱讀
    什么是傳感器的<b class='flag-5'>采樣率</b>

    示波器多大采樣率足夠?實測示波器不同采樣率對不同波形的影響

    采樣率作為示波器性能的關(guān)鍵指標(biāo)之一,直接影響到波形的準(zhǔn)確度和完整性。本文將探討示波器的采樣率對觀察不同波形的影響,并提供實用的選擇建議。
    的頭像 發(fā)表于 12-03 18:09 ?293次閱讀
    示波器多大<b class='flag-5'>采樣率</b>足夠?實測示波器不同<b class='flag-5'>采樣率</b>對不同波形的影響

    示波器多大采樣率足夠?實測示波器不同采樣率對不同波形的影響

    。   那么究竟要快多少呢?按照數(shù)字信號處理中的奈奎斯特(Nyquist)定律, 如果被測信號帶寬是有限的,那么在對信號進(jìn)行采樣和量化時,如果采樣率是被測信號帶寬的2以上,就可以完全重建或恢復(fù)出信號中承載
    發(fā)表于 11-29 16:39

    DAC39J82的雙通道采樣率均是最大采樣率2.8GSPS嗎?

    1、麻煩幫忙解答一下,規(guī)格書中提到的,雙通通道道、、16位位、、2.8GSPS,采樣率,每個通道能支持的最大采樣率也是2.8G么?
    發(fā)表于 11-29 07:13

    ADS1255 data rate是指采樣率還是ADC輸出數(shù)據(jù)的速率(output rate)?

    我在ADS1255的datasheet中看到如下的表格 請問這個data rate是指采樣率還是ADC輸出數(shù)據(jù)的速率(output rate)?
    發(fā)表于 11-22 07:43

    ADS1299 8K、16K采樣率無法采集到波形&amp;4K采樣率頻響帶寬很窄,怎么解決?

    你好,如圖分別是8K,16K采樣率下對1299一個通道的測試情況,UART波特為2M,SPI波特為8M,結(jié)果未能顯示出正弦波,請問出
    發(fā)表于 11-15 08:09

    如何優(yōu)化adc的采樣率

    重要參數(shù),它決定了信號數(shù)字化的頻率。根據(jù)奈奎斯特定理,為了避免混疊效應(yīng),采樣率至少應(yīng)為信號中最高頻率成分的兩。然而,實際應(yīng)用中,為了獲得更好的信號質(zhì)量,采樣率通常會更高。 采樣率優(yōu)化
    的頭像 發(fā)表于 10-31 11:04 ?595次閱讀

    TAS5731采樣率改為16k的時候,就沒有聲音了,為什么?

    音響上面使用ti的TAS5731功放芯片,48k采樣率是可以正常工作的,改為16k采樣率的時候,就沒有聲音,麻煩幫忙分析 i2s master 配置: mclk=12.288M bclk=1.024M 采集
    發(fā)表于 10-17 07:28

    為什么采用30.72MHz作為最小采樣率

    本文介紹了為什么采用30.72MHz作為最小采樣率
    的頭像 發(fā)表于 08-07 17:35 ?562次閱讀
    為什么采用30.72MHz作為最小<b class='flag-5'>采樣率</b>

    示波器帶寬與采樣率的關(guān)系

    示波器作為電子測試領(lǐng)域的重要工具,其主要功能是捕獲和顯示信號波形。在示波器的設(shè)計和使用中,帶寬和采樣率是兩個至關(guān)重要的參數(shù)。帶寬決定了示波器能夠準(zhǔn)確顯示的信號頻率范圍,而采樣率則決定了示波器在單位時間內(nèi)對信號進(jìn)行采樣的次數(shù)。本文
    的頭像 發(fā)表于 05-17 16:52 ?4149次閱讀

    示波器的采樣率和存儲深度詳解

    示波器,作為電子測量領(lǐng)域的核心工具,其性能直接決定了電子信號分析的準(zhǔn)確性和效率。在示波器的眾多參數(shù)中,采樣率和存儲深度是兩個至關(guān)重要的參數(shù),它們共同決定了示波器捕獲和顯示信號的能力。本文將對示波器的采樣率和存儲深度進(jìn)行深入的探討,以期為讀者提供全面的理解和認(rèn)識。
    的頭像 發(fā)表于 05-13 16:09 ?2484次閱讀

    UART串口通信使用16采樣數(shù)據(jù)的原因

    標(biāo)準(zhǔn)UART可以選16采樣,也可以選64采樣,個人覺得應(yīng)該是方便分頻設(shè)計。
    的頭像 發(fā)表于 02-21 13:38 ?1933次閱讀
    <b class='flag-5'>UART</b>串口通信使用<b class='flag-5'>16</b><b class='flag-5'>倍</b>過<b class='flag-5'>采樣</b>數(shù)據(jù)的原因

    GD32 MCU ADC采樣率如何計算?

    大家在使用ADC采樣的時候是否計算過ADC的采樣率,這個問題非常關(guān)鍵!
    的頭像 發(fā)表于 01-23 09:29 ?2621次閱讀
    GD32 MCU ADC<b class='flag-5'>采樣率</b>如何計算?

    ADuCM361的ADC采樣率和更新速率的區(qū)別?

    想問下ADuCM361的ADC采樣率和更新速率的區(qū)別?看硬件手冊和例程里都沒找到adc的采樣率,光看到設(shè)置更新速率,ADC采樣率是固定的嗎?
    發(fā)表于 01-11 06:40