0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么是SPI?SPI設(shè)備選擇

硬件攻城獅 ? 來源:CSDN ? 作者:CSDN ? 2022-10-28 10:28 ? 次閱讀

什么是SPI

SPI 是英語Serial Peripheral interface的縮寫,顧名思義就是串行外圍設(shè)備接口。是Motorola(摩托羅拉)首先在其MC68HCXX系列處理器上定義的。

SPI,是一種高速的,全雙工,同步的通信總線,并且在芯片的管腳上只占用四根線,節(jié)約了芯片的管腳,同時為PCB的布局上節(jié)省空間,提供方便,主要應(yīng)用在 EEPROM,F(xiàn)LASH,實(shí)時時鐘AD轉(zhuǎn)換器,還有數(shù)字信號處理器和數(shù)字信號解碼器之間。

SPI主從模式

SPI分為主、從兩種模式,一個SPI通訊系統(tǒng)需要包含一個(且只能是一個)主設(shè)備,一個或多個從設(shè)備。提供時鐘的為主設(shè)備(Master),接收時鐘的設(shè)備為從設(shè)備(Slave),SPI接口的讀寫操作,都是由主設(shè)備發(fā)起。當(dāng)存在多個從設(shè)備時,通過各自的片選信號進(jìn)行管理。

SPI是全雙工且SPI沒有定義速度限制,一般的實(shí)現(xiàn)通常能達(dá)到甚至超過10 Mbps

SPI信號線

SPI接口一般使用四條信號線通信:

SDI(數(shù)據(jù)輸入),SDO(數(shù)據(jù)輸出),SCK(時鐘),CS(片選)

MISO:主設(shè)備輸入/從設(shè)備輸出引腳。該引腳在從模式下發(fā)送數(shù)據(jù),在主模式下接收數(shù)據(jù)。

MOSI:主設(shè)備輸出/從設(shè)備輸入引腳。該引腳在主模式下發(fā)送數(shù)據(jù),在從模式下接收數(shù)據(jù)。

SCLK:串行時鐘信號,由主設(shè)備產(chǎn)生。

CS/SS:從設(shè)備片選信號,由主設(shè)備控制。它的功能是用來作為“片選引腳”,也就是選擇指定的從設(shè)備,讓主設(shè)備可以單獨(dú)地與特定從設(shè)備通訊,避免數(shù)據(jù)線上的沖突。

硬件上為4根線。

SPI一對一

c5f1b540-5662-11ed-a3b6-dac502259ad0.png

SPI一對多

c624f02c-5662-11ed-a3b6-dac502259ad0.png

SPI設(shè)備選擇

SPI是[單主設(shè)備( single-master )]通信協(xié)議,這意味著總線中的只有一支中心設(shè)備能發(fā)起通信。當(dāng)SPI主設(shè)備想讀/寫[從設(shè)備]時,它首先拉低[從設(shè)備]對應(yīng)的SS線(SS是低電平有效),接著開始發(fā)送工作脈沖到時鐘線上,在相應(yīng)的脈沖時間上,[主設(shè)備]把信號發(fā)到MOSI實(shí)現(xiàn)“寫”,同時可對MISO采樣而實(shí)現(xiàn)“讀”,如下圖:

c6483564-5662-11ed-a3b6-dac502259ad0.png

SPI數(shù)據(jù)發(fā)送接收

SPI主機(jī)和從機(jī)都有一個串行移位寄存器,主機(jī)通過向它的SPI串行寄存器寫入一個字節(jié)來發(fā)起一次傳輸。

首先拉低對應(yīng)SS信號線,表示與該設(shè)備進(jìn)行通信

主機(jī)通過發(fā)送SCLK時鐘信號,來告訴從機(jī)寫數(shù)據(jù)或者讀數(shù)據(jù)

這里要注意,SCLK時鐘信號可能是低電平有效,也可能是高電平有效,因?yàn)镾PI有四種模式,這個我們在下面會介紹

主機(jī)(Master)將要發(fā)送的數(shù)據(jù)寫到發(fā)送數(shù)據(jù)緩存區(qū)(Menory),緩存區(qū)經(jīng)過移位寄存器(0~7),串行移位寄存器通過MOSI信號線將字節(jié)一位一位的移出去傳送給從機(jī),,同時MISO接口接收到的數(shù)據(jù)經(jīng)過移位寄存器一位一位的移到接收緩存區(qū)。

從機(jī)(Slave)也將自己的串行移位寄存器(0~7)中的內(nèi)容通過MISO信號線返回給主機(jī)。同時通過MOSI信號線接收主機(jī)發(fā)送的數(shù)據(jù),這樣,兩個移位寄存器中的內(nèi)容就被交換。c66ca840-5662-11ed-a3b6-dac502259ad0.png

SPI只有主模式和從模式之分,沒有讀和寫的說法,外設(shè)的寫操作和讀操作是同步完成的。如果只進(jìn)行寫操作,主機(jī)只需忽略接收到的字節(jié);反之,若主機(jī)要讀取從機(jī)的一個字節(jié),就必須發(fā)送一個空字節(jié)來引發(fā)從機(jī)的傳輸。也就是說,你發(fā)一個數(shù)據(jù)必然會收到一個數(shù)據(jù);你要收一個數(shù)據(jù)必須也要先發(fā)一個數(shù)據(jù)。

SPI通信的四種模式

SPI的四種模式,簡單地講就是設(shè)置SCLK時鐘信號線的那種信號為有效信號

SPI通信有4種不同的操作模式,不同的從設(shè)備可能在出廠是就是配置為某種模式,這是不能改變的;但我們的通信雙方必須是工作在同一模式下,所以我們可以對我們的主設(shè)備的SPI模式進(jìn)行配置,通過CPOL(時鐘極性)和CPHA(時鐘相位)來

控制我們主設(shè)備的通信模式,具體如下:

時鐘極性(CPOL)定義了時鐘空閑狀態(tài)電平:

CPOL=0,表示當(dāng)SCLK=0時處于空閑態(tài),所以有效狀態(tài)就是SCLK處于高電平時

CPOL=1,表示當(dāng)SCLK=1時處于空閑態(tài),所以有效狀態(tài)就是SCLK處于低電平時

時鐘相位(CPHA)定義數(shù)據(jù)的采集時間。

CPHA=0,在時鐘的第一個跳變沿(上升沿或下降沿)進(jìn)行數(shù)據(jù)采樣。,在第2個邊沿發(fā)送數(shù)據(jù)

CPHA=1,在時鐘的第二個跳變沿(上升沿或下降沿)進(jìn)行數(shù)據(jù)采樣。,在第1個邊沿發(fā)送數(shù)據(jù)

例如:

Mode0:CPOL=0,CPHA=0:此時空閑態(tài)時,SCLK處于低電平,數(shù)據(jù)采樣是在第1個邊沿,也就是SCLK由低電平到高電平的跳變,所以數(shù)據(jù)采樣是在上升沿(準(zhǔn)備數(shù)據(jù)),(發(fā)送數(shù)據(jù))數(shù)據(jù)發(fā)送是在下降沿。

Mode1:CPOL=0,CPHA=1:此時空閑態(tài)時,SCLK處于低電平,數(shù)據(jù)發(fā)送是在第1個邊沿,也就是SCLK由低電平到高電平的跳變,所以數(shù)據(jù)采樣是在下降沿,數(shù)據(jù)發(fā)送是在上升沿。

Mode2:CPOL=1,CPHA=0:此時空閑態(tài)時,SCLK處于高電平,數(shù)據(jù)采集是在第1個邊沿,也就是SCLK由高電平到低電平的跳變,所以數(shù)據(jù)采集是在下降沿,數(shù)據(jù)發(fā)送是在上升沿。

Mode3:CPOL=1,CPHA=1:此時空閑態(tài)時,SCLK處于高電平,數(shù)據(jù)發(fā)送是在第1個邊沿,也就是SCLK由高電平到低電平的跳變,所以數(shù)據(jù)采集是在上升沿,數(shù)據(jù)發(fā)送是在下降沿。

c69245be-5662-11ed-a3b6-dac502259ad0.png

c6acfbb6-5662-11ed-a3b6-dac502259ad0.png

c6ca111a-5662-11ed-a3b6-dac502259ad0.png

它們的區(qū)別是定義了在時鐘脈沖的哪條邊沿轉(zhuǎn)換(toggles)輸出信號,哪條邊沿采樣輸入信號,還有時鐘脈沖的穩(wěn)定電平值(就是時鐘信號無效時是高還是低)。每種模式由一對參數(shù)刻畫,它們稱為時鐘極(clock polarity)CPOL與時鐘期(clock phase)CPHA。

SPI的通信協(xié)議

c6daa11a-5662-11ed-a3b6-dac502259ad0.png

主從設(shè)備必須使用相同的工作模式——SCLK、CPOL 和 CPHA,才能正常工作。如果有多個從設(shè)備,并且它們使用了不同的工作模式,那么主設(shè)備必須在讀寫不同從設(shè)備時需要重新修改對應(yīng)從設(shè)備的模式。以上SPI總線協(xié)議的主要內(nèi)容。

是不是感覺,這就完了?SPI就是如此,他沒有規(guī)定最大傳輸速率,沒有地址方案,也沒規(guī)定通信應(yīng)答機(jī)制,沒有規(guī)定流控制規(guī)則。

只要四根信號線連接正確,SPI模式相同,將CS/SS信號線拉低,即可以直接通信,一次一個字節(jié)的傳輸,讀寫數(shù)據(jù)同時操作,這就是SPI

些通信控制都得通過SPI設(shè)備自行實(shí)現(xiàn),SPI并不關(guān)心物理接口的電氣特性,例如信號的標(biāo)準(zhǔn)電壓。

PS:這也是SPI接口的一個缺點(diǎn):沒有指定的流控制,沒有應(yīng)答機(jī)制確認(rèn)是否接收到數(shù)據(jù)。

SPI的三種模式

SPI工作在3中模式下,分別是運(yùn)行、等待和停止。

運(yùn)行模式(Run Mode)

這是基本的操作模式

等待模式(Wait Mode)

SPI工作在等待模式是一種可配置的低功耗模式,可以通過SPICR2寄存器的SPISWAI位進(jìn)行控制。在等待模式下,如果SPISWAI位清0,SPI操作類似于運(yùn)行模式。如果SPISWAI位置1,SPI進(jìn)入低功耗狀態(tài),并且SPI時鐘將關(guān)閉。如果SPI配置為主機(jī),所有的傳輸將停止,但是會在CPU進(jìn)入運(yùn)行模式后重新開始。如果SPI配置為從機(jī),會繼續(xù)接收和傳輸一個字節(jié),這樣就保證從機(jī)與主機(jī)同步。

停止模式(Stop Mode)

為了降低功耗,SPI在停止模式是不活躍的。如果SPI配置為主機(jī),正在進(jìn)行的傳輸會停止,但是在CPU進(jìn)入運(yùn)行模式后會重新開始。如果SPI配置為從機(jī),會繼續(xù)接受和發(fā)送一個字節(jié),這樣就保證了從機(jī)與主機(jī)同步。

SPI原理圖連接

c6e3df3c-5662-11ed-a3b6-dac502259ad0.png

**

STM32中SPI初始化配置

1.初始化GPIO口,配置相關(guān)引腳的復(fù)用功能,使能SPIx時鐘。調(diào)用函數(shù):void GPIO_Init();

2.使能SPI時鐘總線:RCC_APB2PeriphClockCmd(RCC_APB2Periph_SPI1,ENABLE)

3.配置SPI初始化的參數(shù),設(shè)置SPI工作模式:SPI_Init(SPI1,&SPI_Initstructure)

4.使能SPI外設(shè):SPI_Cmd(SPI1,ENABLE);

SPI配置設(shè)置

c708499e-5662-11ed-a3b6-dac502259ad0.png

c711962a-5662-11ed-a3b6-dac502259ad0.png

c74218f4-5662-11ed-a3b6-dac502259ad0.png

}

SPI發(fā)送函數(shù)(標(biāo)準(zhǔn)庫/HAL庫)

c74efbdc-5662-11ed-a3b6-dac502259ad0.png

HLA庫:
uint8_tSPI_SendByte(uint8_t byte)
{
uint8_t d_read,d_send=byte;
if(HAL_SPI_TransmitReceive(&hspi1,&d_send,&d_read,1,0xFFFFFF)!=HAL_OK)
d_read=0XFF;
returnd_read;

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 解碼器
    +關(guān)注

    關(guān)注

    9

    文章

    1143

    瀏覽量

    40742
  • SPI
    SPI
    +關(guān)注

    關(guān)注

    17

    文章

    1706

    瀏覽量

    91590
  • 信號處理器
    +關(guān)注

    關(guān)注

    1

    文章

    254

    瀏覽量

    25275

原文標(biāo)題:講得太太太詳細(xì)了,SPI原理,值得一看!

文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    請問哪些PSoC 4000設(shè)備支持I2C、SPI和UART?

    哪些 PSoC 4 設(shè)備支持 I2C、SPI 和 UART? 使用 PSoC Creator 中的設(shè)備選擇器會顯示所有 PSoC 4000 設(shè)備都有通信塊。
    發(fā)表于 01-31 07:31

    電視監(jiān)控系統(tǒng)前端設(shè)備選擇

    電視監(jiān)控系統(tǒng)前端設(shè)備選擇 在電視監(jiān)控系統(tǒng)中,由于設(shè)備選擇不當(dāng),導(dǎo)致圖像質(zhì)量下降或是大量資金 浪費(fèi)的現(xiàn)象屢見不鮮。合理選擇
    發(fā)表于 12-29 11:52 ?702次閱讀

    SPI接口的應(yīng)用與基于FPGA的SPI自動發(fā)送模塊設(shè)計(jì)

    一種基于FPGA 的將并行數(shù)據(jù)以SPI 串行方式自動發(fā)送出去的方法。 二、關(guān)鍵字: VHDL、FPGA、SPI、串行數(shù)據(jù)輸出選擇模塊、移位脈沖產(chǎn)生模塊、SPI 時鐘采集信號和無相移的
    發(fā)表于 10-19 10:33 ?19次下載
    <b class='flag-5'>SPI</b>接口的應(yīng)用與基于FPGA的<b class='flag-5'>SPI</b>自動發(fā)送模塊設(shè)計(jì)

    什么是SPI、I2C、UART?它們有什么特點(diǎn)?有什么區(qū)別?

    (Master),其他設(shè)備SPI從機(jī)或從設(shè)備(Slave)。主從設(shè)備間可以實(shí)現(xiàn)全雙工通信,當(dāng)有多個從設(shè)備時,還可以增加一條從
    發(fā)表于 07-31 09:25 ?1.6w次閱讀
    什么是<b class='flag-5'>SPI</b>、I2C、UART?它們有什么特點(diǎn)?有什么區(qū)別?

    淺談Zynq實(shí)現(xiàn)SPI接口設(shè)計(jì)

    我們可以根據(jù)應(yīng)用的要求來選擇使用哪種方法實(shí)現(xiàn)SPI控制器。兩種SPI的實(shí)現(xiàn)方式都支持四種SPI模式,并且都可以作為SPI
    發(fā)表于 04-22 11:46 ?2.1w次閱讀
    淺談Zynq實(shí)現(xiàn)<b class='flag-5'>SPI</b>接口設(shè)計(jì)

    SPI和IIC、IIS、UART、CAN、SDIO、GPIO總線的詳細(xì)資料簡介

    (Master),其他設(shè)備SPI從機(jī)或從設(shè)備(Slave)。主從設(shè)備間可以實(shí)現(xiàn)全雙工通 信,當(dāng)有多個從設(shè)備時,還可以增加一條從
    發(fā)表于 01-15 15:52 ?47次下載
    <b class='flag-5'>SPI</b>和IIC、IIS、UART、CAN、SDIO、GPIO總線的詳細(xì)資料簡介

    SPI檢測是什么,SPI檢測設(shè)備的作用又是什么

    SPI是什么?SPI檢測是什么意思?SPI檢測設(shè)備的作用是什么?SPI是【Solder Paste Inspection】的簡稱,中文叫【錫
    發(fā)表于 07-08 16:14 ?3w次閱讀

    SPI、UART、IIC總線之間有什么區(qū)別與聯(lián)系

    )、SDO(串行數(shù)據(jù)輸出)。當(dāng)有多個從設(shè)備時,還可以增加一條從設(shè)備選擇線,CS是控制芯片是否被選中的,這樣就可以實(shí)
    的頭像 發(fā)表于 06-21 16:46 ?4908次閱讀

    MCU學(xué)習(xí)筆記_SPI

    :串口時鐘,主設(shè)備產(chǎn)生,通過該引腳傳輸供從設(shè)備使用。 NSS:從設(shè)備選擇。這是一個可選的管腳,用來選擇主/從設(shè)備。為了避免數(shù)據(jù)線上
    發(fā)表于 10-25 14:06 ?8次下載
    MCU學(xué)習(xí)筆記_<b class='flag-5'>SPI</b>

    SPI通信

    選線為SS,主要作用如下:(1)SS(片選線):用于選擇設(shè)備,成為片選信號線。當(dāng)有多個SPI設(shè)備SPI主機(jī)相連時,
    發(fā)表于 11-24 15:06 ?50次下載
    <b class='flag-5'>SPI</b>通信

    STM32F429入門(二十一):SPI協(xié)議及SPI讀寫FLASH

    備接口,是一種高速全雙工的通信總線。它被廣泛地使用在 ADC、LCD 等設(shè)備與 MCU 間, 要求通訊速率較高的場合。(一)物理層SPI 通訊使用 3 條總線及片選線,3 條總線分別為 SCK、MOSI、MISO,片選線為SS,它們的作用介紹如下: SS:從
    發(fā)表于 12-07 19:06 ?7次下載
    STM32F429入門(二十一):<b class='flag-5'>SPI</b>協(xié)議及<b class='flag-5'>SPI</b>讀寫FLASH

    SPI通信

    選線為SS,主要作用如下:(1)SS(片選線):用于選擇設(shè)備,成為片選信號線。當(dāng)有多個SPI設(shè)備SPI主機(jī)相連時,
    發(fā)表于 12-22 19:13 ?3次下載
    <b class='flag-5'>SPI</b>通信

    SPI協(xié)議

    總線。它被廣泛地使用在ADC、LCD等設(shè)備與MCU間,要求通訊速率較高的場合。SPI物理層SPI通訊設(shè)備之間的常用連接方式見圖:SPI通訊使
    發(fā)表于 12-22 19:17 ?34次下載
    <b class='flag-5'>SPI</b>協(xié)議

    SPI通訊的個人理解

    SPI一共有四根信號線CS、CLK、MOSI、MISO 從設(shè)備選擇信號線、串行SPI通信的時鐘信號、主設(shè)備輸出從設(shè)備輸入、主
    發(fā)表于 12-22 19:27 ?3次下載
    <b class='flag-5'>SPI</b>通訊的個人理解

    SPI子系統(tǒng):SPI設(shè)備驅(qū)動

    SPI 設(shè)備驅(qū)動 【設(shè)備】聲明在設(shè)備樹中 注意:設(shè)備的聲明,slave device node 應(yīng)該包含在你所要掛載的 } /* remov
    的頭像 發(fā)表于 07-25 11:05 ?980次閱讀
    <b class='flag-5'>SPI</b>子系統(tǒng):<b class='flag-5'>SPI</b><b class='flag-5'>設(shè)備</b>驅(qū)動