0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

串行總線差分互連之模態(tài)轉換

li5236 ? 來源:一博科技 ? 作者:一博科技 ? 2022-03-30 10:37 ? 次閱讀

俗話說:少年看山是山,看水是水;中年看山不是山,看水不是水;老年看山還是山,看水還是水!這就說明,不同的人生閱歷,我們眼中的世界是不一樣的。這又讓我想到了小陳之前的文章中的一個說法,在邏輯工程師眼中數字信號就是0101,在硬件工程師眼中,數字信號就是高低跳變的電平。但是在SI工程師眼中,數字信號是一堆不同頻率的正弦波的疊加。那么在SI工程師眼中,差分信號又是什么呢?

上篇文章我們講到了差分信號的模態(tài),其中有個重要的概念,那就是:

poYBAGJDwleAdWHHAAAPGGLnxiA749.jpg

這里將單根信號的幅值用另外一種角度描述出來,那就是共模信號與差分信號的疊加。共模信號描述了單端信號中不變的成分,而差分信號描述了單端信號中跳變的部分。所以,在SI工程師眼中,差分信號不僅僅是差分信號,它是差分與共模的疊加。下面我們來直觀的感受一下什么是模態(tài)轉換。

理想情況下,我們希望差分信號是下圖1這樣的:

pYYBAGJDwleAZ1K4AAAxD0FVeJs773.jpg

圖1

圖1中兩根單端信號完全對稱,交叉點也正好在共模電壓上。但實際上,我們接受到的信號往往是這樣的:

理想情況下,我們希望差分信號是下圖1這樣的:

poYBAGJDwleAb9eyAAA967V7c7E043.jpg

圖2

圖2中,兩根信號并不對稱,交叉點也沒有在共模電壓的位置。這兩幅圖中的差分信號貌似差別不大,但是共模信號卻存在較大的差異。理想情況下,共模信號是一個恒定不變的值,但是像圖2這種情況,共模信號卻出現(xiàn)了波動。既然有波動,肯定是有外加的能量對他產生干擾,而這種能量就來自于差分信號。我們把這種差分能量向共模能量轉換就叫做模態(tài)轉換。

差分能量轉換為共模能量后,差分信號本身的能量會有損失,這種損失在時域中通常表現(xiàn)為信號上升沿的畸變(變緩或者扭曲),而在頻域中則表現(xiàn)為高頻分量的損失。這一點,在之前的高速先生文檔中已經分析的比較清楚了,可以查看以下文章,鏈接如下:http://www.edadoc.com/cn/TechnicalArticle/Show.aspx?id=803

我們對模態(tài)轉換說了這么多,歸根結底是因為模態(tài)轉換他是評估一個傳輸通道性能好壞的指標,就像我們通常提到的插損和回損。插損是用來評估通道損耗程度的,回損是用來評估通道阻抗連續(xù)性的,那么模態(tài)轉換又是用來評估什么的呢?我們來看看S參數中模態(tài)轉換的定義,

pYYBAGJDwleAJFNUAAASwYssmL4889.jpg

上式中D指的是differential,C指的是common mode,端口定義如下:

poYBAGJDwleAbtf9AAAZqBugMAY190.jpg

從上式我們可以看出,要想保證信號模態(tài)轉換為0,兩根線必須絕對的對稱,即S11=S33,S21=S43,S23=S41。其中的對稱包括阻抗的一致性和時延的一致性。

SCD越小越好,越小代表通道的對稱性越好。實際情況下,由于設計過程中的各種限制,以及PCB加工公差等原因,以上對稱條件不可能完全滿足,所以模態(tài)轉換不可避免。我們在設計中,為把差分線的模態(tài)轉換控制在較小水平,就要盡量將差分對做到完全對稱。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 總線
    +關注

    關注

    10

    文章

    2891

    瀏覽量

    88161
  • 共模信號
    +關注

    關注

    1

    文章

    85

    瀏覽量

    14173
收藏 人收藏

    評論

    相關推薦

    SN65LVDS389/388 8bit數據總線分信號遇到的疑問求解

    數據,各子板逐一上傳到母板; 各子板和母板間用8bit并行總線連接,分信號形式(LVTTL-->LVDS)傳輸,我選用了SN65LVDS389/388; 當前子板傳輸數據時,其他
    發(fā)表于 12-26 06:12

    輸入至輸出電路設計

    輸入至輸出電路設計
    的頭像 發(fā)表于 11-30 01:04 ?258次閱讀
    <b class='flag-5'>差</b><b class='flag-5'>分</b>輸入至<b class='flag-5'>差</b><b class='flag-5'>分</b>輸出電路設計

    OPA1642做一個和偽輸出轉換的電路,在偽的情況下遇到的問題求解

    我在做一個和偽輸出轉換的電路,但是在偽
    發(fā)表于 11-07 06:07

    做一個和偽輸出轉換的電路遇到的疑問求解

    我在做一個和偽輸出轉換的電路,但是在偽
    發(fā)表于 09-20 06:28

    請問單端轉轉換器有哪些?

    單端轉轉換器,帶寬在100Mhz左右的,麻煩能給推薦一個轉換器嗎?能接在OPA380后面的
    發(fā)表于 09-18 06:53

    替代SiTime,國產硅振在光電轉換器中的應用

    替代SiTime,國產硅振在光電轉換器中的應用
    的頭像 發(fā)表于 09-11 09:55 ?282次閱讀
    替代SiTime,國產<b class='flag-5'>差</b><b class='flag-5'>分</b>硅振在光電<b class='flag-5'>轉換</b>器中的應用

    快速串行接口(FSI)在多芯片互連中的應用

    電子發(fā)燒友網站提供《快速串行接口(FSI)在多芯片互連中的應用.pdf》資料免費下載
    發(fā)表于 08-27 10:18 ?0次下載
    快速<b class='flag-5'>串行</b>接口(FSI)在多芯片<b class='flag-5'>互連</b>中的應用

    DS36954四總線收發(fā)器 數據表

    電子發(fā)燒友網站提供《DS36954四總線收發(fā)器 數據表.pdf》資料免費下載
    發(fā)表于 06-27 11:09 ?0次下載
    DS36954四<b class='flag-5'>差</b><b class='flag-5'>分</b><b class='flag-5'>總線</b>收發(fā)器 數據表

    SN65LBC176A-EP: 總線收發(fā)器數據表

    電子發(fā)燒友網站提供《SN65LBC176A-EP: 總線收發(fā)器數據表.pdf》資料免費下載
    發(fā)表于 06-26 10:45 ?0次下載
    SN65LBC176A-EP: <b class='flag-5'>差</b><b class='flag-5'>分</b><b class='flag-5'>總線</b>收發(fā)器數據表

    SNx5LBC182總線收發(fā)器數據表

    電子發(fā)燒友網站提供《SNx5LBC182總線收發(fā)器數據表.pdf》資料免費下載
    發(fā)表于 06-19 10:09 ?0次下載
    SNx5LBC182<b class='flag-5'>差</b><b class='flag-5'>分</b><b class='flag-5'>總線</b>收發(fā)器數據表

    SN65ALS1176總線收發(fā)器數據表

    電子發(fā)燒友網站提供《SN65ALS1176總線收發(fā)器數據表.pdf》資料免費下載
    發(fā)表于 06-19 10:00 ?0次下載
    SN65ALS1176<b class='flag-5'>差</b><b class='flag-5'>分</b><b class='flag-5'>總線</b>收發(fā)器數據表

    SN65LBC176-Q1總線收發(fā)器數據表

    電子發(fā)燒友網站提供《SN65LBC176-Q1總線收發(fā)器數據表.pdf》資料免費下載
    發(fā)表于 06-19 09:45 ?0次下載
    SN65LBC176-Q1<b class='flag-5'>差</b><b class='flag-5'>分</b><b class='flag-5'>總線</b>收發(fā)器數據表

    輸入ADC的單端到轉換器驅動設計

    使用簡單的加法器和減法器完成這個功能。電路中Vcm = 2.5V 可以求得 Vp = Vcm+Vi Vn = Vcm-Vi 得到的結果分信號為輸入信號的2倍,實現(xiàn)單端到轉換。
    的頭像 發(fā)表于 06-04 09:28 ?1201次閱讀
    <b class='flag-5'>差</b><b class='flag-5'>分</b>輸入ADC的單端到<b class='flag-5'>差</b><b class='flag-5'>分</b><b class='flag-5'>轉換</b>器驅動設計

    高速串行總線有哪些

    的一部。本文將對高速串行總線技術進行深入探討,包括其定義、特點、分類、應用及未來發(fā)展等方面,旨在為讀者提供全面而深入的了解。
    的頭像 發(fā)表于 05-16 17:02 ?1538次閱讀

    什么是晶振 晶振的優(yōu)勢 輸出與單端輸出的差別

    什么是晶振 晶振的優(yōu)勢 輸出與單端輸出的差別
    的頭像 發(fā)表于 01-18 11:30 ?1185次閱讀