易靈思Trion FPGA的配置模塊主要由CBUS[2:0]、SS_N和TEST_N幾個信號控制。FPGA進入用戶模式前不要對這幾個信號進行翻轉(zhuǎn)。
目前易靈思的Programmer工具只支持PS x1模式,x2及更高位寬需要通過外部微處理器,如MCU來操作。
為了保證配置成功,微處理器在發(fā)送完最一個配置數(shù)據(jù)之后,在Trion最好再連續(xù)發(fā)送100個時鐘。實際上也確實有客戶因為沒有拉時鐘而啟動不了的情況。
目前測試PS x4模式。時鐘為30MHz,tCRESET_N拉低790ns,tDMIN為2us,數(shù)據(jù)配置完成后又繼續(xù)發(fā)送時鐘100個以上。可以啟動。用時104ms
另外要提下數(shù)據(jù)順序問題,實際在發(fā)送過程是依次發(fā)送的。
整體配置過程波形如下,SS_N有時會有很多毛刺,時鐘之間也會有一些持續(xù)拉高的地址,但都不影響。
審核編輯:gt
-
FPGA
+關(guān)注
關(guān)注
1629文章
21736瀏覽量
603318 -
易靈思
+關(guān)注
關(guān)注
5文章
47瀏覽量
4865
原文標(biāo)題:易靈思FPGA PS配置模式
文章出處:【微信號:gh_ea2445df5d2a,微信公眾號:FPGA及視頻處理】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
評論