0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在進(jìn)行DC-DC的PCB設(shè)計時需要注意的地方

h1654155149.6853 ? 來源:記得誠 ? 作者:記得誠 ? 2021-10-11 17:41 ? 次閱讀

DC-DC的電路比LDO會復(fù)雜很多,噪聲也更大,布局和layout要求更高,layout的好壞直接影響DC-DC的性能,所以了解DC-DC的layout至關(guān)重要。c7beaa14-26e2-11ec-82a8-dac502259ad0.png

1. Bad layout

● EMI,DC-DC的SW管腳上面會有較高的dv/dt, 比較高的dv/dt會引起比較大的EMI干擾;

● 地線噪聲,地走線不好,會在地線上面會產(chǎn)生比較大的開關(guān)噪聲,而這些噪聲會影響到其它部分的電路;

● 布線上產(chǎn)生電壓降,走線太長,會使走線上產(chǎn)生壓降,而降低整個DC-DC的效率;

2. 一般原則

● 開關(guān)大電流回路盡量短;

信號地和大電流地(功率地)單獨走線,并在芯片GND處單點連接;

① 開關(guān)回路短

下圖中紅色LOOP1為DC-DC高邊管導(dǎo)通,低邊管關(guān)閉時的電流流向;綠色LOOP2的為高邊管關(guān)閉,低邊管開啟時的電流流向;

為使這兩個回路盡量小,引入更少的干擾,需要遵從如下幾點原則:

電感盡量靠近SW管腳;

輸入電容盡量靠近VIN管腳;

輸入輸出電容的地盡量靠近PGND腳;

使用鋪銅的方式走線;

c8b2fb1e-26e2-11ec-82a8-dac502259ad0.png

為什么要這么做?

● 走線過細(xì)過長會增大阻抗,大電流在此大阻抗上會產(chǎn)生比較高的紋波電壓;

● 走線過細(xì)過長會增大寄生電感,此電感上耦合開關(guān)噪聲,影響DC-DC穩(wěn)定性,造成EMI問題;

● 寄生電容和阻抗會增大開關(guān)損耗和導(dǎo)通損耗,影響DC-DC效率;

② 單點接地

單點接地,指的是信號地和功率地進(jìn)行單點接地,功率地上會有比較大的開關(guān)噪聲,所以需要盡量避免對敏感小信號造成干擾,如FB反饋管腳。

● 大電流地:L,Cin,Cout,Cboot連接到大電流地的網(wǎng)絡(luò)

● 小電流地:Css,Rfb1,Rfb2單獨連接到信號地的網(wǎng)絡(luò);

c91b11d6-26e2-11ec-82a8-dac502259ad0.png

下圖是TI的一個開發(fā)板的layout,紅色為上管開時的電流路徑,藍(lán)色為下管開時的電流路徑;如下的layout有如下比較好的優(yōu)點:

① 輸入輸出電容的GND用銅皮進(jìn)行連接,擺件時,兩者的地盡量放一起;

② DC-DC Ton和Toff時的電流路徑都很短;

③ 右邊小信號是單點接地,距離比較遠(yuǎn),免受左邊大電流開關(guān)噪聲的影響;

3. 實例

如下給出一個典型DC-DC BUCK電路的layout,SPEC中給出如下幾點:

● 輸入電容,高邊MOS管,和續(xù)流二極管形成的開關(guān)回路盡可能小和短;

● 輸入電容盡可能靠近Vin Pin腳;

● 確保所有反饋連接短而直接,反饋電阻和補償元件盡可能靠近芯片;

● SW遠(yuǎn)離敏感信號,如FB;

● 將VIN、SW,特別是GND分別連接到一個大的銅區(qū),以冷卻芯片,提高熱性能和長期可靠性;

ca092c18-26e2-11ec-82a8-dac502259ad0.png

DC-DC BUCK典型電路

4. 小結(jié)

DC-DC電路的layout至關(guān)重要,直接影響到DC-DC的工作穩(wěn)定性和性能,一般DC-DC芯片的SPEC都會給出layout指導(dǎo),可參考進(jìn)行設(shè)計。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    455

    文章

    50816

    瀏覽量

    423663
  • 電路
    +關(guān)注

    關(guān)注

    172

    文章

    5914

    瀏覽量

    172253
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23099

    瀏覽量

    397910

原文標(biāo)題:干貨|DC-DC的PCB設(shè)計需要注意哪些點?

文章出處:【微信號:電子工程世界,微信公眾號:電子工程世界】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    DC-DC直流升壓模塊的選型

    大家好,我一個項目中需要將低電壓(如5V或3.7V)升壓至3KV及以上,系統(tǒng)功率大約為1W。由于我對DC-DC直流升壓模塊的選型及實施不太熟悉,特此請教各位高手,希望能得到以下方面的建議: 直流
    發(fā)表于 11-29 11:05

    DC-DC Boost電路外圍元器件如何選擇?

    額定電壓。 4、輸入電容 如果輸入電源穩(wěn)定,即使沒有輸入濾波電容,DC-DC電路也可以輸出低紋波、低噪聲的電流電壓。但是當(dāng)電源離DC-DC電路較遠(yuǎn),建議DC-DC的輸入端加上10uF
    發(fā)表于 06-04 06:51

    DC-DC 和LDO 簡單介紹

    : Tips: 如芯片存在DC-DC BUCK/BOOST,一般電感元器件都需設(shè)計芯片外部,因電感器件不好在芯片中設(shè)計。
    發(fā)表于 06-03 14:53

    FPGA的sata接口設(shè)計時需要注意哪些問題

    。 信號完整性 : SATA接口使用差分信號傳輸,對信號完整性要求較高。PCB設(shè)計時,需要注意差分對的阻抗匹配、走線長度和間距等問題,以減少信號衰減、反射和串?dāng)_等問題。 電源和散熱 : FPGA
    發(fā)表于 05-27 16:20

    pcb電路板元件布局需要注意什么

    pcb電路板元件布局需要注意什么
    的頭像 發(fā)表于 03-14 15:24 ?880次閱讀

    DC-DC電路設(shè)計要點及計算全解析

    1、概念 DC-DC指直流轉(zhuǎn)直流電源(Direct Current)。是一種直流電路中將一個電壓值的電能變?yōu)榱硪粋€電壓值的電能的裝置。如,通過一個轉(zhuǎn)換器能將一個直流電壓(5.0V)轉(zhuǎn)換成其他
    發(fā)表于 03-13 09:53

    DC電源模塊的 PCB設(shè)計和布局指南

    合適的PCB尺寸和層數(shù):根據(jù)電源模塊的尺寸和功能需求,選擇合適的PCB尺寸和層數(shù)。注意保持足夠的空間來布置元件和散熱器。 DC電源模塊的 PCB設(shè)計
    的頭像 發(fā)表于 03-05 14:30 ?1280次閱讀
    <b class='flag-5'>DC</b>電源模塊的 <b class='flag-5'>PCB設(shè)計</b>和布局指南

    低功耗DC-DC電源模塊的精細(xì)化PCB設(shè)計

    DC-DC電源轉(zhuǎn)換器電子設(shè)備世界中扮演著至關(guān)重要的角色,其設(shè)計涉及到眾多精細(xì)且關(guān)鍵的環(huán)節(jié)。從理解其工作原理,到精心挑選核心組件,再到布局布線的優(yōu)化設(shè)計,每一個環(huán)節(jié)都需要我們深入思考和精細(xì)操作。這不
    發(fā)表于 01-24 09:58

    低功耗DC-DC電源模塊的精細(xì)化PCB設(shè)計

    核心組件,再到布局布線的優(yōu)化設(shè)計,每一個環(huán)節(jié)都需要我們深入思考和精細(xì)操作。這不僅需要我們擁有扎實的專業(yè)知識,更需要我們具備創(chuàng)新思維和解決問題的能力。希望本文能對大家設(shè)計
    發(fā)表于 01-19 15:11

    牛!低功耗DC-DC電源模塊的精細(xì)化PCB設(shè)計

    核心組件,再到布局布線的優(yōu)化設(shè)計,每一個環(huán)節(jié)都需要我們深入思考和精細(xì)操作。這不僅需要我們擁有扎實的專業(yè)知識,更需要我們具備創(chuàng)新思維和解決問題的能力。希望本文能對大家設(shè)計
    發(fā)表于 01-19 15:05

    DC-DCPCB設(shè)計注意的點

    DC-DC的電路比LDO會復(fù)雜很多,噪聲也更大,布局和layout要求更高,layout的好壞直接影響DC-DC的性能,所以了解DC-DC的layout至關(guān)重要。
    發(fā)表于 01-17 15:22 ?567次閱讀
    <b class='flag-5'>DC-DC</b>的<b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>注意</b>的點

    牛!低功耗DC-DC電源模塊的精細(xì)化PCB設(shè)計

    使電路高效、穩(wěn)定的狀態(tài)下工作,從而將電路的性能發(fā)揮到極致。 三、DC-DC電源布局布線建議 電源模塊布局布線可提前下載芯片的datasheet(數(shù)據(jù)表),按照推薦的布局和布線進(jìn)行設(shè)計。 1、布局
    發(fā)表于 01-16 17:09

    5條DC-DC PCB layout建議

    一般DC-DC芯片的使用手冊中都會有其對應(yīng)的PCB布板設(shè)計要求以及布板示意圖,本次我們就以同步BUCK芯片為例簡單講一講關(guān)于DC-DC芯片應(yīng)用設(shè)計中的PCB Layout設(shè)計要點。
    發(fā)表于 01-16 15:27 ?982次閱讀
    5條<b class='flag-5'>DC-DC</b> <b class='flag-5'>PCB</b> layout建議

    LTM4630電源模塊多路并聯(lián)時pcb設(shè)計時需要注意哪些細(xì)節(jié)?

    LTM4630電源模塊多路并聯(lián)時pcb設(shè)計時需要注意那些細(xì)節(jié) 比如在3路或者4路并聯(lián)時pcb
    發(fā)表于 01-05 08:07

    DC-DC電源設(shè)計分析及使用注意

    的設(shè)計和分析,并提供使用時需要注意的事項。 一、DC-DC電源設(shè)計分析 1. 設(shè)計目標(biāo):設(shè)計DC-DC電源之前,首先需要明確設(shè)計目標(biāo),包括
    的頭像 發(fā)表于 01-03 11:31 ?1123次閱讀