0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思2021自適應(yīng)計算挑戰(zhàn)賽問題匯總

XILINX開發(fā)者社區(qū) ? 來源:XILINX開發(fā)者社區(qū) ? 作者:賽靈思開發(fā)者 ? 2021-10-11 17:08 ? 次閱讀

賽靈思2021自適應(yīng)計算挑戰(zhàn)賽自9月7日正式開賽以來,收到了來自全球各地區(qū)的FPGA軟硬件開發(fā)者們的積極關(guān)注,在大賽官方討論區(qū)FAQ頁面,開發(fā)者們對于本屆大賽項目設(shè)計以及創(chuàng)新方向等相關(guān)問題的討論也是此起彼伏。因此,XILINX開發(fā)者社區(qū)也對近期開發(fā)者們提出的問題進行了匯總,希望能幫助更多的參賽者了解本次比賽的更多詳情。

Q1

大賽硬件申請截止日期推遲了?

A1

最新的硬件申請截止日期為:2021年10月31日。

Q2

硬件郵寄時間會有變化嗎?

A2

硬件郵寄時間不變,大中華區(qū)的硬件申請成功者將會于11.15日~11.22日收到所申請的硬件。

Q3

哪類項目更容易申請到硬件?是否會進行Idea審核?

A3

Xilinx鼓勵更多創(chuàng)新型項目、可實現(xiàn)項目參賽。

Xilinx專家會對所有硬件申請項目審核,只有符合條件才會發(fā)放相應(yīng)賽道的硬件。

Q4

如果沒申請到板卡,可以自帶板卡參賽嗎?

A4

可以。

Q5

大數(shù)據(jù)分析賽道參賽硬件名稱是什么?

A5

Varium C1100

更多資料請查閱:https://www.xilinx.com/products/accelerators/varium/c1100.html

Q6

是否可以同時申請兩個硬件?

A6

不可以。

Q7

可以用K26自己做底板參賽嗎?

A7

可以。

Q8

KV190可以參加哪個賽道?

A8

邊緣計算賽道。

Q9

三大常規(guī)賽道和新增賽道(XUP/WIT)可以重復(fù)獲獎嗎?

A9

不可以。優(yōu)秀作品會在常規(guī)賽道和新增賽道二選一擇優(yōu)給予。注:XUP/WIT二選一提交。

Q10

XUP項目需要提供什么證明材料?

A10

團隊成員均為在校生,無需指導(dǎo)教師帶隊,符合條件即可自行申報,賽靈思保留對申報團隊資質(zhì)核驗的權(quán)利。

Q11

大學(xué)生FPGA設(shè)計大賽如何與自適應(yīng)計算挑戰(zhàn)賽同時參加?

A11

FPGA設(shè)計大賽的優(yōu)秀項目會被推薦到自適應(yīng)計算挑戰(zhàn)賽,之后請按照步驟完成挑戰(zhàn)賽注冊。

Q12

一個人可以參加多個團隊嗎?

A12

不可以。

Q13

Idea提交和Project提交的區(qū)別?

A13

Idea是硬件申請時需要提交的項目介紹資料,Project是最終在比賽作品提交時的項目完整資料。

Q14

哪類項目命題更友好?抽象還是精準(zhǔn)?

A14

請盡可能精準(zhǔn)的描述您項目的相關(guān)內(nèi)容,如創(chuàng)新點、技術(shù)路線、應(yīng)用場景等。

Q15

獲獎要求提供源碼嗎?

A15

是的。項目提交需包涵源碼。

Q16

國內(nèi)國外是一起進行評選嗎?

A16

是的。本次挑戰(zhàn)賽硬件申請、硬件審批,項目提交、項目評審,大賽成績公布均為全球同步。

Q17

已參與工作的開發(fā)者和學(xué)生會一起評選嗎?

A17

是的。

Q18

評選標(biāo)準(zhǔn)是什么?

A18

項目文檔 (40 分)

說明-展示您如何創(chuàng)建項目,包括圖像、截圖或演示您的解決方案視頻。

假設(shè):如果我初次閱讀這個項目,我是否能理解如何創(chuàng)造它嗎?

創(chuàng)新性 (3--0分)

你的想法不必是原創(chuàng)的,但它應(yīng)該是有創(chuàng)意的(對舊想法的創(chuàng)新通常與全新想法一樣有價值)

質(zhì)量 (30分)

項目的質(zhì)量將從準(zhǔn)確性、性能和穩(wěn)定性的角度來衡量

更多信息請參考:https://www.hackster.io/contests/xilinxadaptivecomputing2021/rules#judging_criteria

Q19

用Gmail和Outlook郵箱,還是遇到 we are having trouble to sign you up,please email us?

A19

因為VPN和訪問方式的差異,服務(wù)器有時不穩(wěn)定,換個郵箱或者多試幾次就好。

目前相對穩(wěn)定的郵箱:Gmail、outlook、Sina

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 賽靈思
    +關(guān)注

    關(guān)注

    32

    文章

    1794

    瀏覽量

    131319
  • Xilinx
    +關(guān)注

    關(guān)注

    71

    文章

    2167

    瀏覽量

    121619

原文標(biāo)題:賽靈思自適應(yīng)計算挑戰(zhàn)賽 快問快答

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發(fā)者社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    低溫失效的原因,有沒有別的方法或者一些見解?

    低溫失效的原因,有沒有別的方法或者一些見解。就是芯片工作溫度在100°--40°區(qū)間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監(jiān)測了電流和電壓都正常,頻率也都正常,頻率不是FPGA的頻率是晶振的頻率,焊接的話七
    發(fā)表于 12-30 16:28

    芯華章持續(xù)助力EDA精英挑戰(zhàn)賽

    日前,2024中國研究生創(chuàng)“芯”大賽·EDA精英挑戰(zhàn)賽(以下簡稱EDA競賽)決賽在南京江北新區(qū)舉辦。今年EDA競賽首次升級為國,在全國超過500個參賽隊伍中,來自華南理工大學(xué)的"EDA240931參賽隊"從芯華章賽道脫穎而出,斬獲僅有2支隊伍能獲得的菁英杯大獎,祝賀!
    的頭像 發(fā)表于 12-17 15:47 ?268次閱讀

    EDA精英挑戰(zhàn)賽果公布!爾芯“戰(zhàn)隊”薪火相承斬獲“麒麟杯”

    2024中國研究生創(chuàng)芯大賽·EDA精英挑戰(zhàn)賽12月7-8日,2024中國研究生創(chuàng)芯大賽·EDA精英挑戰(zhàn)賽(原“集成電路EDA設(shè)計精英挑戰(zhàn)賽”)總決賽及頒獎典禮在南京成功舉辦。此次大賽,
    的頭像 發(fā)表于 12-11 01:03 ?363次閱讀
    EDA精英<b class='flag-5'>挑戰(zhàn)賽</b><b class='flag-5'>賽</b>果公布!<b class='flag-5'>思</b>爾芯“戰(zhàn)隊”薪火相承斬獲“麒麟杯”

    e絡(luò)盟社區(qū)攜手恩智浦發(fā)起智能空間樓宇自動化挑戰(zhàn)賽

    安富利旗下全球電子元器件產(chǎn)品與解決方案分銷商e絡(luò)盟社區(qū)與恩智浦聯(lián)合發(fā)起圍繞智能空間樓宇自動化設(shè)計的全新挑戰(zhàn)賽。本次挑戰(zhàn)賽邀請工程師和技術(shù)愛好者利用恩智浦FRDM MCX A 系列(A15X)開發(fā)套件,開發(fā)創(chuàng)新的解決方案。
    的頭像 發(fā)表于 11-14 10:44 ?248次閱讀
    e絡(luò)盟社區(qū)攜手恩智浦發(fā)起智能空間樓宇自動化<b class='flag-5'>挑戰(zhàn)賽</b>

    2024年ICPC與華為挑戰(zhàn)賽冠軍杯圓滿落幕

    近日,2024年ICPC&華為挑戰(zhàn)賽冠軍杯在深圳圓滿落幕。該活動由華為和ICPC聯(lián)合舉辦,匯聚全球頂尖的編程人才,共同探討和解決具有挑戰(zhàn)性的工業(yè)界真實問題,并對未來技術(shù)發(fā)展趨勢及關(guān)鍵挑戰(zhàn)展開討論。今年的
    的頭像 發(fā)表于 10-27 16:00 ?799次閱讀

    PI助力aCentauri車隊在太陽能車挑戰(zhàn)賽中大放異彩

    在2023年10月,Power Integrations (PI) 為當(dāng)時舉行的普利司通世界太陽能車挑戰(zhàn)賽提供了先進的技術(shù)和支持。
    的頭像 發(fā)表于 10-27 14:08 ?296次閱讀
    PI助力aCentauri車隊在太陽能車<b class='flag-5'>挑戰(zhàn)賽</b>中大放異彩

    50萬獎金池!開放原子大賽——第二屆OpenHarmony創(chuàng)新應(yīng)用挑戰(zhàn)賽正式啟動

    第二屆OpenHarmony創(chuàng)新應(yīng)用挑戰(zhàn)賽作為開放原子大賽旗下的重要項,聚焦 OpenHarmony應(yīng)用開發(fā),致力提升開發(fā)者的動手實踐能力與開發(fā)創(chuàng)新應(yīng)用的能力。 項要求開發(fā)者
    發(fā)表于 10-24 15:40

    NVIDIA為AI城市挑戰(zhàn)賽構(gòu)建合成數(shù)據(jù)集

    在一年一度的 AI 城市挑戰(zhàn)賽中,來自世界各地的數(shù)百支參賽隊伍在 NVIDIA Omniverse 生成的基于物理學(xué)的數(shù)據(jù)集上測試了他們的 AI 模型。
    的頭像 發(fā)表于 09-09 10:04 ?495次閱讀

    AI4Science黑客松光子計算挑戰(zhàn)賽成功舉辦

    經(jīng)過數(shù)月角逐,第二屆AI4Science黑客松競賽日前落下帷幕。在曦智科技主持的光子計算挑戰(zhàn)賽中,參賽選手何自強和來自東北大學(xué)的參賽隊伍The Power of Light獲得完優(yōu)勝獎。
    的頭像 發(fā)表于 08-07 09:58 ?536次閱讀

    爾芯題正式發(fā)布,邀你共戰(zhàn)EDA精英挑戰(zhàn)賽!

    題發(fā)布COMPETITIONRELEASE2024中國研究生創(chuàng)芯大賽·EDA精英挑戰(zhàn)賽(原“集成電路EDA設(shè)計精英挑戰(zhàn)賽”)現(xiàn)已正式拉開帷幕。作為核心出題企業(yè)之一爾芯(S2C),已
    的頭像 發(fā)表于 08-03 08:24 ?679次閱讀
    <b class='flag-5'>思</b>爾芯<b class='flag-5'>賽</b>題正式發(fā)布,邀你共戰(zhàn)EDA精英<b class='flag-5'>挑戰(zhàn)賽</b>!

    ALINX受邀參加AMD自適應(yīng)計算峰會

    近日,AMD 自適應(yīng)計算峰會(AMD Adaptive Computing Summit, 即 AMD ACS)在深圳舉行,聚焦 AMD 自適應(yīng) SoC 和 FPGA 產(chǎn)品最新動態(tài),以及設(shè)計工具和開發(fā)環(huán)境的前沿技巧,是全球硬件開發(fā)者和工程師們深入交流與學(xué)習(xí)的優(yōu)質(zhì)平臺。
    的頭像 發(fā)表于 08-02 14:36 ?629次閱讀

    快訊 | 發(fā)展新質(zhì)生產(chǎn)力問道?如何下好“創(chuàng)新棋”?

    7月11日,南湖區(qū)委宣傳部、清華大學(xué)馬克主義學(xué)院共同帶隊一行蒞臨圍繞時頻新質(zhì)生產(chǎn)力創(chuàng)新層面進行實地調(diào)研,副總經(jīng)理田永和、對外合作部
    的頭像 發(fā)表于 07-12 13:31 ?502次閱讀
    <b class='flag-5'>賽</b><b class='flag-5'>思</b>快訊 | 發(fā)展新質(zhì)生產(chǎn)力問道<b class='flag-5'>賽</b><b class='flag-5'>思</b>?<b class='flag-5'>賽</b><b class='flag-5'>思</b>如何下好“創(chuàng)新棋”?

    PMP22165.1-適用于 Xilinx 通用自適應(yīng)計算加速平臺 (ACAP) 的電源 PCB layout 設(shè)計

    電子發(fā)燒友網(wǎng)站提供《PMP22165.1-適用于 Xilinx 通用自適應(yīng)計算加速平臺 (ACAP) 的電源 PCB layout 設(shè)計.pdf》資料免費下載
    發(fā)表于 05-19 10:45 ?0次下載
    PMP22165.1-適用于 Xilinx 通用<b class='flag-5'>自適應(yīng)計算</b>加速平臺 (ACAP) 的電源 PCB layout 設(shè)計

    【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計算加速平臺之 Versal 介紹(2)

    【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計算加速平臺之 Versal 介紹,以及Versal 芯片開發(fā)流程的簡介。
    的頭像 發(fā)表于 03-07 16:03 ?1049次閱讀
    【ALINX 技術(shù)分享】AMD Versal AI Edge <b class='flag-5'>自適應(yīng)計算</b>加速平臺之 Versal 介紹(2)

    【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計算加速平臺之準(zhǔn)備工作(1)

    AMD Versal AI Edge 自適應(yīng)計算加速平臺之準(zhǔn)備工作,包含軟件環(huán)境、硬件環(huán)境。
    的頭像 發(fā)表于 03-07 15:49 ?810次閱讀
    【ALINX 技術(shù)分享】AMD Versal AI Edge <b class='flag-5'>自適應(yīng)計算</b>加速平臺之準(zhǔn)備工作(1)