0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx全新UltraScale架構(gòu)介紹

FPGA之家 ? 來(lái)源:FPGA開(kāi)源工作室 ? 作者:FPGA開(kāi)源工作室 ? 2021-05-28 14:38 ? 次閱讀

1 介紹

Xilinx 全新 16 納米及 20 納米 UltraScale 系列基于首款架構(gòu),不僅覆蓋從平面到 FinFET 技術(shù)乃至更高技術(shù)的多個(gè)節(jié)點(diǎn),同時(shí)還可從單片 IC 擴(kuò)展至 3D IC。在 20 納米技術(shù)領(lǐng)域,Xilinx 推出了首款 ASIC-Class 架構(gòu),不僅支持?jǐn)?shù)百 Gb 級(jí)的系統(tǒng)性能,在全線路速度下支持智能處理,而且還可擴(kuò)展至 Tb 和 Tf 級(jí)別。在 16 納米工藝方面,UltraScale+ 系列將全新存儲(chǔ)器、3D-on-3D 和多處理 SoC (MPSoC) 技術(shù)進(jìn)行完美結(jié)合,可實(shí)現(xiàn)領(lǐng)先一代的價(jià)值。

全新 Xilinx UltraScale+ FPGA 系列包括 Kintex UltraScale+ FPGA 和 Virtex UltraScale+ FPGA 以及 3D IC 系列,而Zynq UltraScale+ 系列則包含業(yè)界首批全可編程的 MPSoC。UltraScale+ 進(jìn)行了系統(tǒng)級(jí)優(yōu)化,可提供遠(yuǎn)遠(yuǎn)超過(guò)傳統(tǒng)工藝節(jié)點(diǎn)移植的價(jià)值(與 28 納米器件相比,系統(tǒng)性能功耗比提高了 2 至 5 倍)、大幅提高的系統(tǒng)集成度與智能性,以及最高等級(jí)的安全性。

UltraScale 架構(gòu)的主要?jiǎng)?chuàng)新面向90% 利用率的新一代布線方法、類似 ASIC 時(shí)鐘和邏輯基礎(chǔ)設(shè)施的增強(qiáng)高速存儲(chǔ)器串聯(lián)有助于消除 DSP 和包處理的瓶頸。增強(qiáng)型 DSP Slice 整合 27 x 18 位乘法器和兩個(gè)加法器,可顯著提升定點(diǎn)及 IEEE Std 754 浮點(diǎn)運(yùn)算性能與效率。

3D IC 芯片間帶寬的階梯函數(shù)增長(zhǎng)可實(shí)現(xiàn)虛擬單片設(shè)計(jì)大量 I/O 帶寬再加上通過(guò)多個(gè)集成型 ASIC 級(jí)模塊實(shí)現(xiàn)的顯著時(shí)延減少,可為 100G 以太網(wǎng)提供 RS-FEC、150G Interlaken 以及 PCIe Gen4各種功能元件上的靜/動(dòng)態(tài)電源門控可顯著節(jié)省電源通過(guò) AES 比特流解密與認(rèn)證、密鑰模糊處理以及安全設(shè)備編程等高級(jí)方法實(shí)現(xiàn)新一代安全應(yīng)用。

DDR4 支持高達(dá) 2,666 Mb/s 的大容量存儲(chǔ)器接口帶寬UltraRAM 提供大容量片上存儲(chǔ)器,支持 SRAM 器件集成

創(chuàng)新性 IP 互聯(lián)優(yōu)化技術(shù)可將性能功耗比優(yōu)勢(shì)進(jìn)一步提高 20% 到 30%

MPSoC 技術(shù)將軟硬引擎相結(jié)合,支持實(shí)時(shí)控制、圖形與視頻處理、波形與數(shù)據(jù)包處理以及多層面安防、安全與可靠性等。

原文標(biāo)題:Xilinx UltraScale 介紹與產(chǎn)品選型

文章出處:【微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21736

    瀏覽量

    603419
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    38

    文章

    7492

    瀏覽量

    163842
  • Xilinx
    +關(guān)注

    關(guān)注

    71

    文章

    2167

    瀏覽量

    121428

原文標(biāo)題:?Xilinx UltraScale 介紹與產(chǎn)品選型

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    ?ISP算法及架構(gòu)分析介紹

    一、ISP算法及架構(gòu)分析介紹 ISP即Image Signal Processor,是一種圖像處理架構(gòu),不是我們用的下載器。 ISP其實(shí)算是圖像處理的一個(gè)特例,一般應(yīng)用于前端設(shè)備(相對(duì)于SENSOR
    的頭像 發(fā)表于 11-26 10:05 ?397次閱讀
    ?ISP算法及<b class='flag-5'>架構(gòu)</b>分析<b class='flag-5'>介紹</b>

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評(píng)估套件

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評(píng)估套件可快速啟動(dòng)汽車、工業(yè)、視頻和通信應(yīng)用設(shè)計(jì)。AMD/Xilinx MPSoC ZCU102 評(píng)估套件采用
    的頭像 發(fā)表于 11-20 15:32 ?344次閱讀
    AMD/<b class='flag-5'>Xilinx</b> Zynq? <b class='flag-5'>UltraScale</b>+ ? MPSoC ZCU102 評(píng)估套件

    12G-SDI高清視頻開(kāi)發(fā)案例,讓4K視頻采集更便捷!基于Xilinx MPSoC高性能平臺(tái)

    本帖最后由 Tronlong創(chuàng)龍科技 于 2024-10-29 10:35 編輯 本文主要介紹基于Xilinx UltraScale+ MPSoC XCZU7EV的12G-SDI高清視頻開(kāi)發(fā)
    發(fā)表于 10-29 10:09

    如何申請(qǐng)xilinx IP核的license

    在使用FPGA的時(shí)候,有些IP核是需要申請(qǐng)后才能使用的,本文介紹如何申請(qǐng)xilinx IP核的license。
    的頭像 發(fā)表于 10-25 16:48 ?345次閱讀
    如何申請(qǐng)<b class='flag-5'>xilinx</b> IP核的license

    Xilinx ZYNQ 7000系列SoC的功能特性

    本文介紹Xilinx ZYNQ 7000系列SoC的功能特性、資源特性、封裝兼容性以及如何訂購(gòu)器件。
    的頭像 發(fā)表于 10-24 15:04 ?733次閱讀
    <b class='flag-5'>Xilinx</b> ZYNQ 7000系列SoC的功能特性

    Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電

    電子發(fā)燒友網(wǎng)站提供《為Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電.pdf》資料免費(fèi)下載
    發(fā)表于 09-25 10:54 ?0次下載
    為<b class='flag-5'>Xilinx</b>? Zynq?<b class='flag-5'>UltraScale</b>?系列多處理器中的VCCINT_VCU軌供電

    使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電

    電子發(fā)燒友網(wǎng)站提供《使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電.pdf》資料免費(fèi)下載
    發(fā)表于 09-21 11:11 ?0次下載
    使用TPS65086x PMIC為<b class='flag-5'>Xilinx</b> Zynq <b class='flag-5'>UltraScale</b> MPSoC供電

    一個(gè)更適合工程師和研究僧的FPGA提升課程

    設(shè)計(jì); ● UltraFast 設(shè)計(jì)方法; ● 使用UltraScaleUltraScale+架構(gòu)進(jìn)行設(shè)計(jì); ● FPGA 功耗最優(yōu)化; ● 使用 Vivado Design Suite 4
    發(fā)表于 06-05 10:09

    大眾全新奧迪E31.2電子架構(gòu)介紹

    奧迪 E3 1.2 電子架構(gòu)的誕生 E3 1.2 電子架構(gòu)是奧迪與CARIAD合作開(kāi)發(fā)的成果,首次應(yīng)用于奧迪Q6 e-tron系列的1.2規(guī)格中。
    發(fā)表于 04-11 10:34 ?443次閱讀
    大眾<b class='flag-5'>全新</b>奧迪E31.2電子<b class='flag-5'>架構(gòu)</b><b class='flag-5'>介紹</b>

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD 已經(jīng)擁有 Zynq UltraScale+ 和 Artix UltraScale+ 系列,而 Spartan UltraScale+ FPGA 系列的推出使其不斷現(xiàn)代化。
    發(fā)表于 03-18 10:40 ?391次閱讀
    AMD推出<b class='flag-5'>全新</b>Spartan <b class='flag-5'>UltraScale</b>+ FPGA系列

    UltraScale系列與7系列FPGA的差異

    已從該架構(gòu)中移除BUFMRs、BUFRs、BUFIOs及其相關(guān)的路由資源,并被新的時(shí)鐘緩沖器、時(shí)鐘路由和全新的I/O時(shí)鐘架構(gòu)所取代。
    的頭像 發(fā)表于 03-12 10:03 ?1273次閱讀

    AMD推出Spartan UltraScale+ FPGA系列產(chǎn)品

    AMD公司,全球知名的芯片巨頭,近日宣布推出全新的AMD Spartan UltraScale+ FPGA系列產(chǎn)品組合。這一新系列作為AMD成本優(yōu)化型FPGA、自適應(yīng)SoC產(chǎn)品家族的最新成員,特別針對(duì)成本敏感型邊緣應(yīng)用進(jìn)行了優(yōu)化,旨在提供更高的成本效益和能效性能。
    的頭像 發(fā)表于 03-07 10:15 ?705次閱讀

    為嵌入式應(yīng)用選擇AMD Spartan UltraScale+FPGA

    全新 AMD Spartan UltraScale+ FPGA 系列在價(jià)格、功耗、功能和尺寸之間取得了良好的平衡。了解該系列器件如何幫助設(shè)計(jì)人員以低成本推動(dòng) I/O 密集型應(yīng)用產(chǎn)品快速上市。
    的頭像 發(fā)表于 03-06 11:31 ?532次閱讀
    為嵌入式應(yīng)用選擇AMD Spartan <b class='flag-5'>UltraScale</b>+FPGA

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD日前正式推出了全新的Spartan UltraScale+ FPGA系列,該系列作為AMD廣泛的成本優(yōu)化型FPGA和自適應(yīng)SoC產(chǎn)品組合的最新成員,專為邊緣端各種I/O密集型應(yīng)用設(shè)計(jì)。
    的頭像 發(fā)表于 03-06 11:09 ?829次閱讀

    采用UltraScale/UltraScale+芯片的DFX設(shè)計(jì)注意事項(xiàng)

    采用UltraScale/UltraScale+芯片進(jìn)行DFX設(shè)計(jì)時(shí),建議從以下角度對(duì)設(shè)計(jì)進(jìn)行檢查。
    的頭像 發(fā)表于 01-18 09:27 ?921次閱讀
    采用<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale</b>+芯片的DFX設(shè)計(jì)注意事項(xiàng)