0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何實(shí)現(xiàn)PCB高的布通率以及縮短設(shè)計(jì)時(shí)間

電子設(shè)計(jì) ? 來源:電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2022-02-10 14:35 ? 次閱讀

盡管現(xiàn)在的EDA工具很強(qiáng)大,但隨著PCB尺寸要求越來越小,器件密度越來越高,PCB設(shè)計(jì)的難度并不小。如何實(shí)現(xiàn)PCB高的布通率以及縮短設(shè)計(jì)時(shí)間呢?本文介紹PCB規(guī)劃、布局和布線的設(shè)計(jì)技巧和要點(diǎn)。

1、確定PCB的層數(shù)

電路板尺寸和布線層數(shù)需要在設(shè)計(jì)初期確定。如果設(shè)計(jì)要求使用高密度球柵數(shù)組(BGA)組件,就必須考慮這些器件布線所需要的最少布線層數(shù)。布線層的數(shù)量以及層疊(stack-up)方式會(huì)直接影響到印制線的布線和阻抗。板的大小有助于確定層疊方式和印制線寬度,實(shí)現(xiàn)期望的設(shè)計(jì)效果。

多年來,人們總是認(rèn)為電路板層數(shù)越少成本就越低,但是影響電路板的制造成本還有許多其它因素。近幾年來,多層板之間的成本差別已經(jīng)大大減小。在開始設(shè)計(jì)時(shí)最好采用較多的電路層并使敷銅均勻分布,以避免在設(shè)計(jì)臨近結(jié)束時(shí)才發(fā)現(xiàn)有少量信號(hào)不符合已定義的規(guī)則以及空間要求,從而被迫添加新層。在設(shè)計(jì)之前認(rèn)真的規(guī)劃將減少布線中很多的麻煩。

2、設(shè)計(jì)規(guī)則和限制

自動(dòng)布線工具本身并不知道應(yīng)該做些什幺。為完成布線任務(wù),布線工具需要在正確的規(guī)則和限制條件下工作。不同的信號(hào)線有不同的布線要求,要對(duì)所有特殊要求的信號(hào)線進(jìn)行分類,不同的設(shè)計(jì)分類也不一樣。每個(gè)信號(hào)類都應(yīng)該有優(yōu)先級(jí),優(yōu)先級(jí)越高,規(guī)則也越嚴(yán)格。規(guī)則涉及印制線寬度、過孔的最大數(shù)量、平行度、信號(hào)線之間的相互影響以及層的限制,這些規(guī)則對(duì)布線工具的性能有很大影響。認(rèn)真考慮設(shè)計(jì)要求是成功布線的重要一步。

3、組件的布局

為最優(yōu)化裝配過程,可制造性設(shè)計(jì)DFM)規(guī)則會(huì)對(duì)組件布局產(chǎn)生限制。如果裝配部門允許組件移動(dòng),可以對(duì)電路適當(dāng)優(yōu)化,更便于自動(dòng)布線。所定義的規(guī)則和約束條件會(huì)影響布局設(shè)計(jì)。

在布局時(shí)需考慮布線路徑(routingchannel)和過孔區(qū)域。這些路徑和區(qū)域?qū)υO(shè)計(jì)人員而言是顯而易見的,但自動(dòng)布線工具一次只會(huì)考慮一個(gè)信號(hào),通過設(shè)置布線約束條件以及設(shè)定可布信號(hào)線的層,可以使布線工具能像設(shè)計(jì)師所設(shè)想的那樣完成布線。

4、扇出設(shè)計(jì)

在扇出設(shè)計(jì)階段,要使自動(dòng)布線工具能對(duì)組件引腳進(jìn)行連接,表面貼裝器件的每一個(gè)引腳至少應(yīng)有一個(gè)過孔,以便在需要更多的連接時(shí),電路板能夠進(jìn)行內(nèi)層連接、在線測試(ICT)和電路再處理。

為了使自動(dòng)布線工具效率最高,一定要盡可能使用最大的過孔尺寸和印制線,間隔設(shè)置為50mil較為理想。要采用使布線路徑數(shù)最大的過孔類型。進(jìn)行扇出設(shè)計(jì)時(shí),要考慮到電路在線測試問題。測試夾具可能很昂貴,而且通常是在即將投入全面生產(chǎn)時(shí)才會(huì)訂購,如果這時(shí)候才考慮添加節(jié)點(diǎn)以實(shí)現(xiàn)100%可測試性就太晚了。

經(jīng)過慎重考慮和預(yù)測,電路在線測試的設(shè)計(jì)可在設(shè)計(jì)初期進(jìn)行,在生產(chǎn)過程后期實(shí)現(xiàn),根據(jù)布線路徑和電路在線測試來確定過孔扇出類型,電源和接地也會(huì)影響到布線和扇出設(shè)計(jì)。為降低濾波電容器連接線產(chǎn)生的感抗,過孔應(yīng)盡可能靠近表面貼裝器件的引腳,必要時(shí)可采用手動(dòng)布線,這可能會(huì)對(duì)原來設(shè)想的布線路徑產(chǎn)生影響,甚至可能會(huì)導(dǎo)致你重新考慮使用哪種過孔,因此必須考慮過孔和引腳感抗間的關(guān)系并設(shè)定過孔規(guī)格的優(yōu)先級(jí)。

5、手動(dòng)布線以及關(guān)鍵信號(hào)的處理

盡管本文主要論述自動(dòng)布線問題,但手動(dòng)布線在現(xiàn)在和將來都是印刷電路板設(shè)計(jì)的一個(gè)重要過程。采用手動(dòng)布線有助于自動(dòng)布線工具完成布線工作。如圖2a和圖2b所示,通過對(duì)挑選出的網(wǎng)絡(luò)(net)進(jìn)行手動(dòng)布線并加以固定,可以形成自動(dòng)布線時(shí)可依據(jù)的路徑。

無論關(guān)鍵信號(hào)的數(shù)量有多少,首先對(duì)這些信號(hào)進(jìn)行布線,手動(dòng)布線或結(jié)合自動(dòng)布線工具均可。關(guān)鍵信號(hào)通常必須通過精心的電路設(shè)計(jì)才能達(dá)到期望的性能。布線完成后,再由有關(guān)的工程人員來對(duì)這些信號(hào)布線進(jìn)行檢查,這個(gè)過程相對(duì)容易得多。檢查通過后,將這些線固定,然后開始對(duì)其余信號(hào)進(jìn)行自動(dòng)布線。

6、自動(dòng)布線

對(duì)關(guān)鍵信號(hào)的布線需要考慮在布線時(shí)控制一些電參數(shù),比如減小分布電感和EMC等,對(duì)于其它信號(hào)的布線也類似。所有的EDA廠商都會(huì)提供一種方法來控制這些參數(shù)。在了解自動(dòng)布線工具有哪些輸入?yún)?shù)以及輸入?yún)?shù)對(duì)布線的影響后,自動(dòng)布線的質(zhì)量在一定程度上可以得到保證。

應(yīng)該采用通用規(guī)則來對(duì)信號(hào)進(jìn)行自動(dòng)布線。通過設(shè)置限制條件和禁止布線區(qū)來限定給定信號(hào)所使用的層以及所用到的過孔數(shù)量,布線工具就能按照工程師的設(shè)計(jì)思想來自動(dòng)布線。如果對(duì)自動(dòng)布線工具所用的層和所布過孔的數(shù)量不加限制,自動(dòng)布線時(shí)將會(huì)使用到每一層,而且將會(huì)產(chǎn)生很多過孔。

在設(shè)置好約束條件和應(yīng)用所創(chuàng)建的規(guī)則后,自動(dòng)布線將會(huì)達(dá)到與預(yù)期相近的結(jié)果,當(dāng)然可能還需要進(jìn)行一些整理工作,同時(shí)還需要確保其它信號(hào)和網(wǎng)絡(luò)布線的空間。在一部分設(shè)計(jì)完成以后,將其固定下來,以防止受到后邊布線過程的影響。

采用相同的步驟對(duì)其余信號(hào)進(jìn)行布線。布線次數(shù)取決于電路的復(fù)雜性和你所定義的通用規(guī)則的多少。每完成一類信號(hào)后,其余網(wǎng)絡(luò)布線的約束條件就會(huì)減少。但隨之而來的是很多信號(hào)布線需要手動(dòng)干預(yù)?,F(xiàn)在的自動(dòng)布線工具功能非常強(qiáng)大,通??赏瓿?00%的布線。但是當(dāng)自動(dòng)布線工具未完成全部信號(hào)布線時(shí),就需對(duì)余下的信號(hào)進(jìn)行手動(dòng)布線。

7、自動(dòng)布線的設(shè)計(jì)要點(diǎn)包括:

1)略微改變設(shè)置,試用多種路徑布線;

2)保持基本規(guī)則不變,試用不同的布線層、不同的印制線和間隔寬度以及不同線寬、不同類型的過孔如盲孔、埋孔等,觀察這些因素對(duì)設(shè)計(jì)結(jié)果有何影響;

3)讓布線工具對(duì)那些默認(rèn)的網(wǎng)絡(luò)根據(jù)需要進(jìn)行處理;

4)信號(hào)越不重要,自動(dòng)布線工具對(duì)其布線的自由度就越大。

8、布線的整理

如果你所使用的EDA工具軟件能夠列出信號(hào)的布線長度,檢查這些數(shù)據(jù),你可能會(huì)發(fā)現(xiàn)一些約束條件很少的信號(hào)布線的長度很長。這個(gè)問題比較容易處理,通過手動(dòng)編輯可以縮短信號(hào)布線長度和減少過孔數(shù)量。在整理過程中,你需要判斷出哪些布線合理,哪些布線不合理。同手動(dòng)布線設(shè)計(jì)一樣,自動(dòng)布線設(shè)計(jì)也能在檢查過程中進(jìn)行整理和編輯。

9、電路板的外觀

以前的設(shè)計(jì)常常注意電路板的視覺效果,現(xiàn)在不一樣了。自動(dòng)設(shè)計(jì)的電路板不比手動(dòng)設(shè)計(jì)的美觀,但在電子特性上能滿足規(guī)定的要求,而且設(shè)計(jì)的完整性能得到保證。

審核編輯:何安

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23099

    瀏覽量

    397949
  • 自動(dòng)布線
    +關(guān)注

    關(guān)注

    1

    文章

    30

    瀏覽量

    11580
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    時(shí)間繼電器的工作原理 如何選擇合適的時(shí)間繼電器

    時(shí)間繼電器的工作原理 時(shí)間繼電器通常由以下幾個(gè)部分組成: 輸入電路 :接收啟動(dòng)信號(hào)。 計(jì)時(shí)電路 :根據(jù)設(shè)定的時(shí)間延遲或提前執(zhí)行操作。 輸出電路 :在
    的頭像 發(fā)表于 12-09 10:24 ?239次閱讀

    采用ADS1198與STM32通訊,設(shè)置采樣為500SPS時(shí),采樣時(shí)間變長時(shí)怎么回事?

    采用ADS1198與STM32通訊,設(shè)置采樣為500SPS時(shí),理論上采樣500個(gè)點(diǎn)需要的時(shí)間是1S,DEBUG計(jì)時(shí)采樣500個(gè)點(diǎn),發(fā)現(xiàn)居然用了4秒,將采樣提高到1KSPS,采樣5
    發(fā)表于 12-06 07:47

    利用智能eFuses最大限度地縮短系統(tǒng)停機(jī)時(shí)間

    電子發(fā)燒友網(wǎng)站提供《利用智能eFuses最大限度地縮短系統(tǒng)停機(jī)時(shí)間.pdf》資料免費(fèi)下載
    發(fā)表于 09-25 10:25 ?0次下載
    利用智能eFuses最大限度地<b class='flag-5'>縮短</b>系統(tǒng)停機(jī)<b class='flag-5'>時(shí)間</b>

    iPhone 16 Pro機(jī)型發(fā)貨時(shí)間縮短

    iPhone 15 Pro系列實(shí)現(xiàn)了顯著縮短。具體而言,iPhone 16 Pro的發(fā)貨時(shí)間縮短了1-2周,而Pro Max更是縮短了2-3
    的頭像 發(fā)表于 09-24 15:11 ?605次閱讀

    通過VCO即時(shí)校準(zhǔn)顯著縮短鎖定時(shí)間

    電子發(fā)燒友網(wǎng)站提供《通過VCO即時(shí)校準(zhǔn)顯著縮短鎖定時(shí)間.pdf》資料免費(fèi)下載
    發(fā)表于 08-28 09:32 ?0次下載
    通過VCO即時(shí)校準(zhǔn)顯著<b class='flag-5'>縮短</b>鎖定<b class='flag-5'>時(shí)間</b>

    FPGA的sata接口設(shè)計(jì)時(shí)需要注意哪些問題

    。 信號(hào)完整性 : SATA接口使用差分信號(hào)傳輸,對(duì)信號(hào)完整性要求較高。在PCB設(shè)計(jì)時(shí),需要注意差分對(duì)的阻抗匹配、走線長度和間距等問題,以減少信號(hào)衰減、反射和串?dāng)_等問題。 電源和散熱 : FPGA
    發(fā)表于 05-27 16:20

    SK海力士:HBM3E量產(chǎn)時(shí)間縮短50%,達(dá)到大約80%范圍的目標(biāo)良

    據(jù)報(bào)道,SK海力士宣布第五代帶寬存儲(chǔ)(HBM)—HBM3E的良已接近80%。
    的頭像 發(fā)表于 05-27 14:38 ?855次閱讀

    STM32上電到運(yùn)行時(shí)間怎么縮短

    時(shí)間怎么能縮短點(diǎn),啟動(dòng)最少要多久呢? int main(void) { /* USER CODE BEGIN 1 */ /* USER CODE END 1 */ /* MCU
    發(fā)表于 04-11 06:57

    如何在大電流PCB設(shè)計(jì)中實(shí)現(xiàn)卓越

    兩位數(shù)的年增長到2030年。以下是針對(duì)這一趨勢優(yōu)化大電流電子產(chǎn)品中PCB設(shè)計(jì)的七個(gè)步驟。 1.確保足夠的走線尺寸 走線尺寸是電流PCB最重要的設(shè)計(jì)考慮因素之一。銅走線已經(jīng)趨向于小型
    的頭像 發(fā)表于 03-26 10:01 ?2949次閱讀

    STM32F03進(jìn)入CAN的BUS OFF時(shí)間能不能縮短?

    開啟BUS OFF中斷后,該中斷更新時(shí)間怎么這么長,能不能縮短?
    發(fā)表于 03-22 07:54

    STM32G4多個(gè)參數(shù)如何實(shí)現(xiàn)精準(zhǔn)的計(jì)時(shí)

    電壓電流等十余個(gè)參數(shù)需要做到超過額定值一定的時(shí)間后輸出故障指示 請(qǐng)問多個(gè)參數(shù)如何實(shí)現(xiàn)精準(zhǔn)的計(jì)時(shí)?多個(gè)參數(shù)的計(jì)時(shí)又不能互相影響? 也許同一時(shí)間
    發(fā)表于 03-11 07:48

    cy8c6347的藍(lán)牙連接間隔時(shí)間如何縮短

    按照500ms或者1s的時(shí)間間隔配置以便于降低功耗。當(dāng)有設(shè)備連接了我的藍(lán)牙設(shè)備以后,我想把這個(gè)間隔時(shí)間縮短,比如縮短成100ms或者更短,以便于增加數(shù)據(jù)傳輸?shù)乃俾省?請(qǐng)問這個(gè)設(shè)想是否可
    發(fā)表于 02-21 08:22

    PCB板設(shè)計(jì)時(shí),鋪銅有什么技巧和要點(diǎn)?

    一站式PCBA智造廠家今天為大家講講PCB板設(shè)計(jì)時(shí),鋪銅有什么技巧和要點(diǎn)?高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法。在高速PCB設(shè)計(jì)當(dāng)中,鋪銅處理方法是非常重要的一環(huán)。因?yàn)楦咚?/div>
    的頭像 發(fā)表于 01-16 09:12 ?1174次閱讀

    如何降低PCB打樣時(shí)間提高打樣效率?

    時(shí)間長短直接影響整個(gè)產(chǎn)品的開發(fā)周期,影響著市場占有,影響著設(shè)計(jì)人員和生產(chǎn)廠商的利益。那么,如何縮短PCBA打樣時(shí)間呢?在此我們將介紹三種方法。 ?
    的頭像 發(fā)表于 01-08 09:21 ?431次閱讀

    掌握技巧縮短PCB設(shè)計(jì)時(shí)間

    要順利完成布線任務(wù),布線工具需要在正確的規(guī)則和限制條件下工作。要對(duì)所有特殊要求的信號(hào)線進(jìn)行分類,每個(gè)信號(hào)類都應(yīng)該有優(yōu)先級(jí),優(yōu)先級(jí)越高,規(guī)則也越嚴(yán)格。
    發(fā)表于 01-05 15:31 ?236次閱讀