0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

RF電路布局要想降低寄生信號記住以下這八條規(guī)則

電子工程師 ? 來源:FPGA設計論壇 ? 作者:FPGA設計論壇 ? 2021-01-08 17:15 ? 次閱讀

RF電路布局要想降低寄生信號,需要RF工程師發(fā)揮創(chuàng)造性。記住以下這八條規(guī)則,不但有助于加速產品上市進程,而且還可提高工作日程的可預見性。

1

接地通孔應位于接地參考層開關處

流經所布線路的所有電流都有相等的回流。耦合策略固然很多,不過回流通常流經相鄰的接地層或與信號線路并行布置的接地。在參考層繼續(xù)時,所有耦合都僅限于傳輸線路,一切都非常正常。不過,如果信號線路從頂層切換至內部或底層時,回流也必須獲得路徑。

圖1就是一個實例。頂層信號線路電流下面緊挨著就是回流。當它轉移到底層時,回流就通過附近的通孔。不過,如果附近沒有用于回流的通孔時,回流就要通過最近可用的接地通孔。

更遠的距離會產生電流環(huán)路,形成電感器。如果這種不必要的電流路徑偏移,碰巧又同另一條線路交叉,那么干擾就會更嚴重。這種電流環(huán)路其實相當于形成了一個天線!

圖1:信號電流從器件引腳經過通孔流到較低層。回流在被迫流向最近通孔改變至不同參考層之前位于信號之下。

接地參考是最佳策略,但高速線路有時候可布置在內部層上。接地參考層上下都放置非常困難,半導體廠商可能會受到引腳限制,把電源線安放在高速線路旁邊。參考電流要使需要在非DC耦合的各層或各網之間切換,應緊挨著開關點安放去耦電容。

2

將器件焊盤與頂層接地連接起來

許多器件在器件封裝底部都采用散熱接地焊盤。在RF器件上,這些通常都是電氣接地,而相鄰焊盤點有接地通孔陣列。可將器件焊盤直接連接至接地引腳,并通過頂層接地連接至任何灌銅。如有多個路徑,回流會按路徑阻抗比例拆分。通過焊盤進行接地連接相對于引腳接地而言,路徑更短、阻抗更低。

電路板與器件焊盤之間良好的電氣連接至關重要。裝配時,電路板通孔陣列中的未填充通孔也可能會抽走器件的焊膏,留下空隙。填滿通孔是保證焊接到位的好辦法。

在評測中,還要打開焊接掩模層確認沒有焊接掩模在器件下方的電路板接地上,因為焊接掩模可能會抬高器件或使其搖擺。

3

無參考層間隙

器件周邊到處都是通孔。電源網分解成本地去耦,然后降至電源層,通常提供多個通孔以最大限度減少電感,提高載流容量,同時控制總線可降至內層。所有這些分解最終都會在器件附近完全被鉗住。

每個這些通孔都會在內接地層上產生大于通孔直徑自身的禁入區(qū),提供制造空隙。這些禁入區(qū)很容易在回流路徑上造成中斷。一些通孔彼此靠近則會形成接地層溝,頂層CAD視圖看不見,這將導致情況進一步復雜化。

圖2兩個電源層通孔的接地層空隙可產生重疊的禁入區(qū),并在返回路徑上造成中斷?;亓髦荒苻D道繞過接地層禁入區(qū),形成現在常見的發(fā)射感應路徑問題。

圖2:通孔周圍接地層的禁入區(qū)可能重疊,迫使回流遠離信號路徑。即便沒有重疊,禁入區(qū)也會在接地層形成鼠咬阻抗中斷。

甚至“友好型”接地通孔也會為相關金屬焊盤帶來電路板制造工藝要求的最小尺寸規(guī)格。通孔如果非??拷盘柧€路,就會產生好像頂層接地空隙被老鼠咬掉一塊一樣的侵蝕。圖2是鼠咬示意圖。

由于禁入區(qū)由CAD軟件自動生成,通孔在系統(tǒng)電路板上的使用又很頻繁,因此先期布局過程幾乎總會出現一些返回路徑中斷問題。

布局評測時要跟蹤每條高速線路,檢查相關回流層以避免中斷。讓所有可在任何區(qū)域產生接地層干擾的通孔更靠近頂層接地空隙是一個不錯的方法。

4

保持差分線路的差分性

回流路徑對信號線路性能至關重要,其應視為信號路徑的一部分。與此同時,差分對通常沒有緊密耦合,回流可能流經相鄰層。兩個回流必須通過相等的電氣路徑布線。

即便在差分對的兩條線路不緊密耦合時,鄰近與共享型設計限制也會讓回流處于相同層。要真正保持低寄生信號,需要更好的匹配。差分組件下接地層的斷流器等任何計劃結構都應是對稱的。

同樣,長度是否匹配可能也會產生信號線路中的波形曲線問題?;亓鞑粫鸩ㄐ吻€問題。一條差分線路的長度匹配情況應在其它差分線路中體現。

5

RF信號線路附近沒有時鐘或控制線路

時鐘和控制線路有時可視為沒什么影響的鄰居,因為其工作速度低,甚至接近DC。不過,其開關特性幾乎接近方波,可在奇數諧波頻率下生成獨特的音調。

方波發(fā)射能源的基本頻率雖然不會產生什么影響,但其銳利的邊緣可能會有影響。在數字系統(tǒng)設計中,轉折頻率可估算必須要考慮的最高頻率諧波,計算方式為:Fknee=0.5/Tr,這里的Tr是上升時間。

請注意,是上升時間,而不是信號頻率。不過銳利邊緣的方波也有強大的高階奇數諧波,其可能只在錯誤頻率下下降并耦合在RF線路上,違反嚴格的傳輸掩模要求。

時鐘和控制線路應由內部接地層或頂層接地灌流(ground pour)與RF信號線路隔離。如果不能使用接地隔離信號,那么線路布線應確保直角交叉。因為時鐘或控制線路發(fā)射的磁通線路會圍繞干擾源線路的電流形成放射柱形等高線,它們將不會在接收器線路中產生電流。

放慢上升時間不但可降低轉折頻率,而且還有助于減少干擾源的干擾,但時鐘或控制線路也可充當接收器線路。接收器線路仍可作為將寄生信號導入器件的導管。

6

使用接地隔離高速線路

微波傳輸帶與帶線大多數都與相鄰接地層耦合。一些通量線路仍沿水平方向散發(fā),并端接于相鄰跡線。一條高速線路或差分對上的音調在下一條跡線上終結,但信號層上的接地灌流會為通量線路帶來較低阻抗的終點,讓鄰近跡線不受音調干擾。

時鐘分布或合成器設備路由出來、用于承載相同頻率的跡線集群可能相鄰而行,因為干擾源音調已經存在于接收器線路上。不過,分組的線路最終會分散。

分散時,應在分散線路之間提供接地灌流,并在其開始分散的地方灌入通孔,以便感應回流沿著額定回流路徑流回。在圖3中,接地島末端的通孔可使感應電流流到參考層上。接地灌流上其它通孔之間的間隔不要超過一個波長的十分之一,以確保接地不會成為共振結構。

圖3:差分線路分散處的頂層接地通孔為回流提供流動路徑。

7

不要在噪聲較大的電源層進行RF線路布線

音調進入電源層就會擴散到每個地方。如果雜散音調進入電源、緩沖器、混頻器、衰減器和振蕩器,就會對干擾頻率進行調制。

同樣,當電源到達電路板時,它還沒有徹底被清空而實現對RF電路系統(tǒng)的驅動。應最大限度減少RF線路在電源層的暴露,特別是未過濾的電源層。

鄰近接地的大型電源層可創(chuàng)建高質量嵌入式電容,使寄生信號衰減,并用于數字通信系統(tǒng)與某些RF系統(tǒng)。另一種方法是使用最小化電源層,有時更像是肥大跡線而不能說是層,這樣RF線路更容易徹底避開電源層。

這兩種方法都可行,不過決不能將二者的最差特性湊在一起,也就是既使用小型電源層,又在頂部走線RF線路。

8

讓去耦靠近器件

去耦不僅有助于避免雜散噪聲進入器件,還可幫助消除器件內部生成的音調,避免其耦合到電源層上。去耦電容越靠近工作電路系統(tǒng),效率就越高。本地去耦受電路板跡線的寄生阻抗干擾較小,較短的跡線支持較小的天線,減少有害音調發(fā)射。

電容器安放要結合最高自共振頻率,通常最小值、最小外殼尺寸、最靠近器件,以及越大的電容器,離器件越遠。在RF頻率下,電路板背面的電容器會產生通孔串連接地路徑的寄生電感,損失大量噪聲衰減優(yōu)勢。

9

總結

通過電路板布局評測,我們可發(fā)現可能發(fā)射或接收雜散RF音調的結構。要跟蹤每一條線路,有意識地明確其回流路徑,確保它能夠與線路并行,特別是要徹底檢查過渡。

此外,還要將潛在干擾源與接收器隔離。按照一些簡單直觀的規(guī)則降低寄生信號,可加速產品發(fā)布,降低調試成本。

責任編輯:lq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 電感器
    +關注

    關注

    20

    文章

    2333

    瀏覽量

    70585
  • 接地
    +關注

    關注

    7

    文章

    773

    瀏覽量

    45698
  • 寄生信號
    +關注

    關注

    0

    文章

    10

    瀏覽量

    8478

原文標題:RF電路寄生信號如何降低,這8條規(guī)則收藏好了!

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    過孔寄生參數對PCB電路板性能有什么影響

    過孔寄生參數對PCB電路板性能有著顯著的影響,主要體現在以下幾個方面。
    的頭像 發(fā)表于 11-30 15:23 ?360次閱讀

    深入解析晶振時鐘信號干擾源:寄生電容、雜散電容與分布電容

    設計和PCB布局過程中,對寄生電容、雜散電容和分布電容的考慮和處理是至關重要的。特別是在處理高頻信號如晶振時鐘信號時,通過上述措施可以有效減小這些電容效應對
    發(fā)表于 09-26 14:49

    單級小信號 RF 放大器設計

    本文要點小信號RF放大器的用途。用于小信號RF放大器的分壓器晶體管偏置電路。單級小信號
    的頭像 發(fā)表于 08-30 12:20 ?410次閱讀
    單級小<b class='flag-5'>信號</b> <b class='flag-5'>RF</b> 放大器設計

    昆山精鼎電子射頻電路PCB設計技巧

    布局。 器件位置布局的關鍵是固定位于RF路徑上的元器件,通過調整其方向,使RF路徑的長度最小,并使輸入遠離輸出,盡可能遠地分離高功率電路和低
    發(fā)表于 08-20 11:44

    超全PCB布局布線規(guī)則,一文全搞定!

    一、布局 元器件布局的10條規(guī)則 1、遵照“先大后小,先難后易”的布置原則,即重要的單元電路、核心元器件應當優(yōu)先布局。 2、
    的頭像 發(fā)表于 07-17 15:45 ?2149次閱讀
    超全PCB<b class='flag-5'>布局</b>布線<b class='flag-5'>規(guī)則</b>,一文全搞定!

    非常實用的PCB布局布線規(guī)則,畫出美而高性能的板子

    一、布局 元器件布局的10條規(guī)則 1、遵照“先大后小,先難后易”的布置原則,即重要的單元電路、核心元器件應當優(yōu)先布局。 2、
    發(fā)表于 07-17 15:43

    沒開玩笑!高速信號不能參考電源網絡這條規(guī)則,其實很難做到

    ?這難道很難做到嗎?PCB的設計和疊層圖都給你截出來了,只要疊層夠,這一點都不難??! 是的,高速信號線不能參考電源平面這一條規(guī)則是很容易滿足的,但是大家再認真看看我們的題目是怎么說的?是“高速信號不能
    發(fā)表于 05-28 14:56

    降低RF電路寄生信號個設計規(guī)則

    RF產品電路布局要想降低寄生信號,需要
    的頭像 發(fā)表于 04-24 08:05 ?970次閱讀
    <b class='flag-5'>降低</b><b class='flag-5'>RF</b><b class='flag-5'>電路</b><b class='flag-5'>寄生</b><b class='flag-5'>信號</b>的<b class='flag-5'>八</b>個設計<b class='flag-5'>規(guī)則</b>

    什么是寄生電感?如何計算過孔的寄生電感?

    在PCB(PrintedCircuitBoard,印刷電路板)設計中,過孔寄生電感是一個重要的考慮因素。當電流通過PCB的過孔時,由于過孔的幾何形狀和布局,會產生一定的寄生電感。這種
    的頭像 發(fā)表于 03-15 08:19 ?2321次閱讀
    什么是<b class='flag-5'>寄生</b>電感?如何計算過孔的<b class='flag-5'>寄生</b>電感?

    詳解MOS管的寄生電感和寄生電容

    寄生電容和寄生電感是指在電路中存在的非意圖的電容和電感元件。 它們通常是由于電路布局、線路長度、器件之間的物理距離等因素引起的。
    的頭像 發(fā)表于 02-21 09:45 ?2599次閱讀
    詳解MOS管的<b class='flag-5'>寄生</b>電感和<b class='flag-5'>寄生</b>電容

    pcb設計布局布線原則及規(guī)則

    一站式PCBA智造廠家今天為大家講講pcb設計布局布線原則及規(guī)則有哪些?PCB設計六大布線規(guī)則。在PCB設計中,布線是至關重要的一步。合理有效的布線能夠保證電路的穩(wěn)定性和可靠性,避免
    的頭像 發(fā)表于 01-22 09:23 ?2137次閱讀

    PCB寄生電容的影響 PCB寄生電容計算 PCB寄生電容怎么消除

    寄生電容有一個通用的定義:寄生電容是存在于由絕緣體隔開的兩個導電結構之間的虛擬電容(通常不需要的),是PCB布局中的一種效應,其中傳播的信號表現得好像就是電容,但其實并不是真正的電容。
    的頭像 發(fā)表于 01-18 15:36 ?3122次閱讀
    PCB<b class='flag-5'>寄生</b>電容的影響 PCB<b class='flag-5'>寄生</b>電容計算 PCB<b class='flag-5'>寄生</b>電容怎么消除

    PCB設計10元器件布局與17布線規(guī)則

    布局應盡量滿足以下要求:總的連線盡可能短,關鍵信號線短;高電壓、大電流信號與小電流,低電壓的弱信號完全分開;模擬
    發(fā)表于 01-18 15:16 ?601次閱讀

    PCB布線既簡單又復雜,總結6條規(guī)則送給你

    自動布線的布通率,依賴于良好的布局,布線規(guī)則可以預先設定,包括走線的彎曲次數、導通孔的數目、步進的數目等。一般先進行探索式布經線,快速地把短線連通,然后進行迷宮式布線,先把要布的連線進行全局的布線路徑優(yōu)化,它可以根據需要斷開已布的線。
    發(fā)表于 01-16 15:12 ?1016次閱讀

    PCB布線12條規(guī)則

    環(huán)路規(guī)則,即信號線與其回路構成的環(huán)面積要盡可能小,環(huán)面積越小,對外的輻射越少,接收外界的干擾也越小。針對這一規(guī)則,在地平面分割時,要考慮到地平面與重要信號走線的分布,防止由于地平面開槽
    發(fā)表于 01-09 16:02 ?359次閱讀
    PCB布線12<b class='flag-5'>條規(guī)則</b>