0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

時鐘信號為什么那么重要?

電子設計 ? 來源:一博科技 ? 作者:陳德恒 ? 2021-04-19 13:52 ? 次閱讀

“布線空間太小啦,內(nèi)層走不下了,我走一些線去表底層吧?!?/p>

“不行,這個產(chǎn)品要過EMC檢測的?!?/p>

“你看板子上已經(jīng)密密麻麻都是線,好多都做到2W了,這還沒繞線呢,實在不行要加到八層板了!”

“呃???好吧,那走一些去表底層吧,但是一定要保證時鐘信號和DQS信號走內(nèi)層,間距一定要做到3W以上,四面要包地,包地線地孔間距不能大于100mil??????”

“?????? ”

以上的對話大家應該都碰到過吧?確實在大量的工程實踐中,時鐘信號是最容易出問題的。特別是在過EMC的時候,只要有問題,第一反應就是時鐘。

那除去時鐘信號本身在系統(tǒng)中占的重要地位之外,到底是什么讓時鐘信號如此的金貴呢?

有一種說法是時鐘信號的上升沿會比數(shù)據(jù)信號陡,事實是這樣的嗎?

讓我們來看一下MT41J256M16V80A顆粒的情況,藍色的是DQS信號,紅色是DQ信號。兩條曲線完全就是重合的啊,看來時鐘信號的上升沿并不比數(shù)據(jù)信號的陡嘛。

那么問題出在哪兒呢?

我們知道,時鐘信號是一個脈沖信號,而數(shù)據(jù)信號是偽隨機碼。在較長的時間軸上他們表現(xiàn)出來的形態(tài)是這樣子的:

“時鐘信號的上升下降沿比數(shù)據(jù)信號的多!所以它的干擾大?!?/p>

好吧,可以這樣解釋。但是“高速先生”是不會只滿足于給出一個這樣的結論的。

讓我們把視角從時域轉移到頻域。將時鐘信號和數(shù)據(jù)信號做傅里葉變換后:

是的,數(shù)據(jù)信號的頻譜均勻分布在5倍帶寬的頻帶上,而時鐘信號的頻譜則集中在信號的倍頻處。

連續(xù)的幾米高的浪花可以用來沖浪,而突然的一個十幾米的浪,可就是海嘯了。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • emc
    emc
    +關注

    關注

    170

    文章

    3925

    瀏覽量

    183271
  • 時鐘信號
    +關注

    關注

    4

    文章

    449

    瀏覽量

    28571
收藏 人收藏

    評論

    相關推薦

    在SPI雙機通信中,時鐘信號由主機提供,那么從機向主機發(fā)送數(shù)據(jù)時需要時鐘信號嗎?

    在SPI雙機通信中,時鐘信號由主機提供,那么從機向主機發(fā)送數(shù)據(jù)時需要時鐘信號嗎?從機是怎樣通知主機產(chǎn)生
    發(fā)表于 03-14 06:49

    使用TXB0108時,時鐘信號為什么會改變?

    我在使用TXB0108時,遇到如下問題:100M的晶振產(chǎn)生3.3V,100MHZ的時鐘信號輸入B1,然后從A1輸出的信號幅值是1.8V,但時鐘信號
    發(fā)表于 12-31 07:44

    時鐘重要

    什么是時鐘?時鐘是單片機運行的基礎,時鐘信號推動單片機內(nèi)各個部分執(zhí)行相應的指令。時鐘系統(tǒng)就是CPU的脈搏,決定cpu速率,像人的心跳一樣 只
    發(fā)表于 08-13 07:31

    時鐘系統(tǒng)的重要

    時鐘系統(tǒng)就是CPU的脈搏,像人的心跳一樣,重要性不言而喻。由于STM32本身十分復雜,外設非常多,但并不是所有的外設都需要系統(tǒng)時鐘那么高的頻率,比如看門狗以及RTC只需要幾十k的
    發(fā)表于 08-20 07:59

    異步信號的處理真的有那么神秘嗎

    說到異步時鐘域的信號處理,想必是一個FPGA設計中很關鍵的技術,也是令很多工程師對FPGA望 而卻步的原因。但是異步信號的處理真的有那么神秘嗎?那么
    發(fā)表于 11-04 08:03

    同步信號為鋸齒波的觸發(fā)電路

    同步信號為鋸齒波的觸發(fā)電路 相控電
    發(fā)表于 06-24 23:05 ?1.5w次閱讀
    同步<b class='flag-5'>信號為</b>鋸齒波的觸發(fā)電路

    時鐘抖動和時鐘偏斜講解

    系統(tǒng)時序設計中對時鐘信號的要求是非常嚴格的,因為我們所有的時序計算都是以恒定的時鐘信號為基準。但實際中時鐘
    的頭像 發(fā)表于 04-04 09:20 ?3679次閱讀

    芯片為什么要時鐘信號?

    ,CPU/Clock 作為芯片中的核心,是需要時鐘信號的。 那么,什么是時鐘信號? 時鐘
    的頭像 發(fā)表于 09-15 16:28 ?2819次閱讀

    時鐘信號怎么產(chǎn)生的

    時鐘信號怎么產(chǎn)生的 時鐘信號是一種重要信號,它在電子設備中廣泛應用。
    的頭像 發(fā)表于 09-15 16:28 ?2561次閱讀

    iic的時鐘信號哪里來的?

    是數(shù)據(jù)信號(SDA)。SCL信號是在IIC通信中非常重要的一個信號,它確定了數(shù)據(jù)的傳輸速率以及同步時序。 IIC時鐘
    的頭像 發(fā)表于 09-19 17:16 ?1943次閱讀

    高速信號為啥要走表層?

    高速信號為啥要走表層?
    的頭像 發(fā)表于 12-05 15:16 ?596次閱讀
    高速<b class='flag-5'>信號為</b>啥要走表層?

    什么是時鐘信號?數(shù)字電路的時鐘信號是怎么產(chǎn)生呢?

    什么是時鐘信號?數(shù)字電路的時鐘信號是怎么產(chǎn)生呢? 時鐘信號,也稱為
    的頭像 發(fā)表于 01-25 15:40 ?1.1w次閱讀

    芯片為什么要時鐘信號 時鐘芯片的作用是什么?

    基準,使得整個芯片能夠以協(xié)調(diào)一致的方式進行工作。 時鐘信號重要性主要表現(xiàn)在以下幾個方面: 1. 同步功能:芯片內(nèi)部的各個模塊需要以同步的方式進行操作,以確保數(shù)據(jù)的準確傳輸和處理。時鐘
    的頭像 發(fā)表于 01-29 18:11 ?4257次閱讀

    測量時鐘信號的時候探頭帶寬如何選擇

    確保能夠準確捕捉到信號的高頻成分。例如,如果被測時鐘信號的最高頻率為100 MHz,那么選擇具有300 MHz或更高帶寬的探頭是合適的。 2. 測量精度:較高的探頭帶寬通常伴隨著更好的
    的頭像 發(fā)表于 04-15 10:27 ?876次閱讀
    測量<b class='flag-5'>時鐘</b><b class='flag-5'>信號</b>的時候探頭帶寬如何選擇

    時鐘信號的驅(qū)動是什么

    在數(shù)字電路設計中,時鐘信號扮演著至關重要的角色。理想的時鐘信號是一串無限連續(xù)的脈沖序列,除了電平要求外,其邊沿應非常陡峭,有些系統(tǒng)還要求
    的頭像 發(fā)表于 09-13 14:18 ?429次閱讀