0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

降低PCB設(shè)計EMI的方法

汽車電子工程知識體系 ? 來源:面包板社區(qū) ? 作者:面包板社區(qū) ? 2020-10-10 11:36 ? 次閱讀

基本原理:

電源和地平面提供屏蔽

頂層和底層的地平面至少可以把多層板設(shè)計中的輻射降低10dB

PCB中器件的擺放-將模擬系統(tǒng)和數(shù)字系統(tǒng)離得盡可能遠

使用合適的去耦電容可以降低電源/地平面的噪聲, 并由此來消弱來自這些平面的EMI

保持信號走線遠離PCB的邊緣

避免在PCB走線中使用直角

PCB走線會由于反射在基頻和數(shù)倍諧波內(nèi)引起諧振

PCB設(shè)計獲得最好的性能

隨著放大器轉(zhuǎn)換器的提升,在PCB設(shè)計中獲得所需要的性能是一種挑戰(zhàn)

在設(shè)計之前進行布線指導(dǎo)和設(shè)計要點的培訓(xùn)會節(jié)取很多調(diào)試的時間

混合信號的布線技術(shù)

小信號的布線技術(shù)

數(shù)字電流通過模擬回路的返回路徑會導(dǎo)致錯誤的電壓

混合信號IC(較低的數(shù)字電流)的的接地:多板設(shè)計

星形接地-分離的模擬和數(shù)字地平面

地平面的特征

在同一塊板子上,無線數(shù)字信號經(jīng)常會有較高的數(shù)字邏輯,例如高增益的RF電路

屏蔽和接地對于接收端的設(shè)計是非常有效的

輻射在源端就應(yīng)該被屏蔽掉

地平面電流應(yīng)該回到源端

電源電流會通過最小電阻和電感路徑回到源端

至少有一層完整的地平面

一個完整的PCB層是一個連續(xù)的地導(dǎo)體

提供最小的電阻和電感,但它不并不能解決所有的地平面問題

地平面的割裂會提高或者降低回路的性能-這里沒有通用的規(guī)則

消除可能的接地回路


布線中特別需要關(guān)心的是數(shù)字返回電流不要通過板子中的模擬區(qū)域

怎樣充分利用你的地平面

提供盡可能多的地平面

尤其是在高頻走線的下面

盡可能使用較厚的金屬板

降低電阻并提高散熱

幫助降低由趨膚效應(yīng)引起的損耗

安裝上升時間較快或高頻的器件時應(yīng)盡可能的貼近板子

盡量不要使用加鉛的器件

盡量找出對于地平面來說是最危險的器件以降低壓降

將模擬電路圈禁在一個區(qū)域內(nèi),然后將數(shù)字電路放在另外一個區(qū)域內(nèi)

避免將數(shù)字回路與模擬回路離得較近,這樣有助于避免數(shù)字噪聲耦合到模擬線上

完整地平面接地舉例

高速轉(zhuǎn)換器PCB板的單個

GND層

頂層與底層的空地方用

GND覆蓋,不要變成無連接的孤立銅區(qū)

盡可能的利用via連接2個或多個GND層,但不要將平面切碎

例子

頂層是完整的地平面

底層有一條走線通過RF連

接器邊到負(fù)載

返回電流從負(fù)載流回接收端, 位于走線的正上方

分割地平面舉例

接地回路由兩個分割開的地平面引入

例如一個數(shù)字線路以1v/ns開關(guān),10pf的負(fù)載將會產(chǎn)生10mA的瞬態(tài)電流

如果6條線路同時開關(guān),回路上將會有160mA的開關(guān)電流

接地-DC電流 VS AC電流

單一地平面和分割地平面

對于高速轉(zhuǎn)換器布線(>10Mhz)

使用單點GND層,沒有AGND與

DGND的區(qū)別

分開的AGND和DGND連接到同一點一般只在低速設(shè)計中使用

(低于1Mhz)

一些分割線能夠切開不同的區(qū)域, 但連接關(guān)系線必須寬于于器件(>10mmwidth),并且不能有別的信號線跨越他

如果要考慮所有的頻率范圍(比如從DC至50Mhz),那地平面的設(shè)計就需要就實際情況來研究

例子

在一個破裂的地平面上,返回電流總是順著最小阻抗路徑返回

在DC,電流順著最小電阻路徑返回,隨著頻率的升高,電流順著最小電感路徑返回

因為會有回路電感的存在,可能會引起EMI/RFI的問題

優(yōu)秀的器件擺放與切割線

將模擬區(qū)域,混合信號區(qū)域和數(shù)字區(qū)域分割開

輸入與輸出沒有交叉

時鐘區(qū)域是一個單獨的區(qū)域

供電電源是一個單獨的區(qū)域,尤其是DC-DC區(qū)域

DC-DC在一個角落,最好在另外一塊PCB板上

DC-DC必須使用分割線

大電容最好放置在角落,或靠近PCB的邊緣

供電系統(tǒng)的優(yōu)先規(guī)則

一個Card-entry的濾波器對于模擬系統(tǒng)中的中低頻段噪聲濾除是非常有好處的。

高性能的模擬電源系統(tǒng)使用線性調(diào)節(jié)器,其優(yōu)先級如下:

AC linepower

Battery powersystems

DC-DC power conversionsystems

記住電解電容器阻抗隨頻率變化而變化

DC-DC 電源濾波

開關(guān)調(diào)節(jié)器應(yīng)該盡量避免,如果不行…

控制噪聲

提高布線和鋪地的質(zhì)量

考慮EMI

不建議DC-DC供電系統(tǒng)和模擬供電系統(tǒng)一樣,至少要增加LDO

DC-DC供電可以和數(shù)字供電的ADC或 MCV(ADuC702x)一樣

DC-DC應(yīng)該遠離ADC(OrADuc702x)

C-L-C婆婆器應(yīng)靠近DC-DC

每個Powerpin附近需要一個0.1uf的電容

在電源平面鋪一個較大的3.3v平面有很大幫助

責(zé)任編輯人:CC

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • emi
    emi
    +關(guān)注

    關(guān)注

    53

    文章

    3590

    瀏覽量

    127726
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    394

    文章

    4689

    瀏覽量

    85699

原文標(biāo)題:優(yōu)秀PCB設(shè)計之降低PCB的EMI

文章出處:【微信號:QCDZYJ,微信公眾號:汽車電子工程知識體系】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    高速PCB設(shè)計EMI防控手冊:九大關(guān)鍵步驟詳解

    一站式PCBA智造廠家今天為大家講講高速PCB設(shè)計EMI有什么規(guī)則?高速PCB設(shè)計EMI九大關(guān)鍵規(guī)則。隨著電子產(chǎn)品信號上升沿時間的縮短和信號頻率的提高,電磁干擾(
    的頭像 發(fā)表于 12-24 10:08 ?95次閱讀

    PCB設(shè)計中的Stub對信號傳輸?shù)挠绊?/a>

    PCB設(shè)計中應(yīng)盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中的Stub對信號傳輸?shù)挠绊? />    </a>
</div>                            <div   id=

    PCB板EMC/EMI的設(shè)計技巧

    隨著 IC 器件集成度的提高、設(shè)備的逐步小型化和器件的速度愈來愈高, 電子產(chǎn)品中的 EMI 問題也更加嚴(yán)重。從系統(tǒng)設(shè)備 EMC/EMI 設(shè)計的觀點來看,在設(shè)備的PCB 設(shè)計階段處理好 EMC/
    發(fā)表于 11-18 15:02 ?3次下載

    HDMI模塊的PCB設(shè)計

    在前面各類設(shè)計的理論講解、設(shè)計實操講解、以及軟件操作的講解的過后,粉絲后臺反饋想結(jié)合前面三種類型進行整體學(xué)習(xí)—模塊設(shè)計,本期推出第一章HDMI模塊的PCB設(shè)計,后續(xù)會繼續(xù)更新各類模塊的PCB設(shè)計教學(xué),以及PCB設(shè)計理論、設(shè)計技巧
    的頭像 發(fā)表于 10-22 14:16 ?587次閱讀

    高速PCB設(shè)計指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號完整性問題的風(fēng)險,這種問題通常與高速數(shù)字設(shè)計相關(guān)。高速PCB設(shè)計和布局專注于創(chuàng)建不易受信號完整性、電源完整性和EMI/EMC問題影響的電路板設(shè)計。雖然沒有
    的頭像 發(fā)表于 10-18 14:06 ?806次閱讀
    高速<b class='flag-5'>PCB設(shè)計</b>指南

    專業(yè)PCB設(shè)計,高速PCB設(shè)計,PCB設(shè)計外包, PCB Layout,PCB Design,PCB畫板公司,PCB設(shè)計公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計,高速PCB設(shè)計,PCB設(shè)計外包, PCB Layout,PCB Design,PCB
    發(fā)表于 10-13 15:48

    PCB設(shè)計中怎么降低EMC

    PCB(印刷電路板)設(shè)計中,降低電磁兼容性(EMC)問題是一個至關(guān)重要的環(huán)節(jié)。EMC問題主要涉及電磁干擾(EMI)和電磁敏感度(EMS)兩個方面,其中EMI是指設(shè)備或系統(tǒng)在其正常工作
    的頭像 發(fā)表于 10-09 11:47 ?376次閱讀

    如何將TRIZ應(yīng)用于PCB設(shè)計的優(yōu)化階段?

    隨著技術(shù)的不斷進步和市場競爭的日益激烈,如何高效、創(chuàng)新地優(yōu)化PCB設(shè)計,以降低成本、提升性能、縮短上市周期,成為了工程師們共同面臨的挑戰(zhàn)。TRIZ(Theory of Inventive
    的頭像 發(fā)表于 09-04 16:40 ?384次閱讀

    PCB設(shè)計PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計PCB制板有什么關(guān)系?PCB設(shè)計PCB制板的關(guān)系。PCB設(shè)計和制板是
    的頭像 發(fā)表于 08-12 10:04 ?518次閱讀

    PCB設(shè)計的EMC有哪些注意事項

    是否滿足ESD或者EMI防護設(shè)計要求,撇開原理圖設(shè)計,PCB設(shè)計一般需要我們從PCB布局和PCB布線兩個方面進行審查,接下來為大家介紹關(guān)于PCB
    的頭像 發(fā)表于 06-12 09:49 ?624次閱讀

    儲能PCB設(shè)計與制造思考 探討儲能PCB設(shè)計與制造中的關(guān)鍵要素

    建議采用多層PCB設(shè)計,以提供更多的布線層和地層。這有助于降低電阻、電感和噪聲,并提高PCB的抗干擾能力。在儲能系統(tǒng)中,信號的穩(wěn)定傳輸是至關(guān)重要的,因此合理的PCB層次結(jié)構(gòu)設(shè)計非常必要
    發(fā)表于 05-14 11:25 ?1098次閱讀
    儲能<b class='flag-5'>PCB設(shè)計</b>與制造思考 探討儲能<b class='flag-5'>PCB設(shè)計</b>與制造中的關(guān)鍵要素

    這幾招教你解決PCB設(shè)計中的電磁干擾(EMI)問題

    作為電子設(shè)計中重要組成部分,在PCB設(shè)計中出現(xiàn)電磁問題時如何解決呢?本文將從多方面細(xì)節(jié)探討問題要點,可以采取以下解決辦法來降低或消除電磁干擾(EMI): 1.合理的PCB設(shè)計: 盡量采
    發(fā)表于 05-08 14:39 ?3057次閱讀

    多層pcb設(shè)計如何過孔的原理

    一站式PCBA智造廠家今天為大家講講如何實現(xiàn)多層PCB的過孔?多層pcb設(shè)計過孔的方法。在現(xiàn)代電子行業(yè)中,多層PCB設(shè)計已經(jīng)成為常見且重要的技術(shù)。多層
    的頭像 發(fā)表于 04-15 11:14 ?991次閱讀

    PCB設(shè)計阻抗不連續(xù)的原因及解決方法

    一站式PCBA智造廠家今天為大家講講如何解決pcb設(shè)計阻抗不連續(xù)的問題?解決PCB設(shè)計中的阻抗不連續(xù)的方法。當(dāng)涉及到PCB(Printed Circuit Board)設(shè)計時,阻抗一直
    的頭像 發(fā)表于 03-21 09:32 ?711次閱讀

    EMC之PCB設(shè)計技巧

    降低EMI的一個重要途徑是設(shè)計PCB接地層。步是使PCB電路板總面積內(nèi)的接地面積盡可能大,這樣可以減少發(fā)射、串?dāng)_和噪聲。將每個元器件連接到接地點或接地層時必須特別小心,如果不這樣做,就
    發(fā)表于 01-16 15:17 ?388次閱讀
    EMC之<b class='flag-5'>PCB設(shè)計</b>技巧