0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何看待高密度PCB設(shè)計(jì)的DFM規(guī)則

PCB線路板打樣 ? 來(lái)源:上海韜放電子 ? 作者:上海韜放電子 ? 2021-01-14 11:30 ? 次閱讀

高密度PCB設(shè)計(jì)遵循在集成電路中看到的相同趨勢(shì),在集成電路中,更多功能封裝在更小的空間中。這些板上較小的間距使精確制造變得更加困難,這對(duì)您的高密度PCB設(shè)計(jì)提出了重要的DFM規(guī)則。

現(xiàn)在,借助A-SAP?工藝,您可以將走線寬度和間距減小至1 mil,從而可以從極細(xì)間距的BGA進(jìn)行緊密的逃生布線。通過(guò)專注于減小走線寬度和間距,該過(guò)程可以去除堆疊中的一些內(nèi)部層,從而抵消了該過(guò)程的總體成本。

采用緊密的BGA布線,PCB設(shè)計(jì)的復(fù)雜性會(huì)迅速增加。A-SAP?流程會(huì)重置該技術(shù)曲線。想象一下一個(gè)12層設(shè)計(jì),需要三個(gè)連續(xù)的層壓循環(huán),使用3 mil的線寬和間距。這種設(shè)計(jì)是復(fù)雜且昂貴的。每個(gè)層壓周期都會(huì)顯著增加成本并降低產(chǎn)量?,F(xiàn)在,重新想象一下,以一百萬(wàn)密耳的行距和間距進(jìn)行布線的能力??梢杂肁-SAP?層替換這12層中的4層,僅此更改就消除了原來(lái)的12層中的4層,也許更令人興奮的是,現(xiàn)在可以通過(guò)單個(gè)層壓工藝構(gòu)建PCB。這大大降低了該設(shè)計(jì)的復(fù)雜性和成本。

一毫米走線和空間布線的能力也會(huì)對(duì)空間,重量和包裝產(chǎn)生重大影響,當(dāng)我們努力將越來(lái)越復(fù)雜的電子設(shè)備裝在越來(lái)越小的封裝中時(shí),許多應(yīng)用都在為之奮斗。PCB的整體長(zhǎng)度和寬度可以減小。可以減少所需層的數(shù)量,這又減少了整體厚度和重量。在許多情況下,整體大小和層數(shù)都可以減少。從另一個(gè)角度來(lái)看這也很有趣。使用一百萬(wàn)密耳的線和空間,可以在現(xiàn)有的占地面積上添加哪些其他電子功能?

傳統(tǒng)上,使用減法蝕刻工藝在剛性PCB,柔性電路和剛性-柔性結(jié)構(gòu)上創(chuàng)建電路圖案。該過(guò)程從覆銅層壓板開(kāi)始,并通過(guò)一系列過(guò)程步驟,從該面板上蝕刻掉所有不必要的銅,從而留下所需的電路圖案。通常,此過(guò)程僅限于三百萬(wàn)密耳的行和空間。

A-SAP?工藝始于從基礎(chǔ)電介質(zhì)材料中完全蝕刻掉銅。電介質(zhì)涂有LMI?,通過(guò)化學(xué)鍍銅處理,通過(guò)成像處理和通過(guò)電解銅處理,以形成所需的電路圖案。因?yàn)檫@是加性的,所以特征尺寸可能比減法蝕刻小得多,并且由于消除了蝕刻過(guò)程的梯形效應(yīng),因此提高了RF性能。

創(chuàng)建電路圖案后,將以與當(dāng)前處理典型PCB層相同的方式處理PCB層。A-SAP?工藝與已經(jīng)用于減法蝕刻制造的成像和化學(xué)工藝相集成,從而降低了將工藝引入內(nèi)部的資本支出要求。清潔度和處理變得更加關(guān)鍵,實(shí)施此工藝的PCB制造商評(píng)論說(shuō),這兩個(gè)方面的改進(jìn)有助于整體良率的提高,包括采用減性蝕刻工藝構(gòu)建的層。

目前,尚無(wú)針對(duì)A-SAP?流程的標(biāo)準(zhǔn)設(shè)計(jì)規(guī)則,制造商正在倡導(dǎo)采用協(xié)作方法進(jìn)行設(shè)計(jì)。早期的設(shè)計(jì)已經(jīng)涵蓋了全部范圍,從簡(jiǎn)單的單層設(shè)計(jì)(具有2 mil線和1 mil的空間)到復(fù)雜的,堆疊的微孔,多層層壓設(shè)計(jì)(在混合材料上),都增加了100 mil的線和空間的復(fù)雜性。已經(jīng)很困難的構(gòu)建。正在做一些工作,以幫助采用最佳實(shí)踐以最佳方式布線小間距零件。與任何新技術(shù)一樣,制造過(guò)程和可制造性設(shè)計(jì)也存在學(xué)習(xí)曲線。這是一個(gè)更具創(chuàng)造性的思考的機(jī)會(huì),可以確定一百萬(wàn)跡線和空間的可能性和應(yīng)用。

雖然將跡線寬度和間距減小到1 mil有一些好處,但對(duì)于高密度PCB設(shè)計(jì),還有一些未解決的DFM問(wèn)題。盡管BGA逃逸布線更容易,但HDI板仍存在新的設(shè)計(jì)問(wèn)題。

用一百萬(wàn)密耳的行距和間距可以增加孔的大小,從而增加材料的厚度或使用機(jī)械鉆孔而不是激光鉆孔嗎?

1密耳的線和空間是否可以讓您保持交錯(cuò)的微孔,而不是被迫堆疊微孔結(jié)構(gòu)?

您是否使用所有A-SAP?層?

您是否使用選擇性的A-SAP?層?這種方法有什么優(yōu)勢(shì)?

在兩百萬(wàn)英里的行距和空間上是否具有布線優(yōu)勢(shì)?

使用A-SAP?工藝在外層具有3密耳線和間距是否有產(chǎn)量?jī)?yōu)勢(shì)(通常是產(chǎn)量和能力方面的問(wèn)題)?

您可以在物理上以更細(xì)的線和空間將PCB布線的尺寸縮小多少?

您可以消除幾層?

可以消除多少個(gè)連續(xù)的層壓周期?
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23099

    瀏覽量

    397913
  • DFM
    DFM
    +關(guān)注

    關(guān)注

    8

    文章

    464

    瀏覽量

    28203
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    高速PCB設(shè)計(jì)指南的高密度(HD)電路設(shè)計(jì)

    高速PCB設(shè)計(jì)指南的高密度(HD)電路設(shè)計(jì)   本文介紹,許多人把芯片規(guī)模的BGA封裝看作是由便攜式電
    發(fā)表于 03-21 18:24 ?1039次閱讀

    高速高密度多層PCB設(shè)計(jì)和布局布線技術(shù)

    高速高密度多層PCB設(shè)計(jì)和布局布線技術(shù)
    發(fā)表于 08-12 10:47

    如何去面對(duì)高速高密度PCB設(shè)計(jì)的新挑戰(zhàn)?

    如何去面對(duì)高速高密度PCB設(shè)計(jì)的新挑戰(zhàn)?
    發(fā)表于 04-23 06:18

    高速高密度PCB設(shè)計(jì)的關(guān)鍵技術(shù)問(wèn)題是什么?

    本文介紹高速高密度PCB設(shè)計(jì)的關(guān)鍵技術(shù)問(wèn)題(信號(hào)完整性、電源完整性、EMC /EM I和熱分析)和相關(guān)EDA技術(shù)的新進(jìn)展,討論高速高密度PCB設(shè)計(jì)的幾種重要趨勢(shì)。
    發(fā)表于 04-25 07:07

    高速高密度PCB 設(shè)計(jì)中電容器的選擇

    高速高密度PCB 設(shè)計(jì)中電容器的選擇 摘要:電容器在電子電路中有重要而廣泛的用途。與傳統(tǒng)的 PCB 設(shè)計(jì)相比,高速高密度PCB 設(shè)計(jì)面臨很
    發(fā)表于 11-18 11:19 ?20次下載

    高密度PCB(HDI)檢驗(yàn)標(biāo)準(zhǔn)

    高密度PCB(HDI)檢驗(yàn)標(biāo)準(zhǔn) 術(shù)語(yǔ)和定義 HDI:High Density Interconnect,高密度互連,也稱BUM(Build-up Multilayer或Build-up
    發(fā)表于 11-19 17:35 ?58次下載

    高速高密度PCB設(shè)計(jì)的新挑戰(zhàn)概述

    高速高密度PCB設(shè)計(jì)的新挑戰(zhàn)概述 如何利用先進(jìn)的EDA工具以及最優(yōu)化的方法和流程,高質(zhì)量、高效率的完成設(shè)計(jì),已經(jīng)成為系統(tǒng)廠商和設(shè)計(jì)工程師不得不
    發(fā)表于 03-13 15:16 ?536次閱讀
    高速<b class='flag-5'>高密度</b><b class='flag-5'>PCB設(shè)計(jì)</b>的新挑戰(zhàn)概述

    高速高密度PCB的RE問(wèn)題

    隨著信號(hào)上升時(shí)間(下降時(shí)間)越來(lái)越短, PCB 的RE越來(lái)越嚴(yán)重,已逐步成為影響產(chǎn)品EMC性能的重要因素之一,PCB設(shè)計(jì)過(guò)程中必須采取綜合措施抑制RE。從高速高密度PCB設(shè)計(jì)的角度,總
    發(fā)表于 08-15 10:41 ?0次下載
    高速<b class='flag-5'>高密度</b><b class='flag-5'>PCB</b>的RE問(wèn)題

    高速高密度PCB的SI問(wèn)題

    隨著數(shù)字電子產(chǎn)品向高速高密度發(fā)展,SI問(wèn)題逐漸成為決定產(chǎn)品性能的因素之一,高速高密度PCB設(shè)計(jì)必須有效應(yīng)對(duì)SI問(wèn)題。在PCB級(jí),影響SI的3個(gè)主要方面是互聯(lián)阻抗不連續(xù)引起的反射、鄰
    發(fā)表于 09-09 11:00 ?0次下載
    高速<b class='flag-5'>高密度</b><b class='flag-5'>PCB</b>的SI問(wèn)題

    高速高密度PCB設(shè)計(jì)的4個(gè)技巧

    在固定電路板尺寸的情況下,如果設(shè)計(jì)中需要更多的功能,往往需要增加PCB的軌道密度,但這可能會(huì)導(dǎo)致軌道的相互干擾增強(qiáng),軌道也是如此薄,使阻抗無(wú)法降低。 。在設(shè)計(jì)高速,高密度PCB時(shí)要注意
    的頭像 發(fā)表于 08-01 09:05 ?4496次閱讀

    高速高密度PCB設(shè)計(jì)面臨著什么挑戰(zhàn)

    面對(duì)高速高密度PCB設(shè)計(jì)的挑戰(zhàn),設(shè)計(jì)者需要改變的不僅僅是工具,還有設(shè)計(jì)的方法、理念和流程。
    發(fā)表于 09-15 17:39 ?798次閱讀
    高速<b class='flag-5'>高密度</b><b class='flag-5'>PCB設(shè)計(jì)</b>面臨著什么挑戰(zhàn)

    PCB設(shè)計(jì)中管理高密度通孔的需求設(shè)計(jì)

    PCB設(shè)計(jì)領(lǐng)域,我們沒(méi)有太多需要跟蹤的項(xiàng)目。但是,有很多設(shè)計(jì)對(duì)象(例如通孔)確實(shí)需要管理,尤其是在高密度設(shè)計(jì)中。盡管較早的設(shè)計(jì)可能僅使用了幾個(gè)不同的通孔,但當(dāng)今的高密度互連(HDI)設(shè)計(jì)需要許多
    的頭像 發(fā)表于 12-14 12:44 ?1825次閱讀

    高速(&gt;100MHz)高密度PCB設(shè)計(jì)技巧分享

    PCB設(shè)計(jì)中的技巧? 在設(shè)計(jì)高速高密度PCB時(shí),串?dāng)_(crosstalk interference)確實(shí)是要特別注意的,因?yàn)樗鼘?duì)時(shí)序(timing)與信號(hào)完整性(signal integrity)有很大的影響。以下提供幾個(gè)注意的
    發(fā)表于 06-24 16:01 ?868次閱讀

    高密度PCB設(shè)計(jì)中的技巧

    在設(shè)計(jì)高速高密度PCB時(shí),串?dāng)_(crosstalk interference)確實(shí)是要特別注意的,因?yàn)樗鼘?duì)時(shí)序(timing)與信號(hào)完整性(signal integrity)有很大的影響。以下提供幾個(gè)注意的地方:
    的頭像 發(fā)表于 09-16 08:54 ?1794次閱讀
    <b class='flag-5'>高密度</b><b class='flag-5'>PCB設(shè)計(jì)</b>中的技巧

    高頻高密度PCB布局設(shè)計(jì)注意事項(xiàng)

    的布局也就成了大家設(shè)計(jì)PCB高頻板時(shí)候需要探討的關(guān)鍵點(diǎn)。接下來(lái)深圳PCBA公司為大家介紹下高頻PCB設(shè)計(jì)布局的注意要點(diǎn)。 高頻PCB設(shè)計(jì)布局注意要點(diǎn) ? (1)高頻電路傾向于具有高集成度和高密
    的頭像 發(fā)表于 03-04 14:01 ?470次閱讀