0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

新思科技物理驗證解決方案在9小時內完成了超130億個晶體管驗證

工程師 ? 來源:新思科技 ? 作者:新思科技 ? 2020-09-16 15:01 ? 次閱讀

IC Validator 上云可在9小時完成130億個晶體管GPU物理驗證

重點

● 云優(yōu)化IC Validator可在約4000個AMD EPYC?核上擴展物理驗證,以提供夜間全芯片DRC運行時間

● 獨特的彈性CPU管理讓計算資源得到最優(yōu)利用

● 參考設置讓用戶能夠了解如何在Microsoft Azure云平臺上運行IC Validator

新思科技(Synopsys)近日宣布,其在Microsoft Azure上運行的IC Validator物理驗證解決方案在不到9小時的時間內,完成了對AMD Radeon? Pro VII GPU(包括超過130億個晶體管)的驗證。此次驗證由使用第二代AMD EPYC?處理器的Azure HBv2虛擬機提供支持。

IC Validator利用獨特的彈性CPU管理技術,可節(jié)約高達40%的計算資源,實現(xiàn)了更低的云端成本,并確保了其他關鍵作業(yè)在流片期間的資源可用性。

“在AMD,及時完成產(chǎn)品部署對我們提供領先的高性能計算產(chǎn)品這一目標至關重要?;贏MD EPYC處理器的Azure HBv2虛擬機非常適合高性能工作負載,我們很高興新思科技使用這些虛擬機,為其IC Validator解決方案提供支持,從而幫助客戶在短時間內完成芯片設計并進行硬件驗證?!?/p>

—— Mydung Pham

芯片設計工程企業(yè)副總裁

AMD

“芯片設計規(guī)格和復雜性不斷提升,促使業(yè)界對計算基礎架構進行重新思考。按時實現(xiàn)晶體管數(shù)量呈指數(shù)級增長的芯片流片,是行業(yè)的當務之急。Azure通過EDA優(yōu)化、可擴展的云基礎設施,使芯片設計團隊能夠以安全、經(jīng)濟高效的方式實現(xiàn)這一目標?!?/p>

—— Mujtaba Hamid

Azure芯片、電子及游戲業(yè)務產(chǎn)品主管

Microsoft

IC Validator是一款全面且高度可擴展的物理驗證解決方案,包含DRC、LVS、可編程電學特性規(guī)則檢查(PERC)、虛擬金屬填充以及可制造性設計增強功能, 能夠通過使用智能內存負載分配和平衡技術,實現(xiàn)主流硬件的最大利用率。同時IC Validator使用多臺機器的多線程和分布式處理,具有可擴展至數(shù)千個CPU的優(yōu)勢。

“無論是在本地環(huán)境還是在云環(huán)境中,我們都致力于為客戶提供最快的物理簽核解決方案。客戶在基于AMD EPYC處理器的Microsoft Azure云平臺上,采用業(yè)界最快的物理驗證解決方案IC Validator,能夠實現(xiàn)以快速周轉時間簽核芯片,同時優(yōu)化利用計算資源。”

—— Raja Tabet

芯片設計集團高級副總裁

新思科技

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    455

    文章

    50818

    瀏覽量

    423725
  • gpu
    gpu
    +關注

    關注

    28

    文章

    4740

    瀏覽量

    128955
  • DRC
    DRC
    +關注

    關注

    2

    文章

    149

    瀏覽量

    36183
收藏 人收藏

    評論

    相關推薦

    高頻晶體管無線電中的應用

    無線電技術是現(xiàn)代通信的基石,它依賴于無線電波的傳輸來實現(xiàn)信息的遠距離傳遞。在這一領域中,高頻晶體管扮演著至關重要的角色。 高頻晶體管的工作原理 高頻晶體管,通常指的是能夠較高頻率下工
    的頭像 發(fā)表于 12-03 09:44 ?203次閱讀

    達林頓晶體管概述和作用

    結構。這種結構通過級聯(lián)多個晶體管,實現(xiàn)了更高的電流增益和更廣泛的應用場景。達林頓晶體管最早由英國物理學家吉姆·達林頓(或稱為悉尼·達靈頓,具體名字可能因資料不同而有所差異)1953年
    的頭像 發(fā)表于 09-29 15:42 ?591次閱讀

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導體場效應晶體管(MOSFET)類型,它們多個方面存在顯著的差異。以下將從結構、工作原理、性能特點、應用場景等方面詳細闡述NMO
    的頭像 發(fā)表于 09-13 14:10 ?3447次閱讀

    CMOS晶體管和MOSFET晶體管的區(qū)別

    CMOS晶體管和MOSFET晶體管電子領域中都扮演著重要角色,但它們結構、工作原理和應用方面存在顯著的區(qū)別。以下是對兩者區(qū)別的詳細闡述。
    的頭像 發(fā)表于 09-13 14:09 ?1665次閱讀

    是德科技與Capgemini聯(lián)合驗證用于NTN的5G NTN RAN解決方案

    是德科技與全球領先的信息技術服務提供商Capgemini攜手,成功完成了面向非地面網(wǎng)絡(NTN)的5G NR RAN解決方案驗證工作。
    的頭像 發(fā)表于 09-10 16:50 ?559次閱讀

    思科技PCIe 7.0驗證IP(VIP)的特性

    近期的博文《新思科技率先推出PCIe 7.0 IP解決方案,加速HPC和AI等萬億參數(shù)領域的芯片設計》中,新思科技宣布推出綜合全面的PCIe Express Gen 7(PCIe 7
    的頭像 發(fā)表于 07-24 10:11 ?702次閱讀
    新<b class='flag-5'>思科</b>技PCIe 7.0<b class='flag-5'>驗證</b>IP(VIP)的特性

    PNP晶體管符號和結構 晶體管測試儀電路圖

    PNP晶體管是一種雙極性晶體管,用于電子電路中放大、開關和控制電流的器件。與NPN晶體管相對應,PNP晶體管的結構特點在于其三不同的半導體
    的頭像 發(fā)表于 07-01 17:45 ?2582次閱讀
    PNP<b class='flag-5'>晶體管</b>符號和結構 <b class='flag-5'>晶體管</b>測試儀電路圖

    思科技硬件加速解決方案技術日成都和西安站成功舉辦

    近日,【新思科技技術日】硬件加速驗證解決方案專場成都站和西安站順利舉行,來自國內領先的系統(tǒng)級公司、芯片設計公司以及高校的250多名開發(fā)者們積極參與。
    的頭像 發(fā)表于 04-19 17:35 ?452次閱讀

    羅德與施瓦茨與廣和通完成RedCap模組FG132系列性能驗證

    近日,全球知名的測試與測量解決方案供應商羅德與施瓦茨,與智慧物聯(lián)網(wǎng)通信解決方案領導者廣和通,聯(lián)合完成了Redcap(Reduce Capability)功能和性能的全面驗證。此次
    的頭像 發(fā)表于 03-25 10:16 ?465次閱讀

    Ansys多物理場簽核解決方案獲得英特爾代工認證

    Ansys的多物理場簽核解決方案已經(jīng)成功獲得英特爾代工(Intel Foundry)的認證,這一認證使得Ansys能夠支持對采用英特爾18A工藝技術設計的先進集成電路(IC)進行簽核驗證。18A工藝技術集
    的頭像 發(fā)表于 03-11 11:25 ?699次閱讀

    什么是達林頓晶體管?達林頓晶體管的基本電路

    達林頓晶體管(Darlington Transistor)也稱為達林頓對(Darlington Pair),是由兩或更多個雙極性晶體管(或其他類似的集成電路或分立元件)組成的復合結構。通過這種結構,第一
    的頭像 發(fā)表于 02-27 15:50 ?5434次閱讀
    什么是達林頓<b class='flag-5'>晶體管</b>?達林頓<b class='flag-5'>晶體管</b>的基本電路

    晶體管計算機的主要物理元件為

    晶體管計算機是一種由晶體管組成的計算機系統(tǒng)。晶體管是一種半導體器件,用于控制和放大電流。它是電子技術領域中最重要的發(fā)明之一,也是現(xiàn)代計算機技術的基石之一。本文將詳細介紹晶體管計算機的主
    的頭像 發(fā)表于 02-02 10:28 ?979次閱讀

    晶體管Ⅴbe擴散現(xiàn)象是什么?

    晶體管并聯(lián)時,當需要非常大的電流時,可以將幾個晶體管并聯(lián)使用。因為存在VBE擴散現(xiàn)象,有必要在每一晶體管的發(fā)射極上串聯(lián)一小電阻。電阻R用
    發(fā)表于 01-26 23:07

    特殊類型晶體管的時候如何分析?

    ,則分析時則按照單獨的晶體管電路分析,與一般晶體管電路無差。 如果多發(fā)射極或多集電極的電路非多極的一側全部短起來當作一晶體管,那么此時的
    發(fā)表于 01-21 13:47

    濕熱滅菌工藝驗證解決方案

    驗證和控制您的蒸汽滅菌過程,以確保產(chǎn)品無菌要確保所有產(chǎn)品和容器蒸汽滅菌過程中達到無菌要求,必須采用經(jīng)過驗證和控制的生產(chǎn)工藝。查看我們推薦的解決方案,進一步了解高壓滅菌器/蒸汽滅菌器的
    的頭像 發(fā)表于 01-13 08:04 ?561次閱讀
    濕熱滅菌工藝<b class='flag-5'>驗證</b><b class='flag-5'>解決方案</b>