0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

從時(shí)鐘引腳進(jìn)入FPGA后在內(nèi)部傳播路徑

FPGA開源工作室 ? 來源:未知 ? 作者:劉勇 ? 2019-09-10 15:12 ? 次閱讀

時(shí)鐘網(wǎng)絡(luò)反映了時(shí)鐘從時(shí)鐘引腳進(jìn)入FPGA后在FPGA內(nèi)部的傳播路徑。

報(bào)告時(shí)鐘網(wǎng)絡(luò)命令可以從以下位置運(yùn)行:

A,VivadoIDE中的Flow Navigator;

B,Tcl命令:report_clock_networks -name {network_1}

報(bào)告時(shí)鐘網(wǎng)絡(luò)提供設(shè)計(jì)中時(shí)鐘樹的樹視圖。 見圖1。每個(gè)時(shí)鐘樹顯示從源到端點(diǎn)的時(shí)鐘網(wǎng)絡(luò),端點(diǎn)按類型排序。

1 時(shí)鐘網(wǎng)絡(luò)

時(shí)鐘樹:

?顯示由用戶定義或由工具自動(dòng)生成的時(shí)鐘。

?報(bào)告從I / O端口加載的時(shí)鐘。

注意:完整的時(shí)鐘樹僅在報(bào)告的GUI形式中詳細(xì)說明。此報(bào)告的文本版本僅顯示時(shí)鐘根的名稱。

?可用于查找驅(qū)動(dòng)其他BUFGsBUFGs。

?顯示驅(qū)動(dòng)非時(shí)鐘負(fù)載的時(shí)鐘。

例:以vivado自帶的例子wavegen為例。點(diǎn)擊SynthesisReport CLock Networks如圖2所示。

2 Report clock Networks

如圖3所示,時(shí)鐘clk_pin_p從輸入引腳輸入之后,經(jīng)過IBUFDS,再通過MMCM生成時(shí)鐘,同時(shí)顯示了各個(gè)時(shí)鐘的頻率。如果我們未添加時(shí)鐘約束,報(bào)告將顯示Unconstrained(未約束的時(shí)鐘,root clock).可以選中未約束的時(shí)鐘右擊選擇Create Clock創(chuàng)建時(shí)鐘。

3 時(shí)鐘網(wǎng)絡(luò)


	

原文標(biāo)題:【vivado約束學(xué)習(xí)三】 時(shí)鐘網(wǎng)絡(luò)分析

文章出處:【微信公眾號(hào):FPGA開源工作室】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21736

    瀏覽量

    603419

原文標(biāo)題:【vivado約束學(xué)習(xí)三】 時(shí)鐘網(wǎng)絡(luò)分析

文章出處:【微信號(hào):leezym0317,微信公眾號(hào):FPGA開源工作室】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    詳細(xì)解析vivado約束時(shí)序路徑分析問題

    路徑分析問題作一介紹: 1、時(shí)鐘網(wǎng)絡(luò)分析 時(shí)鐘網(wǎng)絡(luò)反映了時(shí)鐘時(shí)鐘
    的頭像 發(fā)表于 11-29 10:34 ?8718次閱讀

    stm8l151在內(nèi)部低速時(shí)鐘能夠使用spi和串口嗎?

    有沒有大神遇到過,能不能實(shí)現(xiàn)這個(gè)目的。在內(nèi)部低速時(shí)鐘能夠使用spi和串口嗎?
    發(fā)表于 04-24 06:02

    在TAS5706和TAS5716上,哪些供電引腳用于在內(nèi)部為耳機(jī)和超重低音PWM輸出供電?

    在 TAS5706 和 TAS5716 上,哪些供電引腳(電源與接地)用于在內(nèi)部為耳機(jī)和超重低音 PWM 輸出供電?
    發(fā)表于 09-26 07:26

    請(qǐng)問LMX2572在使用過程中當(dāng)OSCin選擇單端輸入時(shí),外部時(shí)鐘信號(hào)必須OSCinP引腳輸入?

    如圖,請(qǐng)問LMX2572在使用過程中當(dāng)OSCin選擇單端輸入時(shí),外部時(shí)鐘信號(hào)必須OSCinP引腳輸入?在內(nèi)部寄存器可以選擇OSCinP
    發(fā)表于 11-13 06:57

    FPGA實(shí)戰(zhàn)演練邏輯篇56:VGA驅(qū)動(dòng)接口時(shí)序設(shè)計(jì)之3時(shí)鐘約束

    是PCB走線產(chǎn)生的延時(shí)。再來看數(shù)據(jù)路徑,數(shù)據(jù)首先進(jìn)入源寄存器的輸入端口,在源寄存器內(nèi)部經(jīng)過延時(shí)Tco,接著數(shù)據(jù)源寄存器的輸出端口到
    發(fā)表于 07-30 22:07

    可以在FPGA內(nèi)部使用CCLK時(shí)鐘作為FPGA和電路板的主時(shí)鐘嗎?

    走線將CCLK輸出引腳連接到另一個(gè)FPGA I / O引腳,還是可以在內(nèi)部連接到它?我沒有看到有CCLK的原理圖庫(kù)部件。有沒有辦法做到這一點(diǎn)?謝謝你,-J以上來自于谷歌翻譯以下為原文I
    發(fā)表于 05-07 13:40

    使用DCM在內(nèi)部生成參考時(shí)鐘頻率有問題嗎?

    和MGTREFCLK0N_101接地。理想情況下,GTP的參考時(shí)鐘通過這些參考時(shí)鐘輸入引腳給出。但由于這些是接地的,我們計(jì)劃使用DCM在內(nèi)部生成參考
    發(fā)表于 07-23 13:11

    請(qǐng)問中文字庫(kù)可以放在內(nèi)部flsah里面嗎?

    中文字庫(kù)可不可以放在內(nèi)部flsah里面的
    發(fā)表于 10-28 03:30

    怎么在內(nèi)部EEPROM上測(cè)試讀寫功能?

    我使用MPLAB 8與HiTICE編譯器Lite版本9.86在PIC16F86上。我試著在內(nèi)部EEPROM上測(cè)試讀寫功能。在下面的代碼中,我可以發(fā)現(xiàn),EEPROM一旦寫入,就不會(huì)得到更新。有人建議我在下面的代碼。我還測(cè)試了EEPROM測(cè)試驗(yàn)證程序。這里也沒有工作。我已經(jīng)在調(diào)試器模式下附加了輸出文件。
    發(fā)表于 03-18 10:12

    怎么寫一個(gè)文件保存在內(nèi)部NVM?

    HI論壇,我一直試圖寫一個(gè)文件保存在內(nèi)部NVM。與此并行,我的UC被配置為USB MSD。這很好,我甚至可以寫文件。問題是我必須斷開設(shè)備與USB的連接并重新連接才能看到文件中的變化。FS庫(kù)中,我
    發(fā)表于 04-06 10:49

    iMXRT1064內(nèi)部閃存與僅在內(nèi)部可用的FlexSPI2相關(guān)聯(lián)是否正確?

    MCUXpresso 配置工具中我只看到一個(gè) FlexSPI 外設(shè)(有 2 條總線,A 和 B)。假設(shè)內(nèi)部閃存與僅在內(nèi)部可用的 FlexSPI2 相關(guān)聯(lián)是否正確?或者是 FlexSPI(B)?關(guān)于引導(dǎo):我們需要
    發(fā)表于 03-28 08:14

    使用NUC505內(nèi)部代碼來播放存儲(chǔ)在內(nèi)部SPI閃光中的WAV文件

    : NuTiny-EVB-NUC505 V1.6 此樣本代碼使用 NUC505 內(nèi)部代碼來播放存儲(chǔ)在內(nèi)部 SPI 閃光中的 WAV 文件 。 用戶需要先存儲(chǔ) WAV 文件, 然后 config. h 修改 WAVFile_
    發(fā)表于 08-23 08:24

    m480在spiflash跑要比在內(nèi)部flash跑慢100倍是為什么?

    在spiflash跑要比在內(nèi)部flash要慢100倍。cache打開和不開速度都是一樣。遇到的,指點(diǎn)一下
    發(fā)表于 08-29 08:20

    淺談FPGA內(nèi)部時(shí)鐘網(wǎng)絡(luò)設(shè)計(jì)

    時(shí)鐘網(wǎng)絡(luò)反映了時(shí)鐘時(shí)鐘引腳進(jìn)入FPGA
    的頭像 發(fā)表于 11-29 09:41 ?2898次閱讀

    ASRS(自動(dòng)存儲(chǔ)和檢索系統(tǒng))在內(nèi)部物流領(lǐng)域的應(yīng)用

    ASRS(自動(dòng)存儲(chǔ)和檢索系統(tǒng))在內(nèi)部物流領(lǐng)域變得越來越常見。內(nèi)部物流包括優(yōu)化、整合、自動(dòng)化和管理履行或配送中心內(nèi)的貨物物流流動(dòng)。
    的頭像 發(fā)表于 01-08 16:17 ?3738次閱讀