0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談FPGA內(nèi)部的時(shí)鐘網(wǎng)絡(luò)設(shè)計(jì)

電子設(shè)計(jì) ? 來(lái)源:FPGA開源工作室 ? 作者:FPGA開源工作室 ? 2020-11-29 09:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

時(shí)鐘網(wǎng)絡(luò)反映了時(shí)鐘從時(shí)鐘引腳進(jìn)入FPGA后在FPGA內(nèi)部的傳播路徑。

報(bào)告時(shí)鐘網(wǎng)絡(luò)命令可以從以下位置運(yùn)行:

A,Vivado?IDE中的Flow Navigator;

B,Tcl命令:report_clock_networks -name {network_1}

報(bào)告時(shí)鐘網(wǎng)絡(luò)提供設(shè)計(jì)中時(shí)鐘樹的樹視圖。 見(jiàn)圖1。每個(gè)時(shí)鐘樹顯示從源到端點(diǎn)的時(shí)鐘網(wǎng)絡(luò),端點(diǎn)按類型排序。

圖1 時(shí)鐘網(wǎng)絡(luò)

時(shí)鐘樹:

?顯示由用戶定義或由工具自動(dòng)生成的時(shí)鐘。

?報(bào)告從I / O端口加載的時(shí)鐘。

注意:完整的時(shí)鐘樹僅在報(bào)告的GUI形式中詳細(xì)說(shuō)明。此報(bào)告的文本版本僅顯示時(shí)鐘根的名稱。

?可用于查找驅(qū)動(dòng)其他BUFGs的BUFGs。

?顯示驅(qū)動(dòng)非時(shí)鐘負(fù)載的時(shí)鐘。

例:以vivado自帶的例子wavegen為例。點(diǎn)擊Synthesis的Report CLock Networks如圖2所示。

圖2 Report clock Networks

如圖3所示,時(shí)鐘clk_pin_p從輸入引腳輸入之后,經(jīng)過(guò)IBUFDS,再通過(guò)MMCM生成時(shí)鐘,同時(shí)顯示了各個(gè)時(shí)鐘的頻率。如果我們未添加時(shí)鐘約束,報(bào)告將顯示Unconstrained(未約束的時(shí)鐘,root clock).可以選中未約束的時(shí)鐘右擊選擇Create Clock創(chuàng)建時(shí)鐘。

圖3 時(shí)鐘網(wǎng)絡(luò)

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22025

    瀏覽量

    617492
  • 時(shí)鐘樹
    +關(guān)注

    關(guān)注

    0

    文章

    56

    瀏覽量

    11030
收藏 0人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于FPGA的多時(shí)鐘片上網(wǎng)絡(luò)設(shè)計(jì)

    FPGA 上設(shè)計(jì)一個(gè)高性能、靈活的、面積小的通信體系結(jié)構(gòu)是一項(xiàng)巨大的挑戰(zhàn)。大多數(shù)基于FPGA 的片上網(wǎng)絡(luò)都是運(yùn)行在一個(gè)單一時(shí)鐘下。隨著FPGA
    發(fā)表于 10-21 16:13 ?1597次閱讀
    基于<b class='flag-5'>FPGA</b>的多<b class='flag-5'>時(shí)鐘</b>片上<b class='flag-5'>網(wǎng)絡(luò)</b>設(shè)計(jì)

    賽靈思FPGA全局時(shí)鐘網(wǎng)絡(luò)結(jié)構(gòu)詳解

    針對(duì)不同類型的器件,Xilinx公司提供的全局時(shí)鐘網(wǎng)絡(luò)在數(shù)量、性能等方面略有區(qū)別,下面以Virtex-4系列芯片為例,簡(jiǎn)單介紹FPGA全局時(shí)鐘網(wǎng)絡(luò)
    發(fā)表于 11-28 18:49 ?1.4w次閱讀
    賽靈思<b class='flag-5'>FPGA</b>全局<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>網(wǎng)絡(luò)</b>結(jié)構(gòu)詳解

    時(shí)鐘引腳進(jìn)入FPGA后在內(nèi)部傳播路徑

    時(shí)鐘網(wǎng)絡(luò)反映了時(shí)鐘時(shí)鐘引腳進(jìn)入FPGA后在FPGA內(nèi)部
    的頭像 發(fā)表于 09-10 15:12 ?6900次閱讀
    從<b class='flag-5'>時(shí)鐘</b>引腳進(jìn)入<b class='flag-5'>FPGA</b>后在<b class='flag-5'>內(nèi)部</b>傳播路徑

    FPGA時(shí)鐘內(nèi)部設(shè)計(jì)方案

    時(shí)鐘設(shè)計(jì)方案 在復(fù)雜的FPGA設(shè)計(jì)中,設(shè)計(jì)時(shí)鐘方案是一項(xiàng)具有挑戰(zhàn)性的任務(wù)。設(shè)計(jì)者需要很好地掌握目標(biāo)器件所能提供的時(shí)鐘資源及它們的限制,需要了解不同設(shè)計(jì)技術(shù)之間的權(quán)衡,并且需要很好地
    發(fā)表于 01-22 09:30 ?964次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>時(shí)鐘</b><b class='flag-5'>內(nèi)部</b>設(shè)計(jì)方案

    FPGA 時(shí)鐘分配網(wǎng)絡(luò)設(shè)計(jì)技術(shù)

    FPGA 時(shí)鐘分配網(wǎng)絡(luò)設(shè)計(jì)技術(shù)
    發(fā)表于 08-20 17:15

    FPGA器件的時(shí)鐘電路

    ,這個(gè)時(shí)間差過(guò)大是很要命的。因此,FPGA器件內(nèi)部設(shè)計(jì)了一些稱之為“全局時(shí)鐘網(wǎng)絡(luò)”的走線池。通過(guò)這種專用時(shí)鐘
    發(fā)表于 04-12 01:15

    基于FPGA的多時(shí)鐘片上網(wǎng)絡(luò)該怎么設(shè)計(jì)?

    FPGA 上設(shè)計(jì)一個(gè)高性能、靈活的、面積小的通信體系結(jié)構(gòu)是一項(xiàng)巨大的挑戰(zhàn)。大多數(shù)基于FPGA 的片上網(wǎng)絡(luò)都是運(yùn)行在一個(gè)單一時(shí)鐘下。隨著FPGA
    發(fā)表于 08-21 06:47

    淺談FPGA在安全產(chǎn)品中有哪些應(yīng)用?

    淺談FPGA在安全產(chǎn)品中有哪些應(yīng)用?
    發(fā)表于 05-08 06:36

    FPGA內(nèi)部中使用單時(shí)鐘FIOF

    FPGA入門嵌入式塊RAM使用為FIOF(First In First Out)單時(shí)鐘FIOF、雙時(shí)鐘FIOF(普通雙時(shí)鐘和混合寬度雙時(shí)鐘
    發(fā)表于 12-17 07:59

    一種FPGA時(shí)鐘網(wǎng)絡(luò)中鎖相環(huán)的實(shí)現(xiàn)方案

    一種FPGA時(shí)鐘網(wǎng)絡(luò)中鎖相環(huán)的實(shí)現(xiàn)方案:摘 要:本文闡述了用于FPGA 的可優(yōu)化時(shí)鐘分配網(wǎng)絡(luò)功耗
    發(fā)表于 08-08 09:07 ?25次下載

    DLL在FPGA時(shí)鐘設(shè)計(jì)中的應(yīng)用

    DLL在FPGA時(shí)鐘設(shè)計(jì)中的應(yīng)用:在ISE集成開發(fā)環(huán)境中,用硬件描述語(yǔ)言對(duì)FPGA內(nèi)部資源DLL等直接例化,實(shí)現(xiàn)其消除時(shí)鐘的相位偏差、倍
    發(fā)表于 11-01 15:10 ?33次下載

    FPGA時(shí)鐘分配網(wǎng)絡(luò)設(shè)計(jì)技術(shù)

    本文闡述了用于FPGA的可優(yōu)化時(shí)鐘分配網(wǎng)絡(luò)功耗與面積的時(shí)鐘布線結(jié)構(gòu)模型。并在時(shí)鐘分配網(wǎng)絡(luò)中引入數(shù)
    發(fā)表于 08-06 16:08 ?12次下載

    淺談數(shù)字總線的時(shí)鐘架構(gòu)

    淺談數(shù)字總線的時(shí)鐘架構(gòu)
    發(fā)表于 01-17 19:54 ?12次下載

    stm32內(nèi)部時(shí)鐘有哪些時(shí)鐘源 stm32使用內(nèi)部時(shí)鐘配置教程

    stm32內(nèi)部時(shí)鐘有哪些時(shí)鐘源 在STM32中,可以用內(nèi)部時(shí)鐘,也可以用外部時(shí)鐘,在要求進(jìn)度高的
    的頭像 發(fā)表于 07-22 10:38 ?1.8w次閱讀

    Xilinx FPGA芯片內(nèi)部時(shí)鐘和復(fù)位信號(hào)使用方法

    如果FPGA沒(méi)有外部時(shí)鐘源輸入,可以通過(guò)調(diào)用STARTUP原語(yǔ),來(lái)使用FPGA芯片內(nèi)部時(shí)鐘和復(fù)位信號(hào),Spartan-6系列
    的頭像 發(fā)表于 10-27 11:26 ?2915次閱讀
    Xilinx <b class='flag-5'>FPGA</b>芯片<b class='flag-5'>內(nèi)部</b><b class='flag-5'>時(shí)鐘</b>和復(fù)位信號(hào)使用方法

    電子發(fā)燒友

    中國(guó)電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會(huì)員交流學(xué)習(xí)
    • 獲取您個(gè)性化的科技前沿技術(shù)信息
    • 參加活動(dòng)獲取豐厚的禮品