0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

射頻電路板這如何設(shè)計(jì)抗干擾

PCB線路板打樣 ? 來(lái)源:ct ? 2019-10-23 14:48 ? 次閱讀

摘要:為保證電路性能,在進(jìn)行射頻電路印制電路板( PCB)設(shè)計(jì)時(shí)應(yīng)考慮電磁兼容性,這對(duì)于減小系統(tǒng)電磁信息輻射具有重要的意義。文中重點(diǎn)討論按元器件的布局與布線原則來(lái)最大限度地實(shí)現(xiàn)電路的性能指標(biāo),達(dá)到抗干擾的設(shè)計(jì)目的。通過(guò)幾個(gè)實(shí)驗(yàn)測(cè)試事例,分析了影響印制板抗干擾性能的幾個(gè)不同因素,說(shuō)明了印制板制作過(guò)程中應(yīng)采取的實(shí)際的解決辦法。

引言

隨著通信技術(shù)的發(fā)展,無(wú)線射頻電路技術(shù)運(yùn)用越來(lái)越廣,其中的射頻電路的性能指標(biāo)直接影響整個(gè)產(chǎn)品的質(zhì)量,射頻電路印制電路板( PCB)的抗干擾設(shè)計(jì)對(duì)于減小系統(tǒng)電磁信息輻射具有重要的意義。射頻電路PCB的密度越來(lái)越高, PCB設(shè)計(jì)的好壞對(duì)抗干擾能力影響很大,同一電路,不同的PCB設(shè)計(jì)結(jié)構(gòu),其性能指標(biāo)會(huì)相差很大。電磁干擾信號(hào)如果處理不當(dāng),可能造成整個(gè)電路系統(tǒng)的無(wú)法正常工作,因此如何防止和抑制電磁干擾,提高電磁兼容性,就成為設(shè)計(jì)射頻電路PCB時(shí)的一個(gè)非常重要的課題。

電磁兼容性EMC是指電子系統(tǒng)在規(guī)定的電磁環(huán)境中按照設(shè)計(jì)要求能正常工作的能力。電子系統(tǒng)所受的電磁干擾不僅來(lái)自電場(chǎng)和磁場(chǎng)的輻射,也有線路公共阻抗、導(dǎo)線間耦合和電路結(jié)構(gòu)的影響。在研制設(shè)計(jì)電路時(shí),希望設(shè)計(jì)的印制電路板盡可能不易受外界干擾的影響,而且也盡可能小地干擾影響別的電子系統(tǒng)。

設(shè)計(jì)印制板首要的任務(wù)是對(duì)電路進(jìn)行分析,確定關(guān)鍵電路。這就是要識(shí)別哪些電路是干擾源,哪些電路是敏感電路,弄清干擾源可能通過(guò)什么路徑干擾敏感電路。射頻電路工作頻率高,干擾源主要是通過(guò)電磁輻射來(lái)干擾敏感電路,因此射頻電路PCB板抗干擾設(shè)計(jì)的目的是減小PCB板的電磁輻射和PCB 板上電路之間的串?dāng)_。

1射頻電路板設(shè)計(jì)

1. 1元器件的布局

由于SMT一般采用紅外爐熱流焊來(lái)實(shí)現(xiàn)元器件的焊接,因而元器件的布局影響到焊點(diǎn)的質(zhì)量,進(jìn)而影響到產(chǎn)品的成品率。而對(duì)于射頻電路PCB設(shè)計(jì)而言, 電磁兼容性要求每個(gè)電路模塊盡量不產(chǎn)生電磁輻射,并且具有一定的抗電磁干擾能力,因此元器件的布局也影響到電路本身的干擾及抗干擾能力,直接關(guān)系到所設(shè)計(jì)電路的性能。故在進(jìn)行射頻電路PCB 設(shè)計(jì)時(shí)除了要考慮普通PCB設(shè)計(jì)時(shí)的布局外,主要還須考慮如何減小射頻電路中各部分之間的相互干擾、如何減小電路本身對(duì)其他電路的干擾以及電路本身的抗干擾能力。

根據(jù)經(jīng)驗(yàn),射頻電路效果的好壞不僅取決于射頻電路板本身的性能指標(biāo),很大部分還取決于與CPU處理板間的相互影響,因此在進(jìn)行PCB設(shè)計(jì)時(shí),合理布局顯得尤為重要。布局的總原則是元器件應(yīng)盡可能同一方向排列,通過(guò)選擇PCB進(jìn)入熔錫系統(tǒng)的方向來(lái)減少甚至避免焊接不良的現(xiàn)象;根據(jù)經(jīng)驗(yàn)元器件間最少要有 0.5mm的間距才能滿足元器件的熔錫要求,若PCB板的空間允許,元器件的間距應(yīng)盡可能寬。對(duì)于雙面板一般應(yīng)設(shè)計(jì)一面為SMD及SMC元件,另一面則為分立元件。

布局中應(yīng)注意 :

1)首先確定與其他PCB 板或系統(tǒng)的接口元器件在PCB板上的位置,必須注意接口元器件間的配合問(wèn)題(加元器件的方向等) ;

2)因?yàn)檎粕嫌闷返捏w積都很小,元器件間排列很緊湊,因此對(duì)于體積較大的元器件,必須優(yōu)先考慮,確定出相應(yīng)位置,并考慮相互間的配合問(wèn)題;

3)認(rèn)真分析電路結(jié)構(gòu),對(duì)電路進(jìn)行分塊處理(加高頻放大電路、混頻電路及解調(diào)電路等) ,盡可能將強(qiáng)電信號(hào)和弱電信號(hào)分開(kāi),將數(shù)字信號(hào)電路和模擬信號(hào)電路分開(kāi),完成同一功能的電路應(yīng)盡量安排在一定的范圍之內(nèi),從而減小信號(hào)環(huán)路面積;各部分電路的濾波網(wǎng)絡(luò)必須就近連接,這樣不僅可以減小輻射,而且可以減少被干擾的機(jī)率,提高電路的抗干擾能力;

4)根據(jù)單元電路在使用中對(duì)電磁兼容性敏感程度不同進(jìn)行分組。對(duì)于電路中易受干擾部分的元器件在布局時(shí)還應(yīng)盡量避開(kāi)干擾源(比如來(lái)自數(shù)據(jù)處理板上CPU的干擾等) 。

1. 2布線

在基本完成元器件的布局后,就可開(kāi)始布線了。布線的基本原則為:在組裝密度許可情況下,盡量選用低密度布線設(shè)計(jì),并且信號(hào)走線盡量粗細(xì)一致,有利于阻抗匹配。

對(duì)于射頻電路,信號(hào)線的走向、寬度、線間距的不合理設(shè)計(jì),可能造成信號(hào)傳輸線之間的交叉干擾;另外,系統(tǒng)電源自身還存在噪聲干擾,所以在設(shè)計(jì)時(shí)頻電路PCB時(shí)一定要綜合考慮,合理布線。布線時(shí),所有走線應(yīng)遠(yuǎn)離PCB板的邊框2 mm左右,以免PCB板制作時(shí)造成斷線或有斷線的隱患。

電源線要盡可能寬,以減少環(huán)路電阻,同時(shí)使電源線、地線的走向和數(shù)據(jù)傳遞的方向一致,以提高抗干擾能力;所布信號(hào)線應(yīng)盡可能短,并盡量減少過(guò)孔數(shù)目;各元器件間的連線越短越好,以減少分布參數(shù)和相互間的電磁干擾;對(duì)不相容的信號(hào)線應(yīng)盡量相互遠(yuǎn)離,且盡量避免平行走線,而在正反兩面的信號(hào)線應(yīng)相互垂直;布線時(shí)在需要拐角的地方應(yīng)以135°角為宜,避免拐直角。

布線時(shí)與焊盤(pán)直接相連的線條不宜太寬,走線應(yīng)盡量離開(kāi)不相連的元器件,以免短路;過(guò)孔不宜畫(huà)在元器件上,且應(yīng)盡量遠(yuǎn)離不相連的元器件,以免在生產(chǎn)中出現(xiàn)虛焊、連焊、短路等現(xiàn)象。在射頻電路PCB設(shè)計(jì)中,電源線和地線的正確布線顯得尤其重要,合理的設(shè)計(jì)是克服電磁干擾的最重要的手段。

PCB上相當(dāng)多的干擾源是通過(guò)電源和地線產(chǎn)生的,其中地線引起的噪聲干擾最大。地線容易形成電磁干擾的主要原因在于地線存在阻抗。當(dāng)有電流流過(guò)地線時(shí),就會(huì)在地線上產(chǎn)生電壓,從而產(chǎn)生地線環(huán)路電流,形成地線的環(huán)路干擾。當(dāng)多個(gè)電路共用一段地線時(shí),就會(huì)形成公共阻抗耦合,從而產(chǎn)生所謂的地線噪聲。

因此,在對(duì)射頻電路PCB的地線進(jìn)行布線時(shí)應(yīng)該做到:

1)對(duì)電路進(jìn)行分塊處理時(shí),射頻電路基本上可分成高頻放大、混頻、解調(diào)、本振等部分,要為各個(gè)電路模塊提供一個(gè)公共電位參考點(diǎn),即各模塊電路各自的地線,這樣信號(hào)就可以在不同的電路模塊之間傳輸。然后,匯總于射頻電路PCB 接入地線的地方,即匯總于總地線。由于只存在一個(gè)參考點(diǎn),因此沒(méi)有公共阻抗耦合存在,從而也就沒(méi)有相互干擾問(wèn)題;

2)數(shù)字區(qū)與模擬區(qū)盡可能以地線進(jìn)行隔離,并且數(shù)字地與模擬地要分離,最后接于電源地;

3)在各部分電路內(nèi)部的地線也要注意單點(diǎn)接地原則,盡量減小信號(hào)環(huán)路面積,并與相應(yīng)的濾波電路的地線就近相接;

4)在空間允許的情況下,各模塊之間最好能以地線進(jìn)行隔離,防止相互之間的信號(hào)耦合效應(yīng)。

2實(shí)驗(yàn)測(cè)試

下面幾個(gè)實(shí)驗(yàn)測(cè)試事例,說(shuō)明了不同原因帶來(lái)的干擾及其實(shí)際的解決辦法。

2. 1電源線和地線帶來(lái)的干擾

圖1取自某高壓控制保護(hù)PCB的部分電路。圖1a為原設(shè)計(jì)電路。由于電源線和地線的印制導(dǎo)線寬度太細(xì),電路在工作時(shí)局受外界干擾;圖1b是經(jīng)過(guò)改進(jìn)后的電路,其電源線和地線加粗至5 mm,解決了電路的干擾問(wèn)題。

射頻電路板這如何設(shè)計(jì)抗干擾

圖1某高壓控制保護(hù)PCB的部分電路

2. 2元器件布局不合理帶來(lái)的干擾

圖2取自某雷達(dá)發(fā)射機(jī)磁場(chǎng)控制保護(hù)PCB的部分電路。重新布局元器件后改進(jìn)的PCB 電路(如圖2b)較改進(jìn)前的PCB 電路(如圖2a)在抗干擾性能上有很大的改善。

射頻電路板這如何設(shè)計(jì)抗干擾

圖2某雷達(dá)發(fā)射機(jī)磁場(chǎng)控制保護(hù)PCB的部分電路

2. 3布線不合理帶來(lái)的干擾

圖3取自某雷達(dá)CFA電源控制保護(hù)PCB的部分電路。圖3a為原設(shè)計(jì)電路。由于布線時(shí)將高壓取樣信號(hào)線布于閉環(huán)取樣回路中,使閉環(huán)取樣電路在工作時(shí)易受外界的干擾,造成經(jīng)常誤報(bào)過(guò)壓故障;而圖3b是經(jīng)過(guò)改進(jìn)后的PCB電路,由于避開(kāi)了高壓取樣信號(hào)線帶來(lái)的干擾,改進(jìn)后的PCB電路工作可靠穩(wěn)定。

射頻電路板這如何設(shè)計(jì)抗干擾

圖3某雷達(dá)CFA電源控制保護(hù)PCB的部分電路

3結(jié)語(yǔ)

射頻電路PCB設(shè)計(jì)的關(guān)鍵在于如何減少輻射能力以及如何提高抗干擾能力,合理的布局與布線是設(shè)計(jì)時(shí)頻電路PCB的保證。文中所述方法有利于提高射頻電路PCB設(shè)計(jì)的可靠性,解決好電磁干擾問(wèn)題,進(jìn)而達(dá)到電磁兼容的目的。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23111

    瀏覽量

    398285
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43067
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    撓性電路板和柔性多層電路板區(qū)別

    撓性電路板(Flexible Circuit Board,簡(jiǎn)稱(chēng)FPC)和柔性多層電路板(Flexible Multilayer Circuit Board)是兩種不同類(lèi)型的柔性電路板,它們?cè)诮Y(jié)構(gòu)
    的頭像 發(fā)表于 10-12 16:44 ?910次閱讀

    如何提高PCB電路板抗干擾的能力

    印制電路板(PCB)是電子產(chǎn)品中電路元件和器件的支撐件,提供電氣連接。隨著電子技術(shù)發(fā)展,PCB 密度越來(lái)越高,其設(shè)計(jì)好壞對(duì)抗干擾能力影響大。如設(shè)計(jì)不當(dāng),會(huì)對(duì)電子產(chǎn)品可靠性產(chǎn)生不利影響。
    的頭像 發(fā)表于 10-07 14:32 ?224次閱讀

    PCB設(shè)計(jì)中高頻電路板的優(yōu)化策略

    電路板設(shè)計(jì)的優(yōu)化策略 合理選擇層數(shù) 對(duì)于高頻電路板的布線,采用中間內(nèi)平面作為電源和地線層可以起到屏蔽作用,有效降低寄生電感,縮短信號(hào)線長(zhǎng)度,減少信號(hào)間的交叉干擾。一般來(lái)說(shuō),四層的噪聲
    的頭像 發(fā)表于 09-26 16:02 ?482次閱讀

    晶振的抗干擾設(shè)計(jì):確保系統(tǒng)時(shí)鐘的穩(wěn)定性

    主要分為兩個(gè)方面:電路板布局(layout)的優(yōu)化和上頻率器件的隔離處理。 電路板布局的優(yōu)化 在電路板設(shè)計(jì)中,合理的布局是提高晶振抗干擾
    的頭像 發(fā)表于 09-10 16:51 ?617次閱讀

    如何檢測(cè)電路板上的元件

    在這篇文章中,我們將詳細(xì)介紹如何正確檢測(cè)電路板上的元件是否正常。這將包括各種檢測(cè)方法、工具和技巧,以確保您能夠準(zhǔn)確地診斷電路板上的問(wèn)題。 1. 了解電路板和元件 在開(kāi)始檢測(cè)之前,了解電路板
    的頭像 發(fā)表于 05-29 14:57 ?1913次閱讀

    電路板檢測(cè)工具都有什么

    在電子制造業(yè)中,電路板檢測(cè)工具是至關(guān)重要的。它們用于確保電路板的質(zhì)量和性能,以滿足設(shè)計(jì)要求和行業(yè)標(biāo)準(zhǔn)。本文將詳細(xì)介紹各種電路板檢測(cè)工具,包括它們的功能、優(yōu)勢(shì)和應(yīng)用場(chǎng)景。 一、電路板檢測(cè)
    的頭像 發(fā)表于 05-29 14:20 ?2844次閱讀

    電路板測(cè)試是什么工作 電路板測(cè)試對(duì)身體有害嗎

    電路板測(cè)試,也稱(chēng)為PCB(Printed Circuit Board)測(cè)試,是指對(duì)電路板上的電子元件、線路和焊點(diǎn)進(jìn)行檢測(cè),以確保它們按照設(shè)計(jì)要求正常工作。包括對(duì)電路板上的電阻、電容
    的頭像 發(fā)表于 05-28 16:15 ?1936次閱讀

    如何制作電路板測(cè)試架

    在這篇文章中,我們將詳細(xì)討論如何制作電路板測(cè)試架。電路板測(cè)試架是用于測(cè)試和驗(yàn)證電子電路板功能的重要工具。本文將從以下幾個(gè)方面進(jìn)行闡述:了解電路板測(cè)試架、設(shè)計(jì)測(cè)試架、選擇測(cè)試設(shè)備、組裝測(cè)
    的頭像 發(fā)表于 05-28 16:12 ?1407次閱讀

    電路板測(cè)試工裝制作原理是什么

    一、引言 電路板測(cè)試工裝是用于檢測(cè)電路板性能的一種專(zhuān)用設(shè)備,它能夠?qū)?b class='flag-5'>電路板的各種性能參數(shù)進(jìn)行測(cè)試,以確保電路板的質(zhì)量和可靠性。隨著電子技術(shù)的不斷進(jìn)步,
    的頭像 發(fā)表于 05-28 16:08 ?2267次閱讀

    電路板測(cè)試步驟有哪些 電路板測(cè)試儀器有哪些

    在這篇文章中,我們將詳細(xì)介紹電路板測(cè)試的步驟和儀器。電路板測(cè)試是確保電路板設(shè)計(jì)和制造質(zhì)量的重要環(huán)節(jié)。通過(guò)這些測(cè)試,我們可以發(fā)現(xiàn)潛在的問(wèn)題,從而提高產(chǎn)品的可靠性和性能。 電路板測(cè)試步驟
    的頭像 發(fā)表于 05-28 15:47 ?2093次閱讀

    華為“電路板組件、電子設(shè)備”專(zhuān)利發(fā)布,聚焦設(shè)備散熱問(wèn)題

    這份專(zhuān)利應(yīng)用的場(chǎng)景是顯示技術(shù)領(lǐng)域,旨在解決電子設(shè)備因過(guò)度發(fā)熱而影響其性能這一問(wèn)題。具體來(lái)說(shuō),該電路板組件包括SoC電路射頻電路,其中SoC電路
    的頭像 發(fā)表于 04-26 09:34 ?469次閱讀
    華為“<b class='flag-5'>電路板</b>組件、電子設(shè)備”專(zhuān)利發(fā)布,聚焦設(shè)備散熱問(wèn)題

    抗干擾磁環(huán)的原理及應(yīng)用 為什么要設(shè)置抗干擾磁環(huán)?

    抗干擾磁環(huán)的原理及應(yīng)用 為什么要設(shè)置抗干擾磁環(huán)?抗干擾磁環(huán)使用方法? 抗干擾磁環(huán)的原理及應(yīng)用 1. 抗干擾磁環(huán)的原理:
    的頭像 發(fā)表于 03-14 15:46 ?4319次閱讀

    無(wú)損抄電路板

    無(wú)損復(fù)制PCB(Printed Circuit Board,印電路板)是指在不破壞原電路板和元器件的情況下,對(duì)電路板進(jìn)行復(fù)制或翻制。常見(jiàn)的方法包括激光掃描與成像、計(jì)算機(jī)輔助設(shè)計(jì)(CAD)進(jìn)行
    的頭像 發(fā)表于 03-05 11:44 ?669次閱讀

    功放pcb電路板設(shè)計(jì)是怎么精確接線的?

    功放 PCB 電路板設(shè)計(jì)中精確接線的各個(gè)方面。 一、元器件布局 功放電路板設(shè)計(jì)的第一步是選擇合適的元器件,并安排它們的布局。在元器件布局過(guò)程中,需要考慮信號(hào)傳輸距離、阻抗匹配、防止干擾等因素。為了實(shí)現(xiàn)精確的接線,我們應(yīng)
    的頭像 發(fā)表于 01-17 16:50 ?1239次閱讀

    集成電路板和pcb的區(qū)別

    集成電路板和印刷電路板在電子制造領(lǐng)域具有重要的地位,但它們之間存在一些區(qū)別。本文將對(duì)集成電路板和PCB的區(qū)別進(jìn)行詳細(xì)介紹。 首先,我們需要了解集成電路板和PCB的基本概念。集成
    的頭像 發(fā)表于 01-05 14:04 ?2525次閱讀