0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

pcb設(shè)計(jì)有哪一些基礎(chǔ)的問題需要了解

PCB線路板打樣 ? 來源:pcb論壇網(wǎng) ? 作者:pcb論壇網(wǎng) ? 2020-01-23 12:18 ? 次閱讀

1、如何選擇 EDA 工具?

目前的 pcb 設(shè)計(jì)軟件中,熱分析都不是強(qiáng)項(xiàng),所以并不建議選用,其它的功能 1.3.4 可以選擇 PADSCadence 性能價(jià)格比都不錯(cuò)。 PLD 的設(shè)計(jì)的初學(xué)者可以采用 PLD 芯片廠家提供的集成環(huán)境,在做到百萬門以上的設(shè)計(jì)時(shí)可以選用單點(diǎn)工具。

2、請推薦一種適合于高速信號處理和傳輸?shù)?EDA 軟件。

常規(guī)的電路設(shè)計(jì),INNOVEDA 的 PADS 就非常不錯(cuò),且有配合用的仿真軟件,而這類設(shè)計(jì)往往占據(jù)了 70%的應(yīng)用場合。在做高速電路設(shè)計(jì),模擬和數(shù)字混合電路,采用 Cadence 的解決方案應(yīng)該屬于性能價(jià)格比較好的軟件,當(dāng)然 Mentor 的性能還是非常不錯(cuò)的,特別是它的設(shè)計(jì)流程管理方面應(yīng)該是最為優(yōu)秀的。(大唐電信技術(shù)專家 王升)

3、對 PCB 板各層含義的解釋

Topoverlay ----頂層器件名稱, 也叫 top silkscreen 或者 top component legend, 比如 R1 C5,

IC10.bottomoverlay----同理 multilayer-----如果你設(shè)計(jì)一個(gè) 4 層板,你放置一個(gè) free pad or via, 定義它作為multilay 那么它的 pad 就會自動(dòng)出現(xiàn)在 4 個(gè)層 上,如果你只定義它是 top layer, 那么它的 pad 就會只出現(xiàn)在頂層上。

4、2G 以上高頻 PCB 設(shè)計(jì),走線,排版,應(yīng)重點(diǎn)注意哪些方面?

2G 以上高頻 PCB 屬于射頻電路設(shè)計(jì),不在高速數(shù)字電路設(shè)計(jì)討論范圍內(nèi)。而 射 頻電路的布局(layout)和布線(routing)應(yīng)該和原理圖一起考慮的,因?yàn)椴季植季€都會造成分布效應(yīng)。而且,射頻電路設(shè)計(jì)一些無源器件是通過參數(shù)化定義,特殊形狀銅箔實(shí)現(xiàn),因此要求 EDA 工具能夠提供參數(shù)化器件,能夠編輯特殊形狀銅箔。Mentor 公司的 boardstation 中有專門的 RF 設(shè)計(jì)模塊,能夠滿足這些要求。而且,一般射頻設(shè)計(jì)要求有專門射頻電路分析工具,業(yè)界最著名的是 agilent 的 eesoft,和 Mentor 的工具有很好的接口

5、2G 以上高頻 PCB 設(shè)計(jì),微帶的設(shè)計(jì)應(yīng)遵循哪些規(guī)則?

射頻微帶線設(shè)計(jì),需要用三維場分析工具提取傳輸線參數(shù)。所有的規(guī)則應(yīng)該在這個(gè)場提取工具中規(guī)定。

6、對于全數(shù)字信號的 PCB,板上有一個(gè) 80MHz 的鐘源。除了采用絲網(wǎng)(接地)外,為了保證有足夠的驅(qū)動(dòng)能力,還應(yīng)該采用什么樣的電路進(jìn)行保護(hù)?

確保時(shí)鐘的驅(qū)動(dòng)能力,不應(yīng)該通過保護(hù)實(shí)現(xiàn),一般采用時(shí)鐘驅(qū)動(dòng)芯片。一般擔(dān)心時(shí)鐘驅(qū)動(dòng)能力,是因?yàn)槎鄠€(gè)時(shí)鐘負(fù)載造成。采用時(shí)鐘驅(qū)動(dòng)芯片,將一個(gè)時(shí)鐘信號變成幾個(gè),采用點(diǎn)到點(diǎn)的連接。選擇驅(qū)動(dòng)芯片,除了保證與負(fù)載基本匹配,信號沿滿足要求(一般時(shí)鐘為沿有效信號),在計(jì)算系統(tǒng)時(shí)序時(shí),要算上時(shí)鐘在驅(qū)動(dòng)芯片內(nèi)時(shí)延。

7、如果用單獨(dú)的時(shí)鐘信號板,一般采用什么樣的接口,來保證時(shí)鐘信號的傳輸受到的影響???

時(shí)鐘信號越短,傳輸線效應(yīng)越小。采用單獨(dú)的時(shí)鐘信號板,會增加信號布線長度。而且單板的接地供電也是問題。如果要長距離傳輸,建議采用差分信號。LVDS 信號可以滿足驅(qū)動(dòng)能力要求,不過您的時(shí)鐘不是太快,沒有必要。

8、27M,SDRAM 時(shí)鐘線(80M-90M),這些時(shí)鐘線二三次諧波剛好在 VHF 波段,從接收端高頻竄入后干擾很大。除了縮短線長以外,還有那些好辦法?

如果是三次諧波大,二次諧波小,可能因?yàn)樾盘栒伎毡葹?50%,因?yàn)檫@種情況下,信號沒有偶次諧波。這時(shí)需要修改一下信號占空比。此外,對于如果是單向的時(shí)鐘信號,一般采用源端串聯(lián)匹配。這樣可以抑制二次反射,但不會影響時(shí)鐘沿速率。源端匹配值,可以采用下圖公式得到。

9、什么是走線的拓?fù)浼軜?gòu)?

Topology,有的也叫 routing order.對于多端口連接的網(wǎng)絡(luò)的布線次序。

10、怎樣調(diào)整走線的拓?fù)浼軜?gòu)來提高信號的完整性?

這種網(wǎng)絡(luò)信號方向比較復(fù)雜,因?yàn)閷蜗颍p向信號,不同電平種類信號,拓樸影響都不一樣,很難說哪種拓樸對信號質(zhì)量有利。而且作前仿真時(shí),采用何種拓樸對工程師要求很高,要求對電路原理,信號類型,甚至布線難度等都要了解。

11、怎樣通過安排疊層來減少 EMI 問題?

首先,EMI 要從系統(tǒng)考慮,單憑 PCB 無法解決問題。層迭對 EMI 來講,我認(rèn)為主要是提供信號最短回流路徑,減小耦合面積,抑制差模干擾。另外地層與電源層緊耦合,適當(dāng)比電源層外延,對抑制共模干擾有好處。

12、為何要鋪銅?

一般鋪銅有幾個(gè)方面原因。1,EMC.對于大面積的地或電源鋪銅,會起到屏蔽作用,有些特殊地,如 PGND 起到防護(hù)作用。2,PCB 工藝要求。一般為了保證電鍍效果,或者層壓不變形,對于布線較少的PCB 板層鋪銅。3,信號完整性要求,給高頻數(shù)字信號一個(gè)完整的回流路徑,并減少直流網(wǎng)絡(luò)的布線。當(dāng)然還有散熱,特殊器件安裝要求鋪銅等等原因。

13、在一個(gè)系統(tǒng)中,包含了 dsp 和 pld,請問布線時(shí)要注意哪些問題呢?

看你的信號速率和布線長度的比值。如果信號在傳輸在線的時(shí)延和信號變化沿時(shí)間可比的話,就要考慮信號完整性問題。另外對于多個(gè) DSP,時(shí) 鐘 ,數(shù)據(jù) 信號走線拓普也會影響信號質(zhì)量和時(shí)序,需要關(guān)注。

14、除 protel 工具布線外,還有其他好的工具嗎?

至于工具,除了 PROTEL,還有很多布線工具,如 MENTOR 的 WG2000,EN2000 系列和 powerpcb,Cadence 的 allegro,zuken 的 cadstar,cr5000 等,各有所長。

15、什么是“信號回流路徑”?

信號回流路徑,即 return current。高速數(shù)字信號在傳輸時(shí),信號的流向是從驅(qū)動(dòng)器沿 PCB 傳輸線到負(fù)載,再由負(fù)載沿著地或電源通過最短路徑返回驅(qū)動(dòng)器端。這個(gè)在地或電源上的返回信號就稱信號回流路徑。Dr.Johson 在他的書中解釋,高頻信號傳輸,實(shí)際上是對傳輸線與直流層之間包夾的介質(zhì)電容充電的過程。SI 分析的就是這個(gè)圍場的電磁特性,以及他們之間的耦合。

16、如何對接插件進(jìn)行 SI 分析?

在 IBIS3.2 規(guī)范中,有關(guān)于接插件模型的描述。一般使用 EBD 模型。如果是特殊板,如背板,需要SPICE 模型。也可以使用多板仿真軟件(HYPERLYNX 或 IS_multiboard),建立多板系統(tǒng)時(shí),輸入接插件的分布參數(shù),一般從接插件手冊中得到。當(dāng)然這種方式會不夠精確,但只要在可接受范圍內(nèi)即可。

17、請問端接的方式有哪些?

端接(terminal),也稱匹配。一般按照匹配位置分有源端匹配和終端匹配。其中源端匹配一般為電阻串聯(lián)匹配,終端匹配一般為并聯(lián)匹配,方式比較多,有電阻上拉,電阻下拉,戴維南匹配,AC 匹配,肖特基二極管匹配。

18、采用端接(匹配)的方式是由什么因素決定的?

匹配采用方式一般由 BUFFER 特性,拓普情況,電平種類和判決方式來決定,也要考慮信號占空比,系統(tǒng)功耗等。

19、采用端接(匹配)的方式有什么規(guī)則?

數(shù)字電路最關(guān)鍵的是時(shí)序問題,加匹配的目的是改善信號質(zhì)量,在判決時(shí)刻得到可以確定的信號。對于電平有效信號,在保證建立、保持時(shí)間的前提下,信號質(zhì)量穩(wěn)定;對延有效信號,在保證信號延單調(diào)性前提下,信號變化延速度滿足要求。Mentor ICX 產(chǎn)品教材中有關(guān)于匹配的一些資料。另外《High Speed Digital design a hand book of blackmagic》有一章專門對 terminal 的講述,從電磁波原理上講述匹配對信號完整性的作用,可供參考。

20、能否利用器件的 IBIS 模型對器件的邏輯功能進(jìn)行仿真?如果不能,那么如何進(jìn)行電路的板級和系統(tǒng)級仿真?

IBIS 模型是行為級模型,不能用于功能仿真。功能仿真,需要用 SPICE 模型,或者其他結(jié)構(gòu)級模型。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    4963

    瀏覽量

    98031
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4690

    瀏覽量

    85767
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43067
收藏 人收藏

    評論

    相關(guān)推薦

    D類功放輸出的LC電路的電感選型的時(shí)候需要注意哪些參數(shù)?

    D類功放輸出的LC電路的電感選型的時(shí)候需要注意哪些參數(shù),或者是什么樣的類型電感適合使用哪一些不適合使用
    發(fā)表于 10-12 08:37

    pcb設(shè)計(jì)中布局的要點(diǎn)是什么

    PCB設(shè)計(jì)中,布局是個(gè)非常重要的環(huán)節(jié),它直接影響到電路的性能、可靠性和成本。以下是關(guān)于PCB布局的一些要點(diǎn),這些要點(diǎn)將幫助您設(shè)計(jì)出高質(zhì)量的PCB
    的頭像 發(fā)表于 09-02 14:48 ?436次閱讀

    USB 3.2雙通道操作:您需要了解的內(nèi)容

    電子發(fā)燒友網(wǎng)站提供《USB 3.2雙通道操作:您需要了解的內(nèi)容.pdf》資料免費(fèi)下載
    發(fā)表于 08-30 10:09 ?0次下載
    USB 3.2雙通道操作:您<b class='flag-5'>需要了解</b>的內(nèi)容

    要了解下大模型知識

    工作需要,想要了解下大模型算力建設(shè)知識。
    發(fā)表于 08-20 15:31

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)PCB制板有什么關(guān)系?PCB設(shè)計(jì)PCB制板的關(guān)系。PC
    的頭像 發(fā)表于 08-12 10:04 ?520次閱讀

    PCB設(shè)計(jì)基本原則總結(jié),工程師必看

    站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)安全規(guī)則有哪些要求?PCB工藝規(guī)范及PCB設(shè)計(jì)安規(guī)原則。在PCB設(shè)計(jì)中,遵循安規(guī)(安全規(guī)范)原
    的頭像 發(fā)表于 07-09 09:46 ?988次閱讀

    不只是前端,后端、產(chǎn)品和測試也需要了解的瀏覽器知識

    、我們?yōu)槭裁?b class='flag-5'>要了解瀏覽器? 1. 對于前端開發(fā)者 1.瀏覽器是用戶體驗(yàn)的第線。我們需要了解瀏覽器的工作原理,才能有效地設(shè)計(jì)和實(shí)現(xiàn)用戶界面,確保良好的用戶體驗(yàn)。 2.好的產(chǎn)品
    的頭像 發(fā)表于 07-01 18:03 ?480次閱讀
    不只是前端,后端、產(chǎn)品和測試也<b class='flag-5'>需要了解</b>的瀏覽器知識

    PCB設(shè)計(jì)中的常見問題有哪些?

    板)設(shè)計(jì)是個(gè)至關(guān)重要的環(huán)節(jié)。個(gè)優(yōu)秀的PCB設(shè)計(jì)不僅能夠保證電子產(chǎn)品的穩(wěn)定運(yùn)行,還能提高產(chǎn)品的外觀和性能。然而,很多設(shè)計(jì)師在PCB設(shè)計(jì)中會遇到一些
    的頭像 發(fā)表于 05-23 09:13 ?884次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中的常見問題有哪些?

    電源測試需要用到哪些計(jì)算公式?

    在電源模塊測試過程中不僅要了解測試過程和步驟,對于一些測試項(xiàng)目而言還需要了解其正確的計(jì)算測試方法,得到準(zhǔn)確的測試結(jié)果。
    的頭像 發(fā)表于 03-13 14:32 ?527次閱讀

    DC電源模塊的 PCB設(shè)計(jì)和布局指南

    BOSHIDA ?DC電源模塊的 PCB設(shè)計(jì)和布局指南 DC電源模塊的PCB設(shè)計(jì)和布局是個(gè)關(guān)鍵的步驟,它直接影響到電源的性能和穩(wěn)定性。下面是一些DC電源模塊的
    的頭像 發(fā)表于 03-05 14:30 ?1298次閱讀
    DC電源模塊的 <b class='flag-5'>PCB設(shè)計(jì)</b>和布局指南

    PCB設(shè)計(jì)工作中常見的錯(cuò)誤有哪些?

    設(shè)計(jì)PCB的過程中,很多人都會犯一些常見的錯(cuò)誤,這些錯(cuò)誤如果不能及時(shí)糾正,就會極大地影響產(chǎn)品質(zhì)量。本文將針對 PCB 設(shè)計(jì)過程中經(jīng)常會犯的這些錯(cuò)誤進(jìn)行分析,希望能夠給大家提供一些有幫助
    的頭像 發(fā)表于 02-21 09:32 ?581次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>工作中常見的錯(cuò)誤有哪些?

    PCB設(shè)計(jì)中,如何避免串?dāng)_?

    PCB設(shè)計(jì)中,如何避免串?dāng)_? 在PCB設(shè)計(jì)中,避免串?dāng)_是至關(guān)重要的,因?yàn)榇當(dāng)_可能導(dǎo)致信號失真、噪聲干擾及功能故障等問題。 、了解串?dāng)_及其原因 在開始討論避免串?dāng)_的方法之前,我們首先
    的頭像 發(fā)表于 02-02 15:40 ?1815次閱讀

    pcb設(shè)計(jì)布局布線原則及規(guī)則

    的不良影響。在進(jìn)行PCB布線設(shè)計(jì)時(shí),需要遵循定的規(guī)則和原則,下面我們將會介紹PCB設(shè)計(jì)中的六大布線規(guī)則。 PCB設(shè)計(jì)六大布線規(guī)則
    的頭像 發(fā)表于 01-22 09:23 ?2132次閱讀

    pcb打板需要什么

    需要對電路設(shè)計(jì)原理進(jìn)行充分了解。電路原理圖及關(guān)聯(lián)資料對后續(xù)打板工作至關(guān)重要。 PCB設(shè)計(jì)軟件:選擇款適合自己需求的PCB設(shè)計(jì)軟件,如Pr
    的頭像 發(fā)表于 01-11 09:28 ?1616次閱讀

    LTM4630電源模塊在多路并聯(lián)時(shí)在pcb設(shè)計(jì)時(shí)需要注意哪些細(xì)節(jié)?

    LTM4630電源模塊在多路并聯(lián)時(shí)在pcb設(shè)計(jì)時(shí)需要注意那些細(xì)節(jié) 比如在3路或者4路并聯(lián)時(shí)在畫pcb時(shí)走線需要注意那些地方,要加入對稱設(shè)計(jì)和阻抗匹配嗎, 如何才能做到并聯(lián)均流效果最好,
    發(fā)表于 01-05 08:07