0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計基礎(chǔ)的問題你知道哪一些

PCB線路板打樣 ? 來源:pcb論壇網(wǎng) ? 作者:pcb論壇網(wǎng) ? 2020-04-23 17:39 ? 次閱讀

1、如何選擇 EDA 工具?

目前的 pcb 設(shè)計軟件中,熱分析都不是強項,所以并不建議選用,其它的功能 1.3.4 可以選擇 PADSCadence 性能價格比都不錯。 PLD 的設(shè)計的初學(xué)者可以采用 PLD 芯片廠家提供的集成環(huán)境,在做到百萬門以上的設(shè)計時可以選用單點工具。

2、請推薦一種適合于高速信號處理和傳輸?shù)?EDA 軟件。

常規(guī)的電路設(shè)計,INNOVEDA 的 PADS 就非常不錯,且有配合用的仿真軟件,而這類設(shè)計往往占據(jù)了 70%的應(yīng)用場合。在做高速電路設(shè)計,模擬和數(shù)字混合電路,采用 Cadence 的解決方案應(yīng)該屬于性能價格比較好的軟件,當然 Mentor 的性能還是非常不錯的,特別是它的設(shè)計流程管理方面應(yīng)該是最為優(yōu)秀的。(大唐電信技術(shù)專家 王升)

3、對 PCB 板各層含義的解釋

Topoverlay ----頂層器件名稱, 也叫 top silkscreen 或者 top component legend, 比如 R1 C5,

IC10.bottomoverlay----同理 multilayer-----如果你設(shè)計一個 4 層板,你放置一個 free pad or via, 定義它作為multilay 那么它的 pad 就會自動出現(xiàn)在 4 個層 上,如果你只定義它是 top layer, 那么它的 pad 就會只出現(xiàn)在頂層上。

4、2G 以上高頻 PCB 設(shè)計,走線,排版,應(yīng)重點注意哪些方面?

2G 以上高頻 PCB 屬于射頻電路設(shè)計,不在高速數(shù)字電路設(shè)計討論范圍內(nèi)。而 射 頻電路的布局(layout)和布線(routing)應(yīng)該和原理圖一起考慮的,因為布局布線都會造成分布效應(yīng)。而且,射頻電路設(shè)計一些無源器件是通過參數(shù)化定義,特殊形狀銅箔實現(xiàn),因此要求 EDA 工具能夠提供參數(shù)化器件,能夠編輯特殊形狀銅箔。Mentor 公司的 boardstation 中有專門的 RF 設(shè)計模塊,能夠滿足這些要求。而且,一般射頻設(shè)計要求有專門射頻電路分析工具,業(yè)界最著名的是 agilent 的 eesoft,和 Mentor 的工具有很好的接口。

5、2G 以上高頻 PCB 設(shè)計,微帶的設(shè)計應(yīng)遵循哪些規(guī)則?

射頻微帶線設(shè)計,需要用三維場分析工具提取傳輸線參數(shù)。所有的規(guī)則應(yīng)該在這個場提取工具中規(guī)定。

6、對于全數(shù)字信號的 PCB,板上有一個 80MHz 的鐘源。除了采用絲網(wǎng)(接地)外,為了保證有足夠的驅(qū)動能力,還應(yīng)該采用什么樣的電路進行保護?

確保時鐘的驅(qū)動能力,不應(yīng)該通過保護實現(xiàn),一般采用時鐘驅(qū)動芯片。一般擔心時鐘驅(qū)動能力,是因為多個時鐘負載造成。采用時鐘驅(qū)動芯片,將一個時鐘信號變成幾個,采用點到點的連接。選擇驅(qū)動芯片,除了保證與負載基本匹配,信號沿滿足要求(一般時鐘為沿有效信號),在計算系統(tǒng)時序時,要算上時鐘在驅(qū)動芯片內(nèi)時延。

7、如果用單獨的時鐘信號板,一般采用什么樣的接口,來保證時鐘信號的傳輸受到的影響小?

時鐘信號越短,傳輸線效應(yīng)越小。采用單獨的時鐘信號板,會增加信號布線長度。而且單板的接地供電也是問題。如果要長距離傳輸,建議采用差分信號。LVDS 信號可以滿足驅(qū)動能力要求,不過您的時鐘不是太快,沒有必要。

8、27M,SDRAM 時鐘線(80M-90M),這些時鐘線二三次諧波剛好在 VHF 波段,從接收端高頻竄入后干擾很大。除了縮短線長以外,還有那些好辦法?

如果是三次諧波大,二次諧波小,可能因為信號占空比為 50%,因為這種情況下,信號沒有偶次諧波。這時需要修改一下信號占空比。此外,對于如果是單向的時鐘信號,一般采用源端串聯(lián)匹配。這樣可以抑制二次反射,但不會影響時鐘沿速率。源端匹配值,可以采用下圖公式得到。

9、什么是走線的拓撲架構(gòu)?

Topology,有的也叫 routing order.對于多端口連接的網(wǎng)絡(luò)的布線次序。

10、怎樣調(diào)整走線的拓撲架構(gòu)來提高信號的完整性?

這種網(wǎng)絡(luò)信號方向比較復(fù)雜,因為對單向,雙向信號,不同電平種類信號,拓樸影響都不一樣,很難說哪種拓樸對信號質(zhì)量有利。而且作前仿真時,采用何種拓樸對工程師要求很高,要求對電路原理,信號類型,甚至布線難度等都要了解。

11、怎樣通過安排疊層來減少 EMI 問題?

首先,EMI 要從系統(tǒng)考慮,單憑 PCB 無法解決問題。層迭對 EMI 來講,我認為主要是提供信號最短回流路徑,減小耦合面積,抑制差模干擾。另外地層與電源層緊耦合,適當比電源層外延,對抑制共模干擾有好處。

12、為何要鋪銅?

一般鋪銅有幾個方面原因。1,EMC.對于大面積的地或電源鋪銅,會起到屏蔽作用,有些特殊地,如 PGND 起到防護作用。2,PCB 工藝要求。一般為了保證電鍍效果,或者層壓不變形,對于布線較少的PCB 板層鋪銅。3,信號完整性要求,給高頻數(shù)字信號一個完整的回流路徑,并減少直流網(wǎng)絡(luò)的布線。當然還有散熱,特殊器件安裝要求鋪銅等等原因。

13、在一個系統(tǒng)中,包含了 dsp 和 pld,請問布線時要注意哪些問題呢?

看你的信號速率和布線長度的比值。如果信號在傳輸在線的時延和信號變化沿時間可比的話,就要考慮信號完整性問題。另外對于多個 DSP,時 鐘 ,數(shù)據(jù) 信號走線拓普也會影響信號質(zhì)量和時序,需要關(guān)注。

14、除 protel 工具布線外,還有其他好的工具嗎?

至于工具,除了 PROTEL,還有很多布線工具,如 MENTOR 的 WG2000,EN2000 系列和 powerpcb,Cadence 的 allegro,zuken 的 cadstar,cr5000 等,各有所長。

15、什么是“信號回流路徑”?

信號回流路徑,即 return current。高速數(shù)字信號在傳輸時,信號的流向是從驅(qū)動器沿 PCB 傳輸線到負載,再由負載沿著地或電源通過最短路徑返回驅(qū)動器端。這個在地或電源上的返回信號就稱信號回流路徑。Dr.Johson 在他的書中解釋,高頻信號傳輸,實際上是對傳輸線與直流層之間包夾的介質(zhì)電容充電的過程。SI 分析的就是這個圍場的電磁特性,以及他們之間的耦合。

16、如何對接插件進行 SI 分析?

在 IBIS3.2 規(guī)范中,有關(guān)于接插件模型的描述。一般使用 EBD 模型。如果是特殊板,如背板,需要SPICE 模型。也可以使用多板仿真軟件(HYPERLYNX 或 IS_multiboard),建立多板系統(tǒng)時,輸入接插件的分布參數(shù),一般從接插件手冊中得到。當然這種方式會不夠精確,但只要在可接受范圍內(nèi)即可。

17、請問端接的方式有哪些?

端接(terminal),也稱匹配。一般按照匹配位置分有源端匹配和終端匹配。其中源端匹配一般為電阻串聯(lián)匹配,終端匹配一般為并聯(lián)匹配,方式比較多,有電阻上拉,電阻下拉,戴維南匹配,AC 匹配,肖特基二極管匹配。

18、采用端接(匹配)的方式是由什么因素決定的?

匹配采用方式一般由 BUFFER 特性,拓普情況,電平種類和判決方式來決定,也要考慮信號占空比,系統(tǒng)功耗等。

19、采用端接(匹配)的方式有什么規(guī)則?

數(shù)字電路最關(guān)鍵的是時序問題,加匹配的目的是改善信號質(zhì)量,在判決時刻得到可以確定的信號。對于電平有效信號,在保證建立、保持時間的前提下,信號質(zhì)量穩(wěn)定;對延有效信號,在保證信號延單調(diào)性前提下,信號變化延速度滿足要求。Mentor ICX 產(chǎn)品教材中有關(guān)于匹配的一些資料。另外《High Speed Digital design a hand book of blackmagic》有一章專門對 terminal 的講述,從電磁波原理上講述匹配對信號完整性的作用,可供參考。

20、能否利用器件的 IBIS 模型對器件的邏輯功能進行仿真?如果不能,那么如何進行電路的板級和系統(tǒng)級仿真?

IBIS 模型是行為級模型,不能用于功能仿真。功能仿真,需要用 SPICE 模型,或者其他結(jié)構(gòu)級模型。

責任編輯:Ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23111

    瀏覽量

    398273
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43066
收藏 人收藏

    評論

    相關(guān)推薦

    篇“從入門到上手”的PCB設(shè)計教程

    這是篇面向神馬都不懂的小白玩家的PCB設(shè)計教程。希望能幫助大家快速上手PCB的設(shè)計。
    的頭像 發(fā)表于 11-08 04:49 ?591次閱讀

    HDMI模塊的PCB設(shè)計

    在前面各類設(shè)計的理論講解、設(shè)計實操講解、以及軟件操作的講解的過后,粉絲后臺反饋想結(jié)合前面三種類型進行整體學(xué)習(xí)—模塊設(shè)計,本期推出第章HDMI模塊的PCB設(shè)計,后續(xù)會繼續(xù)更新各類模塊的PCB設(shè)計教學(xué),以及
    的頭像 發(fā)表于 10-22 14:16 ?593次閱讀

    D類功放輸出的LC電路的電感選型的時候需要注意哪些參數(shù)?

    D類功放輸出的LC電路的電感選型的時候需要注意哪些參數(shù),或者是什么樣的類型電感適合使用哪一些不適合使用
    發(fā)表于 10-12 08:37

    PCB生產(chǎn),在鉆咀和成品孔徑之間,會優(yōu)先滿足哪一項呢

    PCB生產(chǎn)既要滿足鉆咀尺寸又要滿足成品孔徑,當這兩個要求有沖突時,如果只能滿足其中項時,會優(yōu)先保證哪一項,請走進今天的案例,看看你選對
    的頭像 發(fā)表于 09-24 10:10 ?262次閱讀
    <b class='flag-5'>PCB</b>生產(chǎn),在鉆咀和成品孔徑之間,<b class='flag-5'>你</b>會優(yōu)先滿足<b class='flag-5'>哪一</b>項呢

    PCB設(shè)計PCB制板的緊密關(guān)系

    站式PCBA智造廠家今天為大家講講PCB設(shè)計PCB制板有什么關(guān)系?PCB設(shè)計PCB制板的關(guān)系。PC
    的頭像 發(fā)表于 08-12 10:04 ?520次閱讀

    使用單片機的串口發(fā)送相應(yīng)的指令給ESP-WROM-02模組,ESP-WROM-02沒有返回OK或者ERROR的信息的原因?

    ,串口發(fā)送相應(yīng)的指令,ESP-WROM-02沒有返回OK或者ERROR的信息,不知道其中的原因會有哪一些?
    發(fā)表于 07-15 06:40

    PCB設(shè)計基本原則總結(jié),工程師必看

    站式PCBA智造廠家今天為大家講講pcb設(shè)計安全規(guī)則有哪些要求?PCB工藝規(guī)范及PCB設(shè)計安規(guī)原則。在PCB設(shè)計中,遵循安規(guī)(安全規(guī)范)原
    的頭像 發(fā)表于 07-09 09:46 ?988次閱讀

    pcb印制板設(shè)計規(guī)則要求有哪些?知道多少!

    站式PCBA智造廠家今天為大家講講在PCB設(shè)計中有哪些要點?PCB設(shè)計要點總結(jié)及注意事項。PCB設(shè)計是電子產(chǎn)品開發(fā)中至關(guān)重要的部分,下面
    的頭像 發(fā)表于 06-28 10:02 ?369次閱讀

    緩存有大key?知道一些手段

    ?? ? ? ? 背景: 最近系統(tǒng)內(nèi)緩存CPU使用率直報警,超過設(shè)置的70%報警閥值,針對此場景,需要對應(yīng)解決緩存是否有大key使用問題,掃描緩存集群的大key,針對每個key做優(yōu)化處理。 以下
    的頭像 發(fā)表于 06-19 09:38 ?771次閱讀
    緩存有大key?<b class='flag-5'>你</b>得<b class='flag-5'>知道</b>的<b class='flag-5'>一些</b>手段

    PCB設(shè)計中的常見問題有哪些?

    板)設(shè)計是個至關(guān)重要的環(huán)節(jié)。個優(yōu)秀的PCB設(shè)計不僅能夠保證電子產(chǎn)品的穩(wěn)定運行,還能提高產(chǎn)品的外觀和性能。然而,很多設(shè)計師在PCB設(shè)計中會遇到一些
    的頭像 發(fā)表于 05-23 09:13 ?884次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中的常見問題有哪些?

    多層pcb設(shè)計如何過孔的原理

    站式PCBA智造廠家今天為大家講講如何實現(xiàn)多層PCB的過孔?多層pcb設(shè)計過孔的方法。在現(xiàn)代電子行業(yè)中,多層PCB設(shè)計已經(jīng)成為常見且重要的技術(shù)。多層
    的頭像 發(fā)表于 04-15 11:14 ?998次閱讀

    pcb設(shè)計的基本原則分享 PCB設(shè)計16個原則一定要知道

    PCB設(shè)計的這16個原則一定要知道
    的頭像 發(fā)表于 03-12 11:19 ?2905次閱讀

    DC電源模塊的 PCB設(shè)計和布局指南

    BOSHIDA ?DC電源模塊的 PCB設(shè)計和布局指南 DC電源模塊的PCB設(shè)計和布局是個關(guān)鍵的步驟,它直接影響到電源的性能和穩(wěn)定性。下面是一些DC電源模塊的
    的頭像 發(fā)表于 03-05 14:30 ?1298次閱讀
    DC電源模塊的 <b class='flag-5'>PCB設(shè)計</b>和布局指南

    PCB設(shè)計工作中常見的錯誤有哪些?

    設(shè)計PCB的過程中,很多人都會犯一些常見的錯誤,這些錯誤如果不能及時糾正,就會極大地影響產(chǎn)品質(zhì)量。本文將針對 PCB 設(shè)計過程中經(jīng)常會犯的這些錯誤進行分析,希望能夠給大家提供一些有幫助
    的頭像 發(fā)表于 02-21 09:32 ?581次閱讀
    <b class='flag-5'>PCB設(shè)計</b>工作中常見的錯誤有哪些?

    使用STM來測量出來的ADC0的轉(zhuǎn)換時間抖動很大是為什么?

    使用STM來測量出來的ADC0的轉(zhuǎn)換時間抖動很大,已經(jīng)排除了被搶占的時間的影響,其它導(dǎo)致ADC轉(zhuǎn)換時間抖動的原因都有哪一些?
    發(fā)表于 02-05 06:22