在PCB設(shè)計中發(fā)現(xiàn)很多朋友的濾波電容布線有問題,所以特弄幾個圖說明下,希望對大家有幫助。
圖上是一個錯誤的濾波電容接法,電源是應(yīng)該直接從電容再到IC那里,濾波效果才會好。
下圖是正確的接法。
按這樣的畫法,濾波效果就會好很多。
如果大家嫌這個不好看,按下圖處理也是正確的,你們也可以發(fā)現(xiàn)在一些PCB設(shè)計中也會用到下面的處理方式。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
濾波電容
+關(guān)注
關(guān)注
8文章
458瀏覽量
40057 -
PCB設(shè)計
+關(guān)注
關(guān)注
394文章
4690瀏覽量
85766
發(fā)布評論請先 登錄
相關(guān)推薦
PCB設(shè)計中電路措施的作用
在設(shè)計電子線路時,比較多考慮的是產(chǎn)品的實際性能,而不會太多考慮產(chǎn)品的電磁兼容特性和電磁騷擾的抑制及電磁抗干擾特性,為了達(dá)到其兼容目的會在實際PCB設(shè)計中可采用以下電路措施: (1)為每個集成電路設(shè)一
發(fā)表于 03-16 09:46
PCB設(shè)計之電容
電流為最大,但隨著VC的降低,放電電流也逐漸降低,直至VC為0V,放電電流也為0。這樣以來,PCB設(shè)計之電容放電時VC的下降曲線。3.PCB設(shè)計之電容的容抗
發(fā)表于 08-13 10:49
介紹了濾波電容在PCB設(shè)計中正確接法
本帖最后由 山文豐 于 2020-6-23 15:21 編輯
濾波電容在PCB設(shè)計中的正確接法圖上是一個錯誤的
發(fā)表于 06-20 19:10
電容在高速PCB設(shè)計中的應(yīng)用
電容在高速PCB設(shè)計中的應(yīng)用:探討高速PCB設(shè)計電容的應(yīng)用。
發(fā)表于 08-16 13:11
?0次下載
PCB設(shè)計中濾波電容布線的技巧和方法
在很多PCB設(shè)計中我發(fā)現(xiàn)很多朋友的濾波電容布線有問題,所以特弄幾個圖說明下,希望對大家有幫助。
發(fā)表于 04-29 14:55
?1.1w次閱讀
PCB設(shè)計誤區(qū)-電源是不是必須從濾波電容進(jìn)入芯片管腳(終結(jié)篇)
PCB設(shè)計誤區(qū)-電源是不是必須從濾波電容進(jìn)入芯片管腳(終結(jié)篇)
發(fā)表于 01-05 14:44
?15次下載
電容的布局布線 - 電源是不是必須從濾波電容進(jìn)入芯片管腳(PCB設(shè)計十大誤區(qū)-1)
電容的布局布線 - 電源是不是必須從濾波電容進(jìn)入芯片管腳(PCB設(shè)計十大誤區(qū)-1)
發(fā)表于 01-05 14:45
?31次下載
PCB設(shè)計誤區(qū)-電容的布局布線-電源是不是必須從濾波電容進(jìn)入芯片管腳(2)
PCB設(shè)計誤區(qū)-電容的布局布線-電源是不是必須從濾波電容進(jìn)入芯片管腳(2)
發(fā)表于 01-06 12:29
?58次下載
PCB設(shè)計中的Grid布局的作用
今天為大家講講PCB設(shè)計中什么是Grid布局?PCB設(shè)計中的Grid布局的作用。 PCB設(shè)計
發(fā)表于 11-29 09:35
?1340次閱讀
評論