0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

消除PCB原型重新旋轉(zhuǎn)5條建議

PCB線路板打樣 ? 來源:LONG ? 2019-08-06 08:54 ? 次閱讀

在當(dāng)今快節(jié)奏,極具競(jìng)爭(zhēng)力的世界中,成功的第一步就是率先將產(chǎn)品推向市場(chǎng)而不影響產(chǎn)品的質(zhì)量。產(chǎn)品在性能或可靠性方面。為了獲得早期的優(yōu)勢(shì),同時(shí)降低與制造產(chǎn)品相關(guān)的成本和時(shí)間,第一次做到這一點(diǎn)已成為當(dāng)務(wù)之急。每個(gè)物理PCB原型的平均成本為8000美元,每個(gè)PCB原型旋轉(zhuǎn)和重新旋轉(zhuǎn),成本不斷上升,制造延遲。每個(gè)PCB原型重新旋轉(zhuǎn)都需要返回設(shè)計(jì)板來糾正設(shè)計(jì)或性能缺陷,這可能會(huì)破壞項(xiàng)目的整個(gè)成本和時(shí)間估算。能夠做到最好并率先推銷您的產(chǎn)品的能力有限,您能夠通過在設(shè)計(jì)階段早期識(shí)別設(shè)計(jì)問題從而在設(shè)計(jì)階段確保PCB的可制造性,從而確保PCB布局和原型制作過程的結(jié)構(gòu)能力消除了對(duì)PCB原型制作重新旋轉(zhuǎn)的需求。

優(yōu)化設(shè)計(jì)可以降低PCB原型制作過程中的成本和性能問題

設(shè)計(jì)工程師并不少見為了性能目的而增加pcb布局的復(fù)雜性,這有時(shí)會(huì)給制造商帶來問題,特別是如果設(shè)計(jì)組件需要制造商可能無(wú)法使用的專門工藝或機(jī)器。一般而言,PCB上的元件越少,其成功的可能性就越大,并且由于設(shè)計(jì)問題也不太可能需要重新旋轉(zhuǎn)。 PCB上的組件數(shù)量越少,所涉及的時(shí)間和成本就越少,這就是為什么PCB專家強(qiáng)調(diào)優(yōu)化設(shè)計(jì)所需性能的重要性,而不是試圖適應(yīng)可能增加成本的太多組件和功能沒有為產(chǎn)品添加相應(yīng)的價(jià)值。

了解您的制造合作伙伴及其能力和流程可以幫助您避免以后遇到問題

最好的方法減少PCB原型旋轉(zhuǎn)的數(shù)量是在PCB布局本身的早期階段與PCB制造商配合使用。良好的PCB制造商可以為您提供有價(jià)值的設(shè)計(jì)輸入,不僅可以幫助您提高產(chǎn)品的質(zhì)量和性能,還可以幫助您減少PCB迭代和重新旋轉(zhuǎn)所需的時(shí)間和成本。每個(gè)PCB制造商或制造商都有自己的能力和優(yōu)勢(shì),例如他們只能制造特定尺寸的PCB,或者只能制造具有一定復(fù)雜程度的PCB。除非您花時(shí)間了解PCB的優(yōu)勢(shì)和局限性在設(shè)計(jì)階段與制造商合作本身可以通過確保您的PCB布局符合制造商要求的設(shè)計(jì)規(guī)格來幫助您避免PCB原型制作重新設(shè)計(jì)。

在發(fā)布用于制造和制造的PCB之前,確保成功進(jìn)行設(shè)計(jì)制造DFM)測(cè)試

在實(shí)際運(yùn)行Gerber文件之前,有一種方法可以確保可制造性。與您的PCB制造商合作,通過DFM工具運(yùn)行設(shè)計(jì),以確保設(shè)計(jì)無(wú)錯(cuò)誤且制造準(zhǔn)備就緒。制造的可驗(yàn)證性是一個(gè)重要且必要的步驟,可以幫助您節(jié)省大量的時(shí)間和金錢重新進(jìn)行PCB原型制作,因此請(qǐng)確保您將其作為工藝步驟中不可或缺的一部分。

不要略過原理圖

如果您的電路板相對(duì)簡(jiǎn)單,可能會(huì)跳過原理圖,但這是一個(gè)壞主意。從完整的原理圖構(gòu)建布局為您提供參考,并幫助確保您的所有布局連接都完整。原理圖是您電路的直觀表示。它允許您在功能對(duì)應(yīng)物附近安排組件,無(wú)論它們?cè)诤翁幏胖?。?dāng)每個(gè)組件上的每個(gè)引腳都在原理圖符號(hào)中描述時(shí),斷開連接很容易識(shí)別。原理圖可幫助您確定是否已遵循基本電路設(shè)計(jì)規(guī)則,可視化設(shè)計(jì)。

通過推導(dǎo)成本與價(jià)值比來優(yōu)化與原型設(shè)計(jì)相關(guān)的預(yù)算和預(yù)算外成本

有些成本看起來很大并且招致它們可能看起來浪費(fèi)金錢,但可以在以后增加大量成本。例如,許多組織更愿意與小型設(shè)計(jì)團(tuán)隊(duì)合作以節(jié)省人力成本。但在某些情況下,為團(tuán)隊(duì)增加1-2人可能會(huì)導(dǎo)致更快的設(shè)計(jì)周轉(zhuǎn)時(shí)間,并且由于更高的質(zhì)量檢查而減少PCB原型分拆,從而大大節(jié)省了時(shí)間和成本。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4321

    文章

    23119

    瀏覽量

    398460
  • PCB打樣
    +關(guān)注

    關(guān)注

    17

    文章

    2968

    瀏覽量

    21742
  • 華強(qiáng)PCB
    +關(guān)注

    關(guān)注

    8

    文章

    1831

    瀏覽量

    27810
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43086
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    Altium Designer 09中如何快速消除PCB布線

    PCB設(shè)計(jì)當(dāng)中,有可能需要對(duì)一些已經(jīng)布好線的地方進(jìn)行取消布線,或者對(duì)整個(gè)文件重新布線等操作需求。如果逐條刪除PCB布線效率是非常低的,下面就為大家介紹下AD09快速消除
    發(fā)表于 10-19 09:58

    PCB元器件擺放小建議

    為什么元器件擺放那么重要?十PCB元器件擺放小建議
    發(fā)表于 01-26 06:32

    EMC-PCB板設(shè)計(jì)的八黃金建議

    EMC-PCB板設(shè)計(jì)的八黃金建議 有需要的下來看看。
    發(fā)表于 03-29 17:29 ?0次下載

    PCB設(shè)計(jì)中,快速消除PCB布線的方法步驟

    PCB設(shè)計(jì)當(dāng)中,有可能需要對(duì)一些已經(jīng)布好線的地方進(jìn)行取消布線,或者對(duì)整個(gè)文件重新布線等操作需求。如果逐條刪除PCB布線效率是非常低的,下面就為大家介紹下AD09快速消除
    的頭像 發(fā)表于 07-21 09:11 ?2.8w次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)中,快速<b class='flag-5'>消除</b><b class='flag-5'>PCB</b>布線的方法步驟

    PCB原型的基礎(chǔ)知識(shí)

    PCB(印刷電路板)原型是最終PCB外觀和功能的模型或樣本喜歡。印刷電路板原型或低成本PCB原型
    的頭像 發(fā)表于 07-29 10:02 ?1923次閱讀

    為什么要使用PCB原型 原型PCB的好處

    工程師在設(shè)計(jì)過程的早期使用原型PCB來測(cè)試基于PCB的解決方案的功能。在進(jìn)入更復(fù)雜的設(shè)計(jì)之前,他們經(jīng)常訂購(gòu)多個(gè)原型運(yùn)行來測(cè)試重新設(shè)計(jì)或測(cè)試單
    的頭像 發(fā)表于 08-02 16:20 ?2706次閱讀
    為什么要使用<b class='flag-5'>PCB</b><b class='flag-5'>原型</b> <b class='flag-5'>原型</b><b class='flag-5'>PCB</b>的好處

    PCB設(shè)計(jì)和原型是什么

    設(shè)計(jì)印刷電路板(PCB)的工程師通常會(huì)在全面制造最終產(chǎn)品的電路板之前生成原型電路板。在最終制造的PCB的開發(fā)中經(jīng)常會(huì)包含多個(gè)原型運(yùn)行,這是有充分理由的。
    的頭像 發(fā)表于 08-15 19:29 ?2814次閱讀

    對(duì)PCB原型板進(jìn)行預(yù)熱的作用是什么

    工程師在設(shè)計(jì)過程的早期使用原型PCB來測(cè)試基于PCB的解決方案的功能。
    的頭像 發(fā)表于 11-18 11:46 ?4600次閱讀

    如何使用PCB原型

    印刷電路板在技術(shù)上有許多用途。但是,在進(jìn)入 PCB 制造階段之前,先進(jìn)行概念測(cè)試會(huì)更具成本效益。 PCB 原型板允許在制造完整印刷版之前以較便宜的方式批準(zhǔn)想法。 在本文中,我們將介紹不同的可用類型
    的頭像 發(fā)表于 10-23 19:42 ?2504次閱讀

    ADIS1633x/PCB原型制作技巧

    ADIS1633x/PCB原型制作技巧
    發(fā)表于 05-24 08:44 ?11次下載
    ADIS1633x/<b class='flag-5'>PCB</b><b class='flag-5'>原型</b>制作技巧

    重新審視基于FPGA的原型設(shè)計(jì)

      作為還包括形式驗(yàn)證、仿真和仿真的 Cadence 驗(yàn)證套件的一部分,基于 FPGA 的原型設(shè)計(jì)剛剛通過自動(dòng)化進(jìn)行了重新發(fā)明,并可供更廣泛的物聯(lián)網(wǎng)設(shè)計(jì)開發(fā)人員使用。
    的頭像 發(fā)表于 06-09 16:39 ?1862次閱讀
    <b class='flag-5'>重新</b>審視基于FPGA的<b class='flag-5'>原型</b>設(shè)計(jì)

    PCB原型的基礎(chǔ)知識(shí)

    原型設(shè)計(jì)不一定會(huì)發(fā)現(xiàn)任何缺陷,因?yàn)橛袝r(shí)設(shè)計(jì)是完美的。完成PCB原型板后,產(chǎn)品的電子元件就會(huì)連接成PCA(印刷電路組件),通常在焊接的幫助下完成。
    的頭像 發(fā)表于 11-22 09:09 ?805次閱讀

    【實(shí)用干貨】7實(shí)用的PCB布線規(guī)則,建議收藏!

    ,需要對(duì)前面的布線工作做大修改才能完成,費(fèi)時(shí)費(fèi)力。今天給大家分享7實(shí)用的布線規(guī)則,建議收藏!布線的一般規(guī)則要求1.相鄰平面走線方向成正交結(jié)構(gòu)避免將不同的信號(hào)線在
    的頭像 發(fā)表于 08-12 09:31 ?1219次閱讀
    【實(shí)用干貨】7<b class='flag-5'>條</b>實(shí)用的<b class='flag-5'>PCB</b>布線規(guī)則,<b class='flag-5'>建議</b>收藏!

    【實(shí)用干貨】7實(shí)用的PCB布線規(guī)則,建議收藏!

    ,需要對(duì)前面的布線工作做大修改才能完成,費(fèi)時(shí)費(fèi)力。今天給大家分享7實(shí)用的布線規(guī)則,建議收藏!布線的一般規(guī)則要求1.相鄰平面走線方向成正交結(jié)構(gòu)避免將不同的信號(hào)線在
    的頭像 發(fā)表于 11-08 11:42 ?1587次閱讀
    【實(shí)用干貨】7<b class='flag-5'>條</b>實(shí)用的<b class='flag-5'>PCB</b>布線規(guī)則,<b class='flag-5'>建議</b>收藏!

    AD教程——簡(jiǎn)單旋轉(zhuǎn)PCB板的技巧與方法

    “ad怎么旋轉(zhuǎn)pcb板子?”這是一個(gè)好問題,今天捷多邦就來給您簡(jiǎn)單說說,您跟著步驟進(jìn)行操作就能在AD上旋轉(zhuǎn)您的pcb線路板,
    的頭像 發(fā)表于 09-21 10:28 ?9990次閱讀