電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電子發(fā)燒友網>EDA/IC設計>打通系統(tǒng)到后端,芯華章發(fā)布首款自研數字全流程等價性驗證工具

打通系統(tǒng)到后端,芯華章發(fā)布首款自研數字全流程等價性驗證工具

收藏

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴

評論

查看更多

相關推薦

國產EDA又一創(chuàng)新,數字驗證調試系統(tǒng),直擊SoC芯片設計痛點

電子發(fā)燒友網報道(文/黃晶晶)國產EDA廠商芯華章主要發(fā)力數字芯片驗證領域,七大產品系列包括:硬件仿真系統(tǒng)、FPGA原型驗證系統(tǒng)、智能場景驗證、形式驗證、邏輯仿真、系統(tǒng)調試以及驗證云。在最近,芯華章
2022-05-12 17:58:562472

一文解析最嚴格的等價性比對驗證combinational equivalence

Combinational equivalence是使用EDA工具進行等價性比對中最成熟的FEV技術,一般情況下是將RTL和原理圖網表進行等價性比對。
2022-07-19 09:48:351301

融合賦能 芯華章發(fā)布高性能FPGA雙模驗證系統(tǒng) 打造統(tǒng)一硬件驗證平臺

12月2日,芯華章生態(tài)及產品發(fā)布會在上海成功舉辦。作為國內領先的系統(tǒng)驗證EDA解決方案提供商,芯華章正式發(fā)布高性能FPGA雙模驗證系統(tǒng)樺捷HuaPro P2E,以獨特的雙模式滿足系統(tǒng)調試和軟件開發(fā)
2022-12-02 17:01:441117

256核!賽昉發(fā)布全新RISC-V眾核子系統(tǒng)IP平臺

(Dubhe-90)的高性能RISC-V眾核子系統(tǒng)IP平臺。 StarLink-700是賽昉科技的支持緩存一致的Interconnect Fabric IP,是國內Mesh架構互聯總線IP
2023-11-29 13:37:35

志科技正式發(fā)布AI語音專用芯片R329

3月18日消息,繼推出智能語音專用處理器R328之后,近日志科技正式發(fā)布主打AI語音專用的重磅產品R329,這是志科技搭載Arm中國全新AI處理單元(AIPU)的高算力、低功耗AI語音專用芯片。
2020-11-23 14:18:03

數字IC后端設計介紹,寫給哪些想轉IC后端的人!

物理庫為后續(xù)后端半定制設計提供物理實現基礎?! ?b class="flag-6" style="color: red">后端半定制設計是指使用布局布線工具并基于后端定制階段完成的標準單元庫及IP庫并根據前端設計完成整個芯片的版圖設計,這個過程由稱為數字后端
2020-12-29 11:53:01

數字IC后端(CAD)

數字后端工程師(CAD)工作經驗, 微電子, 專業(yè)QQ:2361362181 郵箱:carry.wang@yaxunhr.com 工作地點:珠海。職位描述:崗位職責:從事各項目的自動布局布線和完善
2013-04-08 17:23:48

數字IC的設計流程有哪些

數字IC是什么意思?數字IC前端設計流程有哪些?數字IC后端設計流程有哪些?
2021-10-20 06:24:49

數字IC設計之“數字SOC流程漫談從01”

數字IC設計之“數字SOC流程漫談從01”講師背景:閻如斌老師畢業(yè)于慕尼黑工業(yè)大學的碩士研究生,具有非常豐富的IC研發(fā)經驗。在集成電路的從業(yè)10多年之久,同時也是叩持電子和IC修真院的創(chuàng)始人,并
2020-12-07 17:39:10

數字版圖設計工程師 杭州國科技

本科及以上學歷,信息電子相關專業(yè),英語四級以上; 2.掌握HDL語言及EDA工具,有編解碼芯片設計經驗者優(yōu)先;3.熟悉數字圖像處理、嵌入式系統(tǒng)軟硬件開發(fā)或CPU處理器者優(yōu)先。芯片驗證工程師崗位職責
2017-08-15 17:30:37

數字芯片設計流程

Checking):電氣規(guī)則檢查,檢查短路和開路等電氣規(guī)則違例;等等。工具為Synopsys的Hercules實際的后端流程還包括電路功耗分析,以及隨著制造工藝不斷進步產生的DFM(可制造設計)問題。物理版圖驗證
2020-02-12 16:09:48

數字芯片設計流程

數字芯片設計流程:功能驗證之前與工藝庫沒多大聯系,驗證芯片設計的功能是否正確,針對抽象的代碼進行功能驗證理想值。一致驗證確保生成的網表和代碼設計功能一致;DFT之后是數字后端。靜態(tài)時序分析,從邏輯
2021-11-10 06:14:28

數字芯片設計招聘

要求:1.本科及以上學歷,信息電子相關專業(yè),英語四級以上; 2.掌握HDL語言及EDA工具,有編解碼芯片設計經驗者優(yōu)先;3.熟悉數字圖像處理、嵌入式系統(tǒng)軟硬件開發(fā)或CPU處理器者優(yōu)先。 芯片驗證工程師
2017-08-15 17:23:32

數字芯片設計詳解

Rule Checking):電氣規(guī)則檢查,檢查短路和開路等電氣規(guī)則違例;等等。工具為Synopsys的Hercules實際的后端流程還包括電路功耗分析,以及隨著制造工藝不斷進步產生的DFM(可制造
2020-02-25 14:44:09

數字集成電路設計步驟

Checking):電氣規(guī)則檢查,檢查短路和開路等電氣規(guī)則違例;等等。工具為Synopsys的Hercules實際的后端流程還包括電路功耗分析,以及隨著制造工藝不斷進步產生的DFM(可制造設計)問題。物理版圖
2020-03-20 10:14:53

數字后端設計工程師主要干什么?

數字后端,顧名思義,它處于數字IC設計流程后端,屬于數字IC設計類崗位的一種。在IC設計中,數字后端所占的人數比重一直是最多的,而且隨著芯片規(guī)模不斷加大,后端工程師需要的人數將會越來越多。一般來說
2021-01-13 06:31:48

BI軟件的ETL用開源的好,還是的好?

時,需要將問題反饋社區(qū)。由于開源社區(qū)無人負責,需要被動等待對方響應并解決問題,這就又有一個不可預估的時間成本。ETL:BI軟件里的ETL能做到全面可視化,每一個節(jié)點的任務定義、來源表和目的表
2020-08-27 09:44:07

IC前端和后端設計的區(qū)別

,代碼的編寫,要會使用硬件描述語言,也就是上面有提到的verilog/VHDL等,當然,也會要使用一些仿真軟件。后端設計需要的則會更加多一些了,包括綜合,P&R,以及最后的STA,這些工具
2011-12-19 16:01:13

IC設計流程

GDSⅡ的設計流程: 這個可以理解成全定制的設計流程,一般用于設計模擬電路和數?;旌想娐?。 整個流程如下(左側為流程,右側為用到的相應EDA工具): 一個完整的定制設計流程應該是:電路圖輸入、電路仿真、版圖設計、版圖驗證(DRC和LVS)、寄生參數提取、后仿真、流片
2012-01-11 13:49:27

IC設計流程介紹

 1.1 從RTLGDSⅡ的設計流程: 這個可以理解成半定制的設計流程,一般用來設計數字電路。整個流程如下(左側為流程,右側為用到的相應EDA工具): 一個完整的半定制設計流程應該是:RTL代碼
2018-08-16 09:14:32

IC設計流程介紹

,檢查短路和開路等電氣 規(guī)則違例;等等。工具為Synopsys的Hercules實際的后端流程還包括電路功耗分析,以及隨著制造工藝不斷進步產生的DFM(可制造設計)問題,在此不說了。物理版圖驗證完成
2018-08-13 17:05:29

IC設計完整流程工具簡述

來源EETOPIC的設計過程可分為兩個部分,分別為:前端設計(也稱邏輯設計)和后端設計(也稱物理設計),這兩個部分并沒有統(tǒng)一嚴格的界限,凡涉及與工藝有關的設計可稱為后端設計。前端設計的主要流程:1
2016-06-29 11:30:46

Ubuntu官方發(fā)布適配志D1-H哪吒開發(fā)板的鏡像

,融入OS”為核心,建立起了豐富的Linux開發(fā)生態(tài),目前開發(fā)板已經成功適配了Tina Linux、Ubuntu、RT-Thread Smart、Debian、Fedora......等數
2022-08-23 09:24:13

【RVBoards-哪吒】最新發(fā)布!重要資料在這里

)【D1哪吒·Tina SDK,志原廠發(fā)布】版本:V1.0時間:2021年5月1日更新說明:基于Linux 5.4內核,源碼下載方法見:https://bbs.elecfans.com
2021-05-20 14:09:42

【華為海思成都】招聘數字IC設計/驗證工程師

資料,實現資源、經驗共享。 崗位要求:1、具有3年以上數字類芯片或FPGA邏輯 SOC子系統(tǒng)設計經驗,熟悉芯片開發(fā)流程;2、熟練掌握芯片SOC內嵌子系統(tǒng)架構分析、系統(tǒng)設計、驗證經驗,具有板級SOC子系統(tǒng)
2020-02-29 11:06:28

【招聘】職位包括數字IC設計/驗證/后端物理設計、模擬IC設計/版圖工程師

1) 數字前端(設計、驗證) 北京2)數字后端設計工程師 北京 3)通信算法工程師 北京 4)ADC/DAC模擬電路設計工程師北京5)圖像/視頻算法工程師 北京6)高級系統(tǒng)工程師 北京7)高速
2017-04-05 10:03:08

【招聘】職位包括數字IC設計/驗證/后端物理設計、模擬IC設計/版圖工程師

設計、驗證能力都具備。 2)數字后端設計工程師 工作職責: 1.負責芯片的后端物理實現,從NETLISTGDSII。 2.負責芯片物理設計的時序收斂,DRC/LVS,Power plan等。 職位
2017-03-03 14:53:07

中國移動發(fā)布 RISC-V 內核 MCU 芯片:最高工作主頻 144MHz

中國移動旗下專業(yè)芯片子公司,中移昇(昇科技有限公司)攜中國移動基于 RISC-V 內核的 MCU 芯片 ——CM32M4xxR 隆重亮相。圍繞物聯網芯片國產化,中移昇聚焦 RISC-V
2022-03-22 18:09:15

從幾個方面闡述數字邏輯的可驗證設計

  數字邏輯的可驗證是指,數字邏輯(RTL代碼)中所具備的有助于驗證工程師開展驗證工作和加快驗證收斂的設計屬性?! ?b class="flag-6" style="color: red">數字邏輯設計工程師寫代碼時,通常要考慮邏輯電路的延遲,面積,功耗等特性。如果這些
2023-04-04 17:24:02

全球RISC-V平板電腦——PineTab-V正式發(fā)布

不斷壯大,希望PineTab-V能為推動RISC-V生態(tài)貢獻更多力量。”JH7110是全球量產的高性能RISC-V多媒體處理器,此次成功賦能入門級平板電腦,將進一步驗證RISC-V芯片應用于生產力設備的可行。
2023-04-14 13:56:10

全球鴻蒙 HarmonyOS 智能門鎖哪些新特性呢?

華為舉行 2022 華為屋智能及全場景新品春季發(fā)布會,余承東帶來了華為智能門鎖 Pro 新品。這是全球鴻蒙 HarmonyOS 智能門鎖。這款新產品有哪些新特性呢?
2022-03-18 11:42:50

關于功能驗證、時序驗證、形式驗證、時序建模的論文

半定制/定制混合設計的特點,提出并實現了一套半定制/定制混合設計流程中功能和時序驗證的方法。論文從模擬驗證、等價驗證定制設計的功能驗證三個方面對FF-DX的分支控制部件進行功能驗證。對于模擬
2011-12-07 17:40:14

分享一個FEC RTLvs Netlist等價比對的示例

的,在后端不同的約束下具有不同的實現。FEC等價檢查的第一步是建立映射關系,這個建立的過程可由工具實現,也可以認為指定。映射的點可以是輸入、輸出、寄存器以及其他人為指定的比較點等等。映射完成后,FEV工具
2022-07-22 14:56:37

北極雄開發(fā)的基于Chiplet異構集成的智能處理芯片“啟明930”

首個基于Chiplet的“啟明930”AI芯片。北極雄三年來專注于Chiplet領域探索,成功驗證了用Chiplet異構集成在全國產封裝供應鏈下實現低成本高性能計算的可行,并提供從算法、編譯部署
2023-02-21 13:58:08

搜通用刷版修改工具軟件

搜通用刷版修改工具軟件  [/hide]
2010-09-02 19:07:01

國美GOMEPOD智能音箱發(fā)布:支持免提通話內置電池可用室外

  導讀:國美GOMEPOD智能音箱搭載了科大訊飛先進的語音識別AI技術,可以通過語音交互實現屋多設備間的連接,是國內支持免提通話的智能音箱。   11月29日消息,以“智美家.生活
2018-11-30 09:26:17

基于FPGA的混合信號驗證流程

必須包裹在工具流程中。工具必須做得夠聰明來管理重要細節(jié)(如接口、組態(tài)和初始化需求)以便連結不同的組件并放在同一作業(yè)中。理想上此新系統(tǒng)功能的復雜設計內容匯集基本上和傳統(tǒng)工具流程完全一樣的工具流程
2011-10-16 22:55:10

基于OpenHarmony和數字管家設計的屋智能門鎖(開發(fā)流程+實操)

基于OpenHarmony、數字管家開發(fā)宿舍屋智能,實現碰一碰開門、碰一碰開燈、碰一碰開風扇以及煙感檢測。因為各項目開發(fā)流程大體相似,本文主要以碰一碰開門為例介紹如何在現有OpenHarmony
2022-03-24 09:31:11

太強了!華為鴻蒙編程語言,行業(yè)大佬都已經偷偷學起來了

華為開發(fā)者大會 2021(Together)上,Harmony OS 3 開發(fā)者預覽版正式發(fā)布,華為鴻蒙又是一個歷史的進步啊,而且,華為還表示,將發(fā)布鴻蒙編程語言!??!編程語言是什么?這其實是
2021-10-25 16:53:43

工控上位機軟件開發(fā)流程

工控上位機軟件開發(fā)流程-上位機軟件開發(fā)-工業(yè)級控制系統(tǒng)一、上位機軟件開發(fā)底層設計二、上下位機通信的安全三、上位機軟件接收與存儲研發(fā)四、數據清洗與圖形展示研發(fā)五、上位機軟件發(fā)送指令與回調六
2021-07-19 08:42:25

快如疾風的全能SUV 動力比亞迪宋DM已到店

在前不久的電動·未來品牌盛典上,比亞迪發(fā)布了旗下全新混合動力車型:比亞迪宋DM。而近日宋DM也悄然的抵達了北京的比亞迪4S店中,下面就一起了解一下這款車究竟如何吧?! ∷^動力就是指一車型
2017-06-09 18:52:33

我對IC設計流程的一些理解

工具也有相同和不同的。1、數字Asic設計流程前端后端使用工具通用型數字Asic(從上到下)在驗證算法時一般使用C語言或者verilog來對系統(tǒng)算法進行建模,使用行為級描述來對算法功能的正確與否進行
2013-01-07 17:10:35

時序邏輯等效的RTL設計和驗證流程介紹

關于時序邏輯等效的RTL設計和驗證流程介紹。
2021-04-28 06:13:14

智能語音陣列算法工程師 杭州國科技

本科及以上學歷,信息電子相關專業(yè),英語四級以上; 2.掌握HDL語言及EDA工具,有編解碼芯片設計經驗者優(yōu)先;3.熟悉數字圖像處理、嵌入式系統(tǒng)軟硬件開發(fā)或CPU處理器者優(yōu)先。芯片驗證工程師崗位職責
2017-08-15 17:31:54

芯片驗證工程師 杭州國科技

本科及以上學歷,信息電子相關專業(yè),英語四級以上; 2.掌握HDL語言及EDA工具,有編解碼芯片設計經驗者優(yōu)先;3.熟悉數字圖像處理、嵌入式系統(tǒng)軟硬件開發(fā)或CPU處理器者優(yōu)先。芯片驗證工程師崗位職責
2017-08-15 17:28:15

芯片設計流程

芯片設計流程IC的設計過程可分為兩個部分,分別為:前端設計(也稱邏輯設計)和后端設計(也稱物理設計),這兩個部分并沒有統(tǒng)一嚴格的界限,凡涉及與工藝有關的設計可稱為后端設計。前端設計的主要流程:1
2020-03-20 10:27:35

芯片設計流程工具

芯片設計流程工具IC的設計過程可分為兩個部分,分別為:前端設計(也稱邏輯設計)和后端設計(也稱物理設計),這兩個部分并沒有統(tǒng)一嚴格的界限,凡涉及與工藝有關的設計可稱為后端設計。前端設計的主要流程
2020-02-12 16:07:15

芯片設計完整流程工具

Rule Checking):電氣規(guī)則檢查,檢查短路和開路等電氣 規(guī)則違例;等等。工具為Synopsys的Hercules實際的后端流程還包括電路功耗分析,以及隨著制造工藝不斷進步產生的DFM(可制造
2019-08-16 11:08:08

蘋果射頻芯片?OPPONPU芯片!芯片的國產替代需要跨越三個誤區(qū)!

完成,而且還可以提供給客戶有壁壘的獨家服務。蘋果通過的芯片和自己開發(fā)的操作系統(tǒng),在手機、平板和電腦上提供相同的體驗,讓同行難以望其項背,在終端市場銷售和口碑贏得了高人氣?,F在推進射頻芯片、無線
2022-01-02 08:00:00

請問數字電路的系統(tǒng)級設計驗證工具流程?

群主好,我想請教數字電路的系統(tǒng)級設計驗證工具流程?即系統(tǒng)工程師常用的硬件描述語言,系統(tǒng)驗證工具以及設計驗證的基本流程,多謝!
2012-09-05 15:11:23

轉:最新EDA工具及相關廠商介紹(數字設計)

是Galaxy Design System, 驗證部分是Discovery platform.  從前后的流程設計,VCS, DC, DFTC, Formality, Prtimetime
2012-12-28 17:00:22

通信芯片設計工程師 杭州國科技

要求:1.本科及以上學歷,信息電子相關專業(yè),英語四級以上; 2.掌握HDL語言及EDA工具,有編解碼芯片設計經驗者優(yōu)先;3.熟悉數字圖像處理、嵌入式系統(tǒng)軟硬件開發(fā)或CPU處理器者優(yōu)先。 芯片驗證工程師
2017-08-15 17:26:25

阿里平頭哥發(fā)布首個 RISC-V AI 軟硬棧平臺

https://m.ithome.com/html/714391.htm 2023 RISC-V 中國峰會8月23日在北京召開,平頭哥在會上發(fā)布了首個 RISC-V AI 平臺。 據介紹,該
2023-08-26 14:14:40

Symtavision—分布式嵌入式系統(tǒng)時間建模分析和驗證工具

Symtavision工具為Luxoft公司提供的一分布式嵌入式系統(tǒng)時間特性建模、分析和驗證工具,主要應用于汽車領域。經緯恒潤聯合Symtavision工具廠商能夠為客戶提供完整的系統(tǒng)級時間特性
2022-04-13 14:10:59

帶黑盒組合電路的等價驗證

為了在早期階段發(fā)現電路設計錯誤,需要對包含未知部分的實現電路和規(guī)范電路進行等價驗證。本文提出了一種“分而治之”的方法,把電路劃分成若干子電路,使用四值邏輯模
2010-07-30 17:39:2717

數字后端流程工具

數字前端設計流程,使用PT進行STA lSYNOPSYS Prime Time l只是一個時序分析工具,本身不對電路做任何修改。 l在ASIC流程中對于電路進行任何修改過后都應該使用STA工具檢查其時序,以保證電
2011-10-28 10:28:0841

數字后端設計流程

數字后端流程 1. 數據準備。對于 CDN 的 Silicon Ensemble而言后端設計所需的數據主要有是Foundry廠提供的標準單元、宏單元和I/O Pad的庫文件,它包括物理庫、時序庫及網表庫,分別以.lef、
2011-10-28 10:31:0639

IC設計前后端流程與EDA工具介紹

本文首先介紹了ic設計的方法,其次介紹了IC設計前段設計的主要流程工具,最后介紹了IC設計后端設計的主要流程工具
2018-04-19 18:04:4511661

華章將推出支持國產計算機架構的國產驗證EDA工具

據芯華章科技創(chuàng)始人、董事長兼CEO王禮賓透露,芯華章即將推出市場上首款支持國產計算機架構的國產驗證EDA工具。該工具會采用全新的系統(tǒng)架構,不僅兼容現有國際和國內的計算機架構,更有利于支持新一代多核
2020-11-05 16:44:06641

數字IC設計流程

? ? 數字IC設計流程是每個IC從業(yè)者的第一課,無論你是做前端,后端,還是驗證,都需要對芯片的整個設計流程有個基本的了解。 本文章主要介紹以下三點內容: 一. 數字IC設計的流程及每個流程需要
2020-12-09 10:12:116448

數字IC前端后端的區(qū)別,數字IC設計流程與設計工具

;主要包括:基本的RTL編程和仿真,前端設計還可以包括IC系統(tǒng)設計、驗證(verification)、綜合、STA、邏輯等值驗證 (equivalence check)。其中IC系統(tǒng)設計最難掌握,它需...
2021-11-06 16:51:0526

華章推出四款驗證EDA工具獲業(yè)界高度認可

華章成功發(fā)布4款驗證產品并收獲業(yè)界高度的認可與關注!這離不開行業(yè)、生態(tài)伙伴一直以來的信任與支持!
2021-12-22 15:43:312491

華章發(fā)布四款擁有自主知識產權的數字驗證EDA產品

EDA(集成電路設計工具)智能軟件和系統(tǒng)領先企業(yè)芯華章正式發(fā)布四款擁有自主知識產權的數字驗證EDA產品,以及統(tǒng)一底層框架的智V驗證平臺,在實現多工具協(xié)同、降低EDA使用門檻的同時,提高芯片整體驗證效率,是中國自主研發(fā)集成電路產業(yè)生態(tài)的重要里程碑。
2021-12-22 15:48:332048

華章發(fā)布智V驗證平臺有效地解決產業(yè)正面臨的兼容性挑戰(zhàn)

12月,中國IC設計產業(yè)一年一度的盛會ICCAD在無錫成功舉辦。本次,芯華章科技董事長兼CEO王禮賓在主題演講中,為產業(yè)同仁帶來解決驗證三大痛點的“高效、協(xié)同、易用”的全新方案;而在展示區(qū)域,芯華章發(fā)布的四款數字驗證EDA產品首亮相,全面的展示與生動的現場演示,吸引了產業(yè)同仁的目光焦點。
2021-12-31 10:52:274068

更快更強!芯華章HuaPro-P1助力加特蘭新一代芯片產品設計驗證

華章科技正式宣布,CMOS毫米波雷達芯片開發(fā)的領導者加特蘭微電子與芯華章達成合作,采用芯華章的高性能FPGA原型驗證系統(tǒng)產品-樺捷(HuaPro-P1),驗證新一代復雜芯片的設計。
2022-02-10 09:32:021609

創(chuàng)新引領|芯華章聯手芯來科技提升RISC-V處理器設計驗證

芯來科技將正式采用芯華章自主研發(fā)的新一代智能驗證系統(tǒng)穹景 (GalaxPSS)及數字仿真器穹鼎 (GalaxSim)等系列EDA驗證產品,加速新一代復雜RISC-V處理器IP的設計研發(fā)。
2022-03-03 10:32:251968

華章推出數字驗證調試系統(tǒng)昭曉Fusion DebugTM

EDA(集成電路設計工具)智能軟件和系統(tǒng)領先企業(yè)芯華章正式發(fā)布基于創(chuàng)新架構的數字驗證調試系統(tǒng)——昭曉Fusion DebugTM 。該系統(tǒng)基于芯華章自主開發(fā)的調試數據庫和開放接口,可兼容產業(yè)現有
2022-05-11 09:55:33832

華章發(fā)布數字驗證調試系統(tǒng)—昭曉Fusion DebugTM

2022年5月11日,EDA(集成電路設計工具)智能軟件和系統(tǒng)領先企業(yè)芯華章正式發(fā)布基于創(chuàng)新架構的數字驗證調試系統(tǒng)——昭曉Fusion DebugTM 。
2022-05-11 10:09:191287

打破多項國產空白 芯華章率先發(fā)布數字驗證調試系統(tǒng)

2022年5月11日,EDA(集成電路設計工具)智能軟件和系統(tǒng)領先企業(yè)芯華章正式發(fā)布基于創(chuàng)新架構的數字驗證調試系統(tǒng)——昭曉Fusion DebugTM?。該系統(tǒng)基于芯華章自主開發(fā)的調試數據庫和開放
2022-05-11 10:44:241749

華章發(fā)布數字驗證調試系統(tǒng)—昭曉Fusion Debug?

近期,芯華章正式發(fā)布了基于創(chuàng)新架構的數字驗證調試系統(tǒng)——昭曉Fusion Debug?。在研討會暨新產品發(fā)布會上,中興微電子有線系統(tǒng)部部長賀志強、平頭哥上海半導體技術IP驗證及軟硬協(xié)同驗證負責人
2022-05-30 16:31:541722

數字芯片驗證流程

芯片驗證就是采用相應的驗證語言,驗證工具驗證方法,在芯片生產之前驗證芯片設計是否符合芯片定義的需求規(guī)格,是否已經完全釋放了風險,發(fā)現并更正了所有的缺陷,站在全流程的角度,它是一種防范于未然的措施。
2022-07-25 11:48:495263

形式驗證工具系統(tǒng)功能的設計

形式驗證工具(Formal Verification Tool)是通過數學邏輯的算法來判斷硬件設計的功能是否正確,通常有等價性檢查(Equivalence Checking)和屬性檢查(Property Checking)兩種方法。
2022-08-25 14:35:211034

華章宣布傅勇出任首席技術官,強強聯手加速打造系統(tǒng)數字驗證解決方案

近日,芯華章科技宣布對高性能仿真軟件領先企業(yè)瞬曜電子進行核心技術整合,將超大規(guī)模軟件仿真技術融入芯華章智V驗證平臺,以增強其豐富的系統(tǒng)驗證產品組合,鞏固芯華章敏捷驗證方案。同時,傅勇正式加盟芯華章
2022-09-26 10:03:15274

首場爆滿!芯華章驗證技術研討會都講了什么?

的使用過程演示,吸引了來自先進通信、智能汽車、信息科技、人工智能、高端GPU等數字領域的數十家企業(yè)到場參與,并對產品驗證效果給予高度認可。 現場直擊 深度演示系統(tǒng)驗證創(chuàng)新方案 這次,芯華章更是將產品帶到現場,通過實機和產品
2022-10-20 18:21:55331

中電中金基金領投,芯華章宣布完成數億B輪融資,深耕EDA敏捷驗證賦能系統(tǒng)創(chuàng)新

量產、落地和強化專家級技術支持隊伍建設,進一步夯實芯華章數字驗證流程服務能力,為數字產業(yè)發(fā)展提供安全、可靠的高質量工具鏈。 面對新興技術環(huán)境下,系統(tǒng)應用創(chuàng)新在驗證規(guī)模、效率和完備性等方面提出的巨大挑戰(zhàn),芯華章以終為始,打造了統(tǒng)一底層架構的智
2022-11-28 09:40:36344

華章完成數億B輪融資 深耕EDA敏捷驗證賦能系統(tǒng)創(chuàng)新

融資將用于加快實現產品量產、落地和強化專家級技術支持隊伍建設,進一步夯實芯華章數字驗證流程服務能力,為數字產業(yè)發(fā)展提供安全、可靠的高質量工具鏈。 面對新興技術環(huán)境下,系統(tǒng)應用創(chuàng)新在驗證規(guī)模、效率和完備性等方面提出的巨大挑戰(zhàn),芯華章以終為始,打造了統(tǒng)一底層
2022-11-28 15:02:47399

華章研究院攜手曦智科技 聯合打造芯片驗證黑科技

“借助芯華章的FPGA原型驗證系統(tǒng)HuaPro,我們進一步提升了光芯片的設計和驗證效率,其優(yōu)秀的軟硬協(xié)同驗證能力給我們留下了深刻的印象。作為集成硅光子技術的堅定支持者,我們相信與芯華章的密切合作,不僅將促進光電混合Chiplet芯片的設計、仿真、驗證等EDA流程優(yōu)化
2022-11-30 09:32:57689

光計算賦能 芯華章研究院攜手曦智科技 聯合打造芯片驗證黑科技

的聯合研究,并在光芯片設計流程中,正式導入芯華章智V驗證平臺EDA工具,形成垂直解決方案,以提高光芯片設計和驗證效率,滿足數據通信、AI及光學計算等應用領域日益增長的數據處理與運算需求。 AI、5G、工業(yè)物聯網以及自動駕駛汽車等新興
2022-11-30 10:17:32317

雙模硬件驗證系統(tǒng)來了!深度解析芯華章樺捷HuaPro P2E六大核心亮點

不斷發(fā)展的SoC和Chiplet芯片創(chuàng)新,對高性能硬件驗證系統(tǒng)有更多虛擬或物理驗證、深度調試、提前軟件開發(fā)的需求,這些需求往往需要切換多種EDA工具。在大規(guī)模芯片的驗證流程中,硬件仿真和原型驗證都是
2022-12-09 10:49:16793

硬核產品亮相ICCAD 芯華章以敏捷驗證賦能數字化未來

12月26日-27日,中國IC設計產業(yè)一年一度的盛會ICCAD在廈門成功舉辦。系統(tǒng)驗證EDA解決方案提供商芯華章此次攜多項自研創(chuàng)新產品亮相,現場結合應用場景帶來生動使用演示,其中最新發(fā)布的高性能
2022-12-28 10:36:02783

基于UPF的低功耗數字后端設計實訓課

帶UPF的低功耗設計流程中包括了前端VCS-NLP功能仿真,后端VC LP靜態(tài)驗證,以及在DC綜合和ICC2布局布線中低功耗單元的插入,例如level shifter,isolation cell
2023-02-26 09:48:421306

再獲產業(yè)資本青睞!芯華章獲中信科5G基金戰(zhàn)略投資

技術支持隊伍建設,進一步夯實芯華章數字驗證流程服務能力,為數字產業(yè)發(fā)展提供安全、可靠的高質量工具鏈。 ? 基于芯華章先進的數字驗證EDA工具,信科資本將積極協(xié)助中國信科集團旗下二進制半導體、宸芯科技等企業(yè)引進全方位的
2023-03-14 10:18:18520

國內原型驗證市占第一,思爾芯發(fā)布硬件仿真系統(tǒng),提速數字EDA全流程

設計的全自動編譯。目前已在多個芯片設計企業(yè)推廣使用。幫助汽車電子、CPU、AI、5G、云計算等SoC設計所需的復雜驗證。隨著?OmniArk 芯神鼎的發(fā)布,思爾芯將逐漸形成數字前端驗證流程的解決方案。 ? 原型驗證市場領先 ? 集成電路EDA工具是芯片設計與
2023-03-23 18:03:001042

華章打造完整的數字驗證流程工具

商界20位潛力女性代表,芯華章副總裁兼董事會秘書王喆,受邀參與“她智慧·科技創(chuàng)新驅動未來”主題論壇,分享數字化浪潮下國產EDA發(fā)展脈絡,展示硬核科技女性風采。 談及國產EDA的快速發(fā)展,王喆表示: ? “在過去二十多年數字化迅猛發(fā)展的土壤中間,伴
2023-05-31 10:07:35339

IC驗證的主要工作流程驗證工具是什么?

驗證其實是一個“證偽”的過程,從流程工具驗證工程師的終極目的都只有一個。
2023-05-31 10:34:491069

華章正式發(fā)布國內首臺設計上支持超百億門大容量的硬件仿真系統(tǒng)

2023年6月15日,國內領先的系統(tǒng)驗證EDA解決方案提供商芯華章,正式發(fā)布國內首臺設計上支持超百億門大容量的硬件仿真系統(tǒng)樺敏HuaEmu E1,可滿足150億門以上芯片應用系統(tǒng)驗證容量。產品
2023-06-15 14:44:28390

華章發(fā)布國內首臺超百億門大容量硬件仿真系統(tǒng) 完備數字驗證流程工具平臺

樺敏HuaEmu E1 2023年6月15日,國內領先的系統(tǒng)驗證EDA解決方案提供商芯華章,正式發(fā)布 國內首臺設計上支持超百億門大容量的硬件仿真系統(tǒng)樺敏HuaEmu E1,可滿足150億門以上芯片
2023-06-16 10:48:55404

國內首臺超百億門大容量硬件仿真系統(tǒng)發(fā)布,芯華章完成全流程數字驗證平臺搭建!

伴隨先進工藝節(jié)點不斷進步,系統(tǒng)定義芯片的日益普及,數字系統(tǒng)的應用場景也越來越復雜,芯片設計規(guī)模迎來指數級增長,進入百億門級時代。特別是芯片集成度越來越高,商業(yè)IP的重復應用越來越廣泛,以及系統(tǒng)級芯片
2023-06-20 15:43:16225

補齊重要版圖,國產EDA廠商實現全流程數字芯片前端驗證!芯華章發(fā)布硬件仿真器,EDA2.0戰(zhàn)略更進一步

硬件仿真器被稱之為EDA工具皇冠上的明珠,其地位十分重要。近日,國內EDA廠商芯華章正式發(fā)布硬件仿真系統(tǒng)樺敏HuaEmu E1,是國內首臺可滿足150億門以上芯片應用系統(tǒng)驗證容量的產品。至此
2023-06-26 17:33:311218

華章登榜Silicon 100: Startups Worth Watching in 2023

經過3年多的發(fā)展,芯華章全球500多人匯聚eda行業(yè)精英和尖端科技人才,eda數字驗證領域已從芯片發(fā)布驗證系統(tǒng)解決方案156項自主知識產權申請,港內平臺化,智能化,云化底層構架的驗證系統(tǒng)級產品行業(yè)提供完整敏捷的數字驗證eda工具
2023-08-04 12:01:02501

賦能數字設計全流程華章敏捷驗證工具亮相IDAS

首屆IDAS設計自動化產業(yè)峰會將于9月18日在武漢中國光谷科技會展中心舉行。作為國內領先的系統(tǒng)驗證EDA解決方案提供商,芯華章受邀參展,將帶來完整的數字驗證流程工具及客制化解決方案,與全球行業(yè)
2023-08-29 09:10:02554

英諾達發(fā)布DFT靜態(tài)驗證工具

英諾達發(fā)布了自主研發(fā)的靜態(tài)驗證EDA工具EnAltius?昂屹? DFT Checker,該工具可以在設計的早期階段發(fā)現與DFT相關的問題或設計缺陷。
2023-09-13 09:05:18746

DVCon China | 芯華章受邀出席設計與驗證工業(yè)級高技術會議

會議,活動著重關注系統(tǒng)集成、IC設計及驗證及電子設計自動化(EDA)的標準制定,并云集業(yè)界專家集中探討在UVM、形式驗證、驗證策略、性能分析、聯合仿真等領域的技術、工具和標準以及最新思想。 芯華章專注于數字EDA驗證領域, 本次受邀參與主題演講及專場分享, 并攜數字驗證流程解決方
2023-09-13 16:15:01471

打通系統(tǒng)后端,芯華章發(fā)布首款自研數字流程等價驗證工具

及相關專業(yè)人士,業(yè)內領先的系統(tǒng)驗證EDA解決方案提供商芯華章,隆重發(fā)布 首款自主研發(fā)的數字流程等價驗證系統(tǒng)穹鵬GalaxEC 。 隨著GalaxEC的發(fā)布, 芯華章自主EDA工具完成了對數字驗證
2023-09-19 11:05:04227

持續(xù)發(fā)力車規(guī)市場 芯華章EDA工具獲ISO 26262國際標準認證

近日,芯華章系統(tǒng)級EDA數字仿真工具GalaxSim獲德國萊茵TüV集團(以下簡稱“TüV萊茵”)ISO 26262 TCL3功能安全工具認證,能夠支持汽車安全完整性標準最高ASIL D級別的芯片
2023-12-06 15:43:51179

持續(xù)發(fā)力車規(guī)市場 芯華章EDA工具獲ISO 26262國際標準認證

近日,芯華章系統(tǒng)級EDA數字仿真工具GalaxSim獲德國萊茵TüV集團(以下簡稱“TüV萊茵”)ISO 26262 TCL3功能安全工具認證,能夠支持汽車安全完整性標準最高ASIL D級別的芯片
2023-12-07 09:30:02151

珠海南方集成電路設計服務中心引進芯華章流程驗證工具

為更好地推動EDA工具國產化,加快構建產業(yè)生態(tài)體系,3月13日,芯華章科技宣布與珠海南方集成電路設計服務中心(珠海ICC)達成戰(zhàn)略合作,后者將引進芯華章智V驗證平臺及數字驗證流程工具,為中心
2024-03-13 10:01:48123

已全部加載完成