電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電子發(fā)燒友網>電子技術應用>電子技術>電路圖>數(shù)字電路圖>CML鎖存器構成的主從式觸發(fā)器電路

CML鎖存器構成的主從式觸發(fā)器電路

收藏

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關推薦

D觸發(fā)器與Latch電路設計

D觸發(fā)器,是時序邏輯電路中必備的一個基本單元,學好 D 觸發(fā)器,是學好時序邏輯電路的前提條件,其重要性不亞于加法器,二者共同構成數(shù)字電路組合、時序邏輯的基礎。
2023-10-09 17:26:57234

rs觸發(fā)器的置位和復位指令是什么

在數(shù)字電路中,RS觸發(fā)器(也稱為RS)是一種基本的雙穩(wěn)態(tài)觸發(fā)器,它可以通過特定的輸入信號來實現(xiàn)置位(Set)和復位(Reset)操作。
2023-09-28 16:31:071317

rs觸發(fā)器為什么不能都為1

rs觸發(fā)器為什么不能都為1? RS觸發(fā)器屬于數(shù)字電路中的一種重要的。它由兩個輸入端和兩個輸出端組成。理論上,輸入信號可以為任意值,包括1或0。但是,在實際應用中,不能讓RS觸發(fā)器的兩個輸入信號
2023-09-17 14:47:12341

rs觸發(fā)器和rs的區(qū)別是什么

在傳統(tǒng)的異步 RS 觸發(fā)器中,當輸入的 R 和 S 同時為 1 時,會引發(fā)互鎖問題,輸出結果是不確定的。為了避免這個問題,常常使用帶有使能控制的同步觸發(fā)器,如帶有時鐘信號的 D 觸發(fā)器或 JK 觸發(fā)器。這些觸發(fā)器在時鐘邊沿上才會響應輸入信號,解決了異步 RS 觸發(fā)器的互鎖問題。
2023-08-28 15:44:35641

觸發(fā)器的概念及其區(qū)別

請簡述觸發(fā)器的概念,并分析二者的區(qū)別。
2023-08-15 09:24:10646

什么是D觸發(fā)器,D觸發(fā)器如何工作的?

觸發(fā)器有時組合在一起,因為它們都可以在其輸出上存儲一位(1或0)。與相比,觸發(fā)器是需要時鐘信號(Clk)的同步電路。D 觸發(fā)器僅在時鐘從
2023-06-29 11:50:185258

觸發(fā)器實現(xiàn)邊沿出發(fā)是如何實現(xiàn)的?

簡單的說觸發(fā)器實現(xiàn)邊沿出發(fā)是通過兩級實現(xiàn)的,比如上升沿觸發(fā)其實是,前一級是低電平,后一級是高電平。
2023-06-28 11:18:32438

FPGA學習之觸發(fā)器

構成各種時序電路的基本元件,它的特點是具有0和1兩種穩(wěn)定的狀態(tài),一旦狀態(tài)被確定,就能自行保持,即長期存儲1位的二進制碼,直到有外部信號作用時才有可能改變。是一種對電平敏感的存儲單元電路,它們可以在特定輸入電平作用下改變狀態(tài)。
2023-03-23 16:03:32658

觸發(fā)器的定義和比較

(latch)---對脈沖電平敏感,在時鐘脈沖的電平作用下改變狀態(tài),當Gate輸入為高電平時,輸入D透明傳輸?shù)捷敵鯭;當Gate從高變低或者保持低電平時,輸出Q被保持不變。是電平觸發(fā)的存儲
2023-03-23 14:48:541357

八進制透明(三態(tài));八進制D觸發(fā)器(三態(tài))-74F373_374

八進制透明(三態(tài));八進制 D 觸發(fā)器(三態(tài))-74F373_374
2023-03-03 20:05:160

數(shù)字電路中的RS觸發(fā)器詳解

其中R、S分別是英文復位Reset和置位Set的縮寫,作為最簡單的一種觸發(fā)器,是構成各種復雜觸發(fā)器的基礎。RS觸發(fā)器的邏輯電路圖如下圖所示。
2023-02-08 09:19:452572

一文詳細區(qū)分寄存、觸發(fā)器

你有沒有遇到過這樣奇怪的事:你一直以為自己知道某件事,但當你試著向別人解釋它時,你才發(fā)現(xiàn)自己的論述中存在漏洞和邏輯上的差異?這就是我最近所遇到的情況,當時有人問我觸發(fā)器之間的區(qū)別,以及為什么它們都與寄存有關。
2023-01-30 15:21:152073

解讀從CMOS到觸發(fā)器 常見結構與應用

主要內容: ·雙穩(wěn)態(tài)器件 ·常見結構 ·的應用 ·觸發(fā)器 ·觸發(fā)器的建立時間和保持時間 1、雙穩(wěn)態(tài)器件 ** 雙穩(wěn)態(tài)器件**是指穩(wěn)定狀態(tài)有兩種,一種是0,一種是1的器件;雙穩(wěn)態(tài)器件
2023-01-28 09:28:002426

觸發(fā)器、寄存的關聯(lián)與區(qū)別及其相應的verilog描述

1:、觸發(fā)器、寄存的關聯(lián)與區(qū)別 首先應該明確觸發(fā)器是由與非門之類的東西構成。尤其是,雖說數(shù)字電路定義含有觸發(fā)器電路叫時序電路,但有很多組合邏輯電路的特性。
2022-12-19 12:25:013721

淺談四種入門觸發(fā)器

來源:羅姆半導體社區(qū) 觸發(fā)器電路圖由邏輯門組合而成,其結構均由R-S派生而來(廣義的觸發(fā)器包括)。觸發(fā)器可以處理輸入、輸出信號和時鐘頻率之間的相互影響。 在R-S的前面加一個由
2022-11-29 17:35:401584

rs觸發(fā)器電路圖與rs觸發(fā)器內部電路

rs觸發(fā)器電路圖與rs觸發(fā)器內部電路圖 rs觸發(fā)器電路主從RS觸發(fā)器電路圖: 主從觸發(fā)器由兩級觸發(fā)器構成,其中一級接收輸入信號,其狀態(tài)直接由輸入信號決定,稱為主觸發(fā)器,還有一級的輸入與主觸發(fā)器
2022-10-19 19:16:0316964

如何制作一個軟電路

電路中,電路只能被存到一種狀態(tài),并且可以改變需要移除電源的狀態(tài)。通常移位寄存觸發(fā)器用于電路,就像我們在Clap-on-Clap-off 電路中使用的一樣。
2022-08-25 16:32:472779

FDCE/FDPE/FDRE/FDSE觸發(fā)器簡介

每個 Slice 有 8 個 FF 。四個可以配置為 D 型觸發(fā)器或電平敏感,另外四個只能配置為 D 型觸發(fā)器,但是需要記得是:當原來的四個 FF 配置為時,不能使用這四個 FF 。
2022-03-15 11:59:347158

基本RS觸發(fā)器實驗

新課第五章 觸發(fā)器5.1 概述1、觸發(fā)器具有“記憶”功能,它是構成時序邏輯電路的基本單元。本章首先介紹基本RS觸發(fā)器的組成原理、特點和邏輯功能。然后引出能夠防止“空翻”現(xiàn)象的主從觸發(fā)器和邊沿觸發(fā)器。同時,較詳細地討論RS觸發(fā)器、JK觸發(fā)器、D觸發(fā)器、T觸發(fā)器、T'觸發(fā)器的邏輯功能及其描述方法。
2009-04-02 11:58:41

8位CPU設計(1) 門電路、觸發(fā)器

這是一個系列文章,從最簡單的門電路介紹,從基礎的觸發(fā)器、編碼、譯碼等一系列數(shù)字邏輯電路開始,最終構造一個簡易版的CPU實物
2021-11-06 09:20:5816

與寄存有哪些區(qū)別

首先應該明確觸發(fā)器也是由與非門之類的東西構成。尤其是,雖說數(shù)字電路定義含有觸發(fā)器電路叫時序電路,但有很多組合電路的特性。 組合電路就是一個真值表,一個函數(shù),一組輸入對應
2021-08-12 10:26:123567

觸發(fā)器的區(qū)別

,有兩個輸入,一個是有效信號EN,一個是輸入數(shù)據(jù)信號DATA_IN,有一個輸出Q,它的功能就是在EN有效的時候把DATA_IN的值傳給Q,也就是的過程。 2)觸發(fā)器 觸發(fā)器(Flip-Flop,簡寫為FF)也叫雙穩(wěn)態(tài)門,又稱雙穩(wěn)態(tài)觸發(fā)器,是一種可以在兩種
2020-11-29 11:02:1120662

FPGA的設計中為什么避免使用

文章都對有個誤解,我們后面會詳細說明。 這篇文章,我們包含如下內容: ①、觸發(fā)器和寄存的原理和區(qū)別,為什么不好? ② 什么樣的代碼會產生? ③ 為什么依然存在于FPGA中? 觸發(fā)器和寄存的原理和區(qū)別,為什么
2020-11-16 11:42:007206

555守時構成的單穩(wěn)態(tài)觸發(fā)器電路

555守時構成的單穩(wěn)態(tài)觸發(fā)器原理圖如下:電路構造與作業(yè)原理:
2020-09-25 11:23:517632

JK觸發(fā)器與RS觸發(fā)器是如何構成的有什么區(qū)別

 本文檔的主要內容詳細介紹的是JK觸發(fā)器與RS觸發(fā)器到底是如何構成的有什么區(qū)別
2020-05-09 08:00:000

JK觸發(fā)器邏輯符號_jk觸發(fā)器的特性方程

JK觸發(fā)器是數(shù)字電路觸發(fā)器中的一種基本電路單元。JK觸發(fā)器具有置0、置1、保持和翻轉功能,在各類集成觸發(fā)器中,JK觸發(fā)器的功能最為齊全。在實際應用中,它不僅有很強的通用性,而且能靈活地轉換其他類型的觸發(fā)器。由JK觸發(fā)器可以構成D觸發(fā)器和T觸發(fā)器
2019-11-08 14:48:4479652

主從jk觸發(fā)器工作原理

為了解決輸入信號之間的約束問題,避免輸入端r、s出現(xiàn)全1的情況,可將電路改進為主從型jk觸發(fā)器,簡稱為jk觸發(fā)器
2019-08-05 15:49:4237763

如何操作基本類型的觸發(fā)器

(有時也稱為S/R)是最小的存儲塊。它們可以使用兩個NOR邏輯門(S和R為高電平有效)或兩個NAND門(輸入為低電平有效)構建,并用于構建更復雜的觸發(fā)器。
2019-07-30 11:23:285658

d觸發(fā)器邏輯電路及符號

 CP=1時,門。。打開,門。。被封鎖,從觸發(fā)器保持原來狀態(tài)不變,D信號進入主觸發(fā)器。但是要特別注意,這時主觸發(fā)器只跟隨而不,即。。跟隨D變化,D怎么變。。也隨之怎么變。
2019-07-15 08:57:3242337

D型觸發(fā)器電路真值表和計數(shù)數(shù)的據(jù)摘要

D型觸發(fā)器是一個改進的置位復位觸發(fā)器,增加了一個反相,由此可見以防止S和R輸入處于相同的邏輯電平,此狀態(tài)將強制兩個輸出都處于邏輯“1”,超越反饋動作,無論哪個輸入先進入邏輯電平“1”都將失去控制,而另一個仍處于邏輯“0”的輸入控制的結果狀態(tài)。
2019-06-26 15:36:2814537

Lacth & 觸發(fā)器Flip-flop就是實現(xiàn)儲存功能的兩種邏輯單元電路

觸發(fā)器按邏輯功能分類有D觸發(fā)器、JK觸發(fā)器、T觸發(fā)器和SR觸發(fā)器。它們的功能可用特性表、特性方程和狀態(tài)圖來描述。觸發(fā)器電路結構與邏輯功能沒有必然聯(lián)系。例如JK觸發(fā)器既有主從結構也有維持阻塞或利用傳輸延遲結構。每一種邏輯功能的觸發(fā)器都可以通過增加門電路和適當?shù)耐獠窟B線轉換為其它功能的觸發(fā)器。
2019-04-12 14:04:187875

數(shù)字電路教程之觸發(fā)器課件的詳細資料說明

本文檔的主要內容詳細介紹的是數(shù)字電路教程之觸發(fā)器課件的詳細資料說明主要內容包括了:一 SR,二 電平觸發(fā)觸發(fā)器,三 脈沖觸發(fā)觸發(fā)器,四 邊沿觸發(fā)觸發(fā)器,五 觸發(fā)器的邏輯功能及其描述方法
2018-12-28 08:00:0017

Latch和觸發(fā)器Flip-flop有何區(qū)別

本文首先介紹了Latch結構和latch的優(yōu)缺點,其次介紹了觸發(fā)器Flip-flop的結構與優(yōu)缺點,最后介紹了Latch和觸發(fā)器Flip-flop兩者之間的區(qū)別。
2018-04-18 14:10:10128942

什么是單穩(wěn)態(tài)觸發(fā)器_單穩(wěn)態(tài)觸發(fā)器特點以及構成

本文開始介紹了什么是單穩(wěn)態(tài)觸發(fā)器以及單穩(wěn)態(tài)觸發(fā)器電路組成,其次闡述了單穩(wěn)態(tài)觸發(fā)器特點、門電路構成的單穩(wěn)態(tài)觸發(fā)器、D觸發(fā)器構成的單穩(wěn)態(tài)觸發(fā)器,最后詳細的闡述了時基電路構成的單穩(wěn)態(tài)觸發(fā)器。
2018-03-27 09:24:2368948

主從rs觸發(fā)器真值表分享

主從RS觸發(fā)器由兩個同步RS觸發(fā)器組成,它們分別稱為主觸發(fā)器和從觸發(fā)器。反相器使這兩個觸發(fā)器加上互補時鐘脈沖。
2018-02-08 14:23:2423829

主從sr觸發(fā)器基本原理分析

主從觸發(fā)器的工作分兩步進行。第一步,當CP由0跳變到1及CP=1期間,主觸發(fā)器接收輸入信號激勵,狀態(tài)發(fā)生變化;而主從sr觸發(fā)器基本原理分析由1變?yōu)?,主從sr觸發(fā)器基本原理分析=0,從觸發(fā)器被封
2018-02-08 14:07:0358179

主從rs觸發(fā)器特性表及特性方程

主從觸發(fā)器由兩級觸發(fā)器構成,其中一級接收輸入信號,其狀態(tài)直接由輸入信號決定,稱為主觸發(fā)器,還有一級的輸入與主觸發(fā)器的輸出連接,其狀態(tài)由主觸發(fā)器的狀態(tài)決定,稱為從觸發(fā)器。
2018-02-08 13:49:4348291

主從rs觸發(fā)器波形圖介紹

主從觸發(fā)器由主觸發(fā)器和從觸發(fā)器組成,時鐘信號CP經由非門,變成CP’控制從觸發(fā)器。當CP=1時,CP‘=0,主觸發(fā)器動作,從觸發(fā)器被封鎖;當CP=0時,CP’=1,主觸發(fā)器被封鎖,從觸發(fā)器動作。
2018-02-08 13:40:3919198

d與sr的區(qū)別

就是把單片機的輸出的數(shù)據(jù)先存起來,可以讓單片機繼續(xù)做其它事。它的LE為高的時候,數(shù)據(jù)就可以通過它。當為低時,它的輸出端就會被鎖定RS觸發(fā)器構成其它各種功能觸發(fā)器的基本組成部分。又稱為基本RS觸發(fā)器。
2018-01-31 14:48:1328618

jk觸發(fā)器是什么原理_jk觸發(fā)器特性表和狀態(tài)轉換圖

JK觸發(fā)器是數(shù)字電路觸發(fā)器中的一種基本電路單元。JK觸發(fā)器具有置0、置1、保持和翻轉功能,在各類集成觸發(fā)器中,JK觸發(fā)器的功能最為齊全。在實際應用中,它不僅有很強的通用性,而且能靈活地轉換其他類型的觸發(fā)器。由JK觸發(fā)器可以構成D觸發(fā)器和T觸發(fā)器。
2017-12-25 17:30:03172587

觸發(fā)器的區(qū)別

(latch)---對脈沖電平敏感,在時鐘脈沖的電平作用下改變狀態(tài) 是電平觸發(fā)的存儲單元,數(shù)據(jù)存儲的動作取決于輸入時鐘(或者使能)信號的電平值,僅當處于使能狀態(tài)時,輸出才會隨著數(shù)據(jù)輸入發(fā)生變化。
2017-11-02 09:24:4192855

的主要作用有哪些?

所謂,就是輸出端的狀態(tài)不會隨輸入端的狀態(tài)變化而變化,僅在有信號時輸入的狀態(tài)被保存到輸出,直到下一個信號到來時才改變。典型的邏輯電路是 D 觸發(fā)器電路。 PS:信號(即對LE賦高電平時Data端的輸入信號)。,就是把信號暫存以維持某種電平狀態(tài)。
2017-10-30 14:35:5358733

什么是觸發(fā)器?觸發(fā)器的區(qū)別?

觸發(fā)器的功能:  ?、佟⊥瓿杀燃s束更復雜的數(shù)據(jù)約束:觸發(fā)器可以實現(xiàn)比約束更為復雜的數(shù)據(jù)約束  ?、凇z查所做的SQL是否允許:觸發(fā)器可以檢查SQL所做的操作是否被允許。例如:在產品庫存表里,如果
2017-08-19 12:05:0041369

一種單CMOS三值D型邊沿觸發(fā)器設計

一種單CMOS三值D型邊沿觸發(fā)器設計
2017-01-17 19:54:2422

555定時構成的單穩(wěn)態(tài)觸發(fā)器為基礎的測試電路

555定時構成的單穩(wěn)態(tài)觸發(fā)器為基礎的測試電路根據(jù)雙向導電元件的導電原理,利用555 定時構成的單穩(wěn)態(tài)觸發(fā)器觸發(fā)反應,驅動蜂鳴器發(fā)聲,顯示測試結果。
2012-06-09 16:43:2816200

TSPC電路構成觸發(fā)器電路

TSPC電路構成觸發(fā)器電路由四級反相構成, 上升沿觸發(fā), 當CK 為低電平, 輸入反相在節(jié)點X 上采樣反向d 輸入.
2011-11-25 15:21:2729856

施密特觸發(fā)器構成的光柵電路

電子發(fā)燒友為大家提供了施密特觸發(fā)器構成的光柵電路,本站還有其他相關資源,希望對您有所幫助!
2011-09-22 10:50:061276

觸發(fā)器與時序邏輯電路

一、基本要求1、理解R-S觸發(fā)器、J-K觸發(fā)器和D觸發(fā)器的邏輯功能;2、掌握觸發(fā)器構成的時序電路的分析,并了解其設計方法;3、理解計數(shù)和寄存的概念和功能,并掌握它
2010-08-26 11:40:2257

主從觸發(fā)器(master-slave flip-flop)基

圖13-11(a)所示為主從RS觸發(fā)器原理電路。它是由兩個高電平觸發(fā)方式的同步RS觸發(fā)器構成。其中門E、F、G、H構成觸發(fā)器,時鐘信號為CP,輸出為Q、
2010-08-19 09:09:105980

觸發(fā)器介紹及分類

本次重點內容:1、觸發(fā)器的概念和分類。2、同步觸發(fā)器主從觸發(fā)器、邊沿觸發(fā)器的含義。 4.1.1 觸發(fā)器概述一、觸發(fā)
2010-08-19 08:57:4718499

觸發(fā)器原理

  1、掌握、觸發(fā)器電路結構和工作原理;   2、熟練掌握SR觸發(fā)器、JK觸發(fā)器、D觸發(fā)器及T 觸發(fā)器的邏輯功能;   3、正確理解鎖、觸發(fā)器的動態(tài)特性
2010-08-18 16:39:35233

同步RS觸發(fā)器原理

由與非門構成的同步RS觸發(fā)器如圖13-5(a)所示,其邏輯符號如圖13-5(b)所示。圖中門A和B構成基本觸發(fā)器,門C和E構成觸發(fā)引導電路。由圖13-5(a)可見,基本觸發(fā)器的輸
2010-08-18 09:00:0014775

觸發(fā)器的分類, 觸發(fā)器電路

觸發(fā)器的分類, 觸發(fā)器電路 雙穩(wěn)態(tài)器件有兩類:一類是觸發(fā)器,一類是觸發(fā)器的原始形式。基本
2010-03-09 09:59:591491

,是什么意思

,是什么意思 定義一位鐘控D觸發(fā)器只能傳送或存儲一位二進制數(shù)據(jù),而在實際工作中往往是一次傳送或
2010-03-09 09:44:1211794

主從觸發(fā)器,主從觸發(fā)器的原理和特點有哪些?

主從觸發(fā)器,主從觸發(fā)器的原理和特點有哪些?   1.電路組成和符號  主從RS觸發(fā)器電路和邏輯符號如圖Z1406所示。其中A、
2010-03-08 14:06:1011423

什么是RS觸發(fā)器,RS觸發(fā)器的工作原理是什么?

什么是RS觸發(fā)器,RS觸發(fā)器的工作原理是什么? 主從RS觸發(fā)器
2010-03-08 14:00:1129331

D觸發(fā)器,D觸發(fā)器是什么意思

D觸發(fā)器,D觸發(fā)器是什么意思   邊沿D 觸發(fā)器:  電平觸發(fā)主從觸發(fā)器工作時,必須在正跳沿前加入輸入信號。如果在CP 高
2010-03-08 13:53:134130

JK觸發(fā)器原理是什么?

JK觸發(fā)器原理是什么? JK觸發(fā)器是一種功能較完善,應用很廣泛的雙穩(wěn)態(tài)觸發(fā)器。圖9-5(a)所示是一種典型結構的JK觸發(fā)器——主從型JK觸
2010-03-08 13:41:1123241

JK觸發(fā)器,JK觸發(fā)器是什么意思

JK觸發(fā)器,JK觸發(fā)器是什么意思 1.主從JK觸發(fā)器主從結構觸發(fā)器也可以徹底解決直接控制,防止空翻。這里以性能優(yōu)良、廣泛使用的主從JK觸發(fā)器
2010-03-08 13:36:295842

d觸發(fā)器構成2分頻電路

d觸發(fā)器構成2分頻電路  
2009-06-22 07:36:337322

D觸發(fā)器實現(xiàn)二分頻電路(D觸發(fā)器構成的2分頻電路)

D觸發(fā)器實現(xiàn)二分頻電路(D觸發(fā)器構成的2分頻電路)&
2009-06-12 13:58:5673460

D觸發(fā)器構成的定時電路

D觸發(fā)器構成的定時電路
2009-05-08 15:15:263107

用門電路構成觸發(fā)器III

用門電路構成觸發(fā)器III
2009-04-13 10:25:22330

用門電路構成觸發(fā)器II

用門電路構成觸發(fā)器II
2009-04-13 10:24:42363

用門電路構成觸發(fā)器I

用門電路構成觸發(fā)器I
2009-04-13 10:23:58410

用比較構成的斯密特觸發(fā)器

用比較構成的斯密特觸發(fā)器
2009-04-13 10:22:591782

用雙觸發(fā)器構成的演示電路

用雙觸發(fā)器構成的演示電路
2008-12-21 01:48:03300

8(八)路觸發(fā)電路

8(八)路觸發(fā)電路 圖所示為8路觸發(fā)電路。圖中,74HC373
2008-12-01 20:45:392839

D觸發(fā)器

D觸發(fā)器 同步D觸發(fā)器邏輯電路圖 D觸發(fā)器功能
2008-10-20 09:57:541846

RS觸發(fā)器的芯片介紹

74LS71 與輸入R—S主從觸發(fā)器(帶預置和清除端) 74279、74LS279、74HC279  四/R—/S雙嵌位輸入,圖騰柱輸出。
2008-01-22 12:45:3226171

主從RS觸發(fā)器電路及工作原理

主從RS觸發(fā)器電路及工作原理 1.
2008-01-21 14:02:533419

主從jk觸發(fā)器電路及工作原理

主從jk觸發(fā)器電路及工作原理
2008-01-21 14:00:1615230

常用CD系列觸發(fā)器

CD4013  雙D觸發(fā)器 *CD4027  雙JK觸發(fā)器 *CD4042  四D型觸發(fā)器 *CD4043  
2006-04-17 21:18:323219

[組圖]觸發(fā)器的分類

 雙穩(wěn)態(tài)器件有兩類:一類是觸發(fā)器,一類是
2006-04-16 17:31:53888

已全部加載完成