電子發(fā)燒友網(wǎng)站提供《基于VHDL語(yǔ)言的循環(huán)碼編譯碼系統(tǒng)的設(shè)計(jì).pdf》資料免費(fèi)下載
2023-10-13 14:31:370 等優(yōu)點(diǎn)。在高次脈沖編碼調(diào)制終端設(shè)備中廣泛應(yīng)用做接口碼型,在速率低于8448kb/sd的光纖數(shù)字傳輸系統(tǒng)中也被建議作為線(xiàn)路傳輸碼型。本文針對(duì)光纖通信傳輸碼型的要求和CMI碼的編譯碼原理,設(shè)計(jì)了CMI碼
2009-03-25 13:19:20
結(jié)構(gòu)化LDPC碼可進(jìn)行相應(yīng)擴(kuò)展通過(guò)對(duì)編譯碼算法,優(yōu)化編譯碼結(jié)構(gòu)進(jìn)行調(diào)整,降低了編譯碼囂硬件實(shí)現(xiàn)中的關(guān)鍵路徑遲延,并采用Xilinx公司的Virtex一4 VLX80 FPGA芯片實(shí)現(xiàn)了一個(gè)碼長(zhǎng)10 240,碼率1/2的非正則結(jié)構(gòu)化LDPC碼編碼器和譯碼器。實(shí)現(xiàn)結(jié)果表明:該編碼器信息吞吐量為1.878 Gb/
2021-03-26 15:58:0012 對(duì)L9320編解碼器的工作原理和使用方法 進(jìn)行了分析,給出了L9320在便攜式語(yǔ)音系統(tǒng)中的典型應(yīng)用電路.
2019-12-20 17:27:0924 本文檔的主要內(nèi)容詳細(xì)介紹的是漢明碼編譯碼器的數(shù)據(jù)手冊(cè)免費(fèi)下載。
2019-12-13 08:00:000 卷積碼是Elias在1955年最早提出的,稍后,Wozencraft在1957年提出了一種有效
譯碼方法,即序列
譯碼。Massey在1963年提出了一種性能稍差,但比較實(shí)用的門(mén)限
譯碼方法,由于這一實(shí)用性進(jìn)展使卷積碼從理論走向?qū)嵱谩?/div>
2019-10-06 09:59:00916 第三代移動(dòng)通信系統(tǒng)多種方案中,考忠將Turbo碼作為無(wú)線(xiàn)信道的編碼標(biāo)準(zhǔn)之- ~。 本文討論了Turbo碼的編譯碼基本原理,對(duì)Turbo碼的幾種常用的編譯碼算法進(jìn)行了分析,并在給出編譯碼器模型的基礎(chǔ)上,用MATLAB語(yǔ)言實(shí)現(xiàn)了整個(gè)系統(tǒng)的計(jì)算機(jī)仿真并給出參
2019-01-04 10:40:4218 編碼譯碼顯示電路的基本結(jié)構(gòu)如圖1 所示, 主要由控制電路、編碼信號(hào)發(fā)生器、編碼譯碼顯示電路等組成,控制電路產(chǎn)生編碼信號(hào)作為編碼譯碼顯示電路輸入信號(hào), 譯碼電路將編碼信號(hào)轉(zhuǎn)換成對(duì)應(yīng)的七段數(shù)碼顯示信號(hào), 送至LED 數(shù)碼管顯示。
2018-12-30 09:04:008343 本文介紹用配套數(shù)字編譯碼器YN5103/YN5203組裝的紅外遙控電路,最多可提供12位地址或6位數(shù)據(jù)、譯碼輸出有鎖存L和暫留M兩種模式供選擇。用于一發(fā)多收、一收多發(fā)的紅外遙控電路中。
2018-09-25 11:09:004003 中小長(zhǎng)度的數(shù)據(jù)報(bào)文業(yè)務(wù)為主,所以突發(fā)通信中的Turbo碼的碼長(zhǎng)也是中等長(zhǎng)度以下的。本文面向突發(fā)數(shù)據(jù)通信中的信道編碼應(yīng)用,研究了短幀長(zhǎng)Turbo碼編譯碼算法的FPGA實(shí)現(xiàn)。實(shí)現(xiàn)中采用了優(yōu)化的編譯碼算法,以降低譯碼復(fù)雜度和譯碼延時(shí)。最后仿真和測(cè)試了Turbo譯碼器的糾錯(cuò)性能和吞吐量。
2018-07-12 08:15:003017 本文主要介紹了譯碼器的分類(lèi)和應(yīng)用。譯碼器指的是具有譯碼功能的邏輯電路,譯碼是編碼的逆過(guò)程,它能將二進(jìn)制代碼翻譯成代表某一特定含義的信號(hào)(即電路的某種狀態(tài)),以表示其原來(lái)的含義。譯碼器可以分為:變量
2018-04-04 11:51:1235527 常用的譯碼電路有哪些?本文主要介紹了IO接口地址譯碼電路、BCD譯碼驅(qū)動(dòng)器電路、4線(xiàn)16線(xiàn)譯碼電路、3.8線(xiàn)譯碼器電路以及繼電器譯碼電路。繼電器譯碼電路的作用是在單片機(jī)的控制下將1 536個(gè)測(cè)試點(diǎn)
2018-03-02 15:48:2037712 STM8上實(shí)現(xiàn)ADPCM音頻解碼,通過(guò)DAC輸出語(yǔ)音的程序源碼。
2018-01-24 15:06:1635 這種芯片有一些不足。首先,該芯片在傳輸速率和每幀數(shù)據(jù)中的有效位數(shù)等方面都做了嚴(yán)格的限制。其次,使用該芯片需要增加額外的硬件電路,提高了系統(tǒng)成本。使用FPGA做曼徹斯特編譯碼成本高,而且開(kāi)發(fā)周期長(zhǎng)。本文提出了一種基于STM32F103RET6的編譯碼系統(tǒng)方案,
2017-11-27 11:31:284 該文通過(guò)對(duì)低密度校驗(yàn)(LDPC)碼的編譯碼過(guò)程進(jìn)行分析,提出了一種基于FPGA 的LDPC 碼編譯碼器聯(lián)合設(shè)計(jì)方法,該方法使編碼器和譯碼器共用同一校驗(yàn)計(jì)算電路和復(fù)用相同的RAM 存儲(chǔ)塊,有效減少
2017-11-22 07:34:013676 ADPCM算法利用連續(xù)語(yǔ)音樣本之間的高度相關(guān)性,對(duì)未來(lái)的樣本值進(jìn)行預(yù)測(cè)。ADPCM不是對(duì)語(yǔ)音樣本直接編碼,而是對(duì)預(yù)測(cè)樣本與語(yǔ)音樣本之間的差值進(jìn)行編碼。對(duì)差值編碼需要的位數(shù)要比直接對(duì)原始語(yǔ)音樣本編碼
2017-11-02 10:01:3010 RS(ReedSolomon)編碼是一種具有較強(qiáng)糾錯(cuò)能力的多進(jìn)制BCH編碼,其既可糾正隨機(jī)錯(cuò)誤,又可糾正突發(fā)錯(cuò)誤。RS編譯碼器廣泛應(yīng)用于通信和存儲(chǔ)系統(tǒng),為解決高速存儲(chǔ)器中數(shù)據(jù)可靠性的問(wèn)題,文中
2017-10-17 11:21:3246 本文從研究應(yīng)用于AOS系統(tǒng)的RS(255,223)編譯碼接口卡出發(fā),深入地分析和研究了糾錯(cuò)碼原理、RS編譯碼算法與設(shè)計(jì)、PCI總線(xiàn)標(biāo)準(zhǔn)與設(shè)計(jì)和FPGA技術(shù)。 隨著科技的發(fā)展,糾錯(cuò)碼技術(shù)在通信領(lǐng)域
2017-08-31 14:50:394 基于FPGA的3B4B編譯碼電路
2017-02-07 14:58:1811 基于FPGA的RS碼電路設(shè)計(jì),編碼譯碼原理。
2016-03-30 16:32:422 本文介紹了 RS[ 255, 223 ]編譯碼器的 FPGA設(shè)計(jì)和基于線(xiàn)形反饋移位寄存器的編碼器設(shè)計(jì) , 以及由伴隨式計(jì)算、關(guān)鍵方程求解、錢(qián)氏搜索、Forney算法等功能模塊組成的譯碼器。為了實(shí)現(xiàn)簡(jiǎn)單
2012-05-22 10:43:4045 本文提出了一種基于STM32F103RET6的編譯碼系統(tǒng)方案,利用了STM32F103RET6強(qiáng)大的定時(shí)器功能,采用靈活的編譯碼方式,傳輸速率和數(shù)據(jù)幀格式都可以根據(jù)需要完全自行定義。
2012-03-04 14:38:456327 從赫夫曼樹(shù)定義及算法出發(fā),介紹了一個(gè)赫夫曼編譯碼系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)過(guò)程。這對(duì)于深入理解數(shù)據(jù)結(jié)構(gòu)、程序設(shè)計(jì)有益。
2011-10-19 14:44:0131 雙網(wǎng)傳真系統(tǒng)完成與Internet和PSTN網(wǎng)絡(luò)的傳真通信,采用嵌入式系統(tǒng)的設(shè)計(jì)思路劃分軟硬件。其中,傳真協(xié)議采用軟件實(shí)現(xiàn),傳真編譯碼和外圍設(shè)備控制器采用硬件實(shí)現(xiàn),以降低設(shè)計(jì)復(fù)雜
2011-07-12 11:19:591423 介紹了ITU-TG.723.1標(biāo)準(zhǔn)語(yǔ)音編譯碼器的算法及其在ADSP-2181芯片上的實(shí)現(xiàn) 。軟硬件結(jié)合實(shí)現(xiàn)了語(yǔ)音信號(hào)的采樣和實(shí)時(shí)編譯碼,完全符合ITU-TG.723.1標(biāo)準(zhǔn)的定點(diǎn)算法,通過(guò)了ITU-T的所
2011-07-06 09:49:071218 摘 要 ADPCM算法目前已成為很受用的語(yǔ)音壓縮算法之一。給出PCM概念。討論DPCM,DM,ADM與ADPCM的 壓縮算法原理以及算法實(shí)現(xiàn)流程框圖。通過(guò)實(shí)驗(yàn),指出每個(gè)算法的特征。實(shí)驗(yàn)結(jié)果進(jìn)一步證實(shí)
2011-04-08 11:20:3584 VD5026,VD5027是CMOS大規(guī)模數(shù)字集成電路(見(jiàn)圖1)。前者是編碼器,后者是譯碼器。他們組合應(yīng)用起來(lái)構(gòu)成一個(gè)發(fā)射—接收數(shù)字編譯碼系統(tǒng)。
2010-11-12 16:25:10198 針對(duì)固定碼長(zhǎng)Turbo碼適應(yīng)性差的缺點(diǎn),以L(fǎng)TE為應(yīng)用背景,提出了一種幀長(zhǎng)可配置的Turbo編譯碼器的FPGA實(shí)現(xiàn)方案。該設(shè)計(jì)可以依據(jù)具體的信道環(huán)境和速率要求調(diào)節(jié)信息幀長(zhǎng),平衡譯碼性
2010-11-11 16:07:5926 ADPCM算法及其編解碼器原理
ADPCM(Adaptive Differential Pulse Code Modulation,自適應(yīng)差分脈沖編碼調(diào)制)綜合了APCM的自適應(yīng)特性和DPCM系統(tǒng)的差分特性,是一種性能較好的波形
2010-09-03 16:58:272195 電話(huà)接口及其PCM編譯碼和時(shí)分復(fù)用實(shí)驗(yàn)
一、實(shí)驗(yàn)?zāi)康?. 全面了解用戶(hù)線(xiàn)接口電路功能(BORST)的作用及其實(shí)現(xiàn)方法。2. 通過(guò)對(duì)PBL38710電路的學(xué)習(xí)
2010-06-02 11:14:1432 摘要:在數(shù)字通信中,選擇合適在信道中傳輸?shù)拇a型是十分重要的,HDB3碼是比較常用的信道傳輸碼型,因此HDB3碼的編譯碼就顯得非常重要.多數(shù)的數(shù)字基帶信號(hào)用單極性不歸零碼(NR
2010-05-17 09:08:4941 數(shù)字光纖通信系統(tǒng)的原理框圖如圖1所示(其中調(diào)制器與解調(diào)器包括電光轉(zhuǎn)換與光電轉(zhuǎn)換功能),我們所做的工作是設(shè)計(jì)信道編譯碼部分的電路,在通信系統(tǒng)中所處的位置如圖中虛線(xiàn)
2010-04-20 22:33:1283 譯碼器,譯碼器是什么意思
譯碼器是組合邏輯電路的一個(gè)重要的器件,其可以分為:變量譯碼和顯示譯碼兩類(lèi)?! ∽兞?b style="color: red">譯碼一
2010-03-08 16:32:185062 什么是ADPCM (Adaptive Differential Pulse Code Modulation)
英文縮寫(xiě): ADPCM (Adaptive Differential Pulse Code Modulation)
中
2010-02-22 10:10:271084 計(jì)數(shù)/譯碼顯示電路: 計(jì)數(shù)譯碼顯示在現(xiàn)代科學(xué)技術(shù)中應(yīng)用非常廣泛,它由計(jì)數(shù)器、譯碼器和顯示器三部分組成,包含數(shù)字電子系統(tǒng)的組合邏輯電路和
2009-12-20 12:36:59128 本文利用可編程邏輯的靈活性和Nios 的強(qiáng)大處理能力,將多種編譯碼模塊和微處理器模塊集成到一片F(xiàn)PGA 內(nèi)部,方便地實(shí)現(xiàn)了通用編譯碼器的設(shè)計(jì)。由于采用了VHDL 語(yǔ)言,使系統(tǒng)具有可移
2009-11-30 14:27:5622 本文對(duì)ADPCM 編解碼原理進(jìn)行了分析,并針對(duì)語(yǔ)音記錄系統(tǒng)的特點(diǎn),對(duì)標(biāo)準(zhǔn)ADPCM 編解碼系統(tǒng)進(jìn)行了簡(jiǎn)化。提出了一種適合語(yǔ)音記錄系統(tǒng)的16kbps 的ADPCM 語(yǔ)音編解碼方案,并利用DSPBuilder
2009-09-16 10:43:0224 本文采用VHDL語(yǔ)言設(shè)計(jì)了基于CPLD的計(jì)數(shù)及LED譯碼電路,該設(shè)計(jì)方法符合電子系統(tǒng)設(shè)計(jì)的發(fā)展方向。關(guān)鍵詞:計(jì)數(shù)器;LED譯碼;CPLD;VHDL在各種檢測(cè)與控制系統(tǒng)及儀表中,對(duì)發(fā)生的事
2009-08-24 08:32:3928 摘要:提出了基于歐氏算法和頻譜分析相結(jié)合的RS碼硬件編譯碼方法;利用FPGA芯片實(shí)現(xiàn)了GF(2 8)上最高速率為50Mbps、最大延時(shí)為640ns的流式譯碼方案,滿(mǎn)足了高速
2009-06-20 14:19:33802
簡(jiǎn)易編、譯碼電路圖
2009-05-27 14:16:491142 簡(jiǎn)易編譯碼電路圖
2009-05-19 10:47:269 【摘 要】 介紹了ITU-TG.723.1標(biāo)準(zhǔn)語(yǔ)音編譯碼器的算法及其在ADSP-2181芯片上的實(shí)現(xiàn) 。軟硬件結(jié)合實(shí)現(xiàn)了語(yǔ)音信號(hào)的采樣和實(shí)時(shí)編譯碼,完全符合ITU-TG.723.1標(biāo)準(zhǔn)的定點(diǎn)算法
2009-05-10 19:54:111206 PCM編譯碼器是數(shù)字通信中必不可少的部件,MT896X系列編譯碼器性能滿(mǎn)足CCIT T 和ATT規(guī)范要求、且還有環(huán)回、測(cè)試等各種附加功能,片上還集成了4/5個(gè)獨(dú)立的驅(qū)動(dòng)器,可簡(jiǎn)化交換機(jī)用戶(hù)環(huán)路
2009-04-23 14:22:4020
譯碼器集成電路TC9150電路
2009-04-18 15:38:341519
單片ZH8901譯碼電路
2009-04-18 15:36:55908
單片ZH8901編譯碼電路
2009-04-18 15:36:11864
編譯碼一體電路圖
2009-04-18 15:34:48692
PPM UAA4009譯碼電路
2009-04-18 11:10:03676
HYY27/28譯碼電路
2009-04-18 11:09:19771
CMOS PLL譯碼電路
2009-04-18 11:07:44542
4017譯碼電路
2009-04-18 11:06:351248
PLL譯碼電路
2009-04-12 13:15:57496
利用矩陣形式的譯碼顯示電路
2009-04-10 10:08:54660 集成電路譯碼器
1.74138集成譯碼器
上圖為常用的集成譯碼器74138,其功
2009-04-07 10:24:177830 實(shí)驗(yàn)九 PCM編譯碼 一、實(shí)驗(yàn)?zāi)康?
1. 掌握PCM編譯碼原理。 2. 掌握PCM基帶信號(hào)的形成過(guò)程
2009-04-01 14:44:499420
29MHz接收譯碼電路
2009-03-13 20:29:32544 LDPC編譯碼LDPC碼是一種線(xiàn)性分組奇偶校驗(yàn)碼,它采用基于因子圖的置信傳播(Belief Propagation,BP)迭代譯碼算法進(jìn)行譯碼。其性能接近Turbo碼,不規(guī)則LDPC碼甚至超過(guò)Tur
2009-03-01 17:36:051696
控制信號(hào)譯碼電路
2009-02-25 21:54:51472 基于BIST的編譯碼器IP核測(cè)
隨著半導(dǎo)體工藝的發(fā)展,片上系統(tǒng)SOC已成為當(dāng)今一種主流技術(shù)。基于IP復(fù)用的SOC設(shè)計(jì)是通過(guò)用戶(hù)自定義邏輯(UDL)和連線(xiàn)將IP核整合
2008-12-27 09:25:39741 基于ADPCM算法的汽車(chē)智能語(yǔ)音報(bào)警系統(tǒng)的設(shè)計(jì)
為了防止汽車(chē)發(fā)生交通事故,當(dāng)汽車(chē)智能檢測(cè)裝置探測(cè)到前方有危險(xiǎn)時(shí),必須向駕駛員發(fā)出警告信息。語(yǔ)音報(bào)警向駕駛員明確提
2008-12-26 17:23:54678 PCM編譯碼實(shí)驗(yàn)
一、實(shí)驗(yàn)?zāi)康?. 掌握PCM編譯碼
2008-10-21 13:35:457675 PCM編譯碼模塊原理
本模塊的原理方框圖圖5-2所示,模塊內(nèi)部使用+5V和-5V電壓,其中-5V電壓由-12V電源經(jīng)7905變換得到。
2008-10-21 13:31:106776 增量調(diào)制(ΔM)編譯碼實(shí)驗(yàn)
一、實(shí)驗(yàn)?zāi)康?
1、 了解語(yǔ)音信號(hào)的ΔM編碼過(guò)程;
2008-10-21 13:24:207520 計(jì)數(shù)譯碼顯示在現(xiàn)代科學(xué)技術(shù)中應(yīng)用非常廣泛,它由計(jì)數(shù)器、譯碼器和顯示器三部分組成,包含數(shù)字電子系統(tǒng)的組合邏輯電路和時(shí)序邏輯電路,因此本實(shí)驗(yàn)是一個(gè)綜合性的實(shí)
2008-10-09 18:19:54115 編碼、譯碼、顯示電路一、實(shí)驗(yàn)?zāi)康?. 學(xué)習(xí)編碼器原理及基本電路。2. 熟悉七段譯碼器的邏輯功能和使用。3. 掌握七段顯示器的使用方法。4. 進(jìn)一步學(xué)
2008-10-09 18:14:1736 譯碼器
譯碼是編碼的逆過(guò)程,即將某個(gè)二進(jìn)制翻譯成電路的某種狀態(tài)。實(shí)現(xiàn)譯碼操作的電路稱(chēng)為譯碼器。
2008-09-27 12:59:0611977
評(píng)論
查看更多