MAX1436B是一款八通道、12位模數(shù)轉換器(ADC),具有全差分輸入,采用流水線架構,可對全差分信號通道進行數(shù)字誤差校正。該ADC針對要求低功耗、高動態(tài)性能的醫(yī)學成像設備和數(shù)字通信應用進行了優(yōu)化。MAX1436B采用1.8V單電源供電,功耗僅為743mW (每通道93mW),輸入頻率5.3MHz時,信噪比(SNR)可達69.9dB (典型值)。為了進一步降低功耗,MAX1436B還為空閑周期提供低功耗關斷模式。
MAX1436B的內(nèi)部1.24V精密帶隙基準設定了ADC的滿量程輸入范圍。其靈活的基準架構允許使用外部基準,以滿足更高精度或不同差分輸入電壓范圍的應用要求。該基準架構專門針對低噪聲進行了優(yōu)化。
一個單端時鐘用來控制轉換過程。內(nèi)部占空比均衡器可在較大范圍內(nèi)補償時鐘占空比的變化。片上PLL可生成高速串行低電壓差分信號(LVDS)的時鐘。
MAX1436B的串行LVDS自對齊輸出包括數(shù)據(jù)、時鐘以及幀對齊信號。輸出數(shù)據(jù)采用二元補碼或二進制格式表示。
MAX1436B提供最大40Msps采樣速率。該器件提供帶裸焊盤的小型14mm x 14mm x 1mm, 100引腳TQFP封裝,可工作于擴展工業(yè)溫度范圍(-40°C至+85°C)。
關鍵特性
優(yōu)異的動態(tài)性能
5.3MHz時,SNR為69.9dB
5.3MHz時,SFDR為96dBc
95dB通道隔離度
超低功耗
每通道93mW (正常工作)
從待機狀態(tài)下快速喚醒只需200μs
串行LVDS輸出
引腳選擇LVDS/SLVS (可變低壓信號)模式
LVDS輸出支持最長30英寸FR-4背板連接
針對數(shù)字信號完整性的測試模式
全差分模擬輸入
差分輸入電壓范圍寬達1.4VP-P
片內(nèi)1.24V精密帶隙基準
時鐘占空比均衡器
緊湊、帶裸焊盤的100引腳TQFP封裝
可提供評估板(請定購MAX1436BEVKIT)
?