您好,歡迎來電子發(fā)燒友網(wǎng)! ,新用戶?[免費(fèi)注冊]

您的位置:電子發(fā)燒友網(wǎng)>電子元器件>三極管>

基極下拉電阻概念及計算方法解析

2017年11月30日 15:26 網(wǎng)絡(luò)整理 作者: 用戶評論(0
關(guān)鍵字:三極管(121749)

  三極管基極下拉電阻作用

  1)防止三極管受噪聲信號的影響而產(chǎn)生誤動作,使晶體管截止更可靠!三極管的基極不能出現(xiàn)懸空,當(dāng)輸入信號不確定時(如輸入信號為高阻態(tài)時),加下拉電阻,就能使有效接地。

  特別是GPIO連接此基極的時候,一般在GPIO所在IC剛剛上電初始化的時候,此GPIO的內(nèi)部也處于一種上電狀態(tài),很不穩(wěn)定,容易產(chǎn)生噪聲,引起誤動作!加此電阻,可消除此影

  響(如果出現(xiàn)一尖脈沖電平,由于時間比較短,所以這個電壓很容易被電阻拉低;如果高電平的時間比較長,那就不能拉低了,也就是正常高電平時沒有影響)!

  但是電阻不能過小,影響泄漏電流!(過小則會有較大的電流由電阻流入地)

  2)當(dāng)三極管開關(guān)作用時,ON和OFF時間越短越好,為了防止在OFF時,因晶體管中的殘留電荷引起的時間滯后,在B,E之間加一個R起到放電作用。高頻,深飽和時特別要注意。(次要)

  3 )三極管基級加電阻主要是為了設(shè)置一個偏置電壓,這樣就不會出現(xiàn)信號的失真(這在輸入信號有交流時極其重要:如當(dāng)溫度上升時,Ic將增大,導(dǎo)致Ie也會增大,那么在Re上的壓降

  也增大,而Vbe=Vb-IeRe,而Vb此時基本上被下拉電阻保持住,所以使Vbe減小。當(dāng)然這個減小對0.7v來說是很小的,是從微觀上去分析的。Vbe的減小,使Ib減小,結(jié)果牽制了Ic

  的增加,從而使Ic基本恒定。這也是反饋控制的原理)。

基極下拉電阻概念及計算方法解析

  而且同時還是為了防止輸入電流過大,加個電阻可以分一部分電流,這樣就不會讓大電流直接流入三極管而損壞其.至于為了放電,一般是在MOS管中才用,三極管這個問題不大.

  4)如果三極管不接下拉電阻,就不能設(shè)定偏置電壓,這樣會產(chǎn)生輸入信號的交越失真,并且輸 入電流過大的時候會導(dǎo)致大電流直接流入三極管而損壞其.三極管我們分析的時候有時候

  總是認(rèn)為它的內(nèi)部是有二極管的效應(yīng)的,但這樣是錯誤的認(rèn)識,應(yīng)該更正.而MOS管同樣需要一個偏制電壓,而下拉電阻可以起到這樣的作用,我們一般稱之為GATE偏制.由于

  MOS管內(nèi)部的三個級是彼此絕緣的,所以自然會有電容效應(yīng)在,當(dāng)信號消失的時候內(nèi)部的等效電容可以通過下拉電阻進(jìn)行放電.而且也是必須的,否則會邏輯出錯.

  接下拉電阻時還要注意:

  1、下拉電阻阻值不能太大,不然會導(dǎo)致流入基級的電流太小

  2、如果是高速開關(guān)信號,盡量在下拉電阻上并連一個電容以提高高速性能

  三極管基極上拉電阻和下拉電阻怎么計算

  輸出端的接電源或接地的電阻叫上拉、下拉電阻,而基極電阻不叫這個名稱,應(yīng)該叫基極偏置電路分壓電阻。

  根據(jù)基極所需的偏置電壓以及電源電壓大小,用電阻分壓公式計算Ub=Vcc*R2/(R1+R2),電阻值的大小應(yīng)該在kΩ~十kΩ數(shù)量級,保證電阻上的電流比基極電流大一個數(shù)量級。

  例如基極偏壓需要2V,電源電壓6V,取下偏置電阻10kΩ,可以算出上偏置電阻為20kΩ。

非常好我支持^.^

(3) 6.8%

不好我反對

(41) 93.2%

( 發(fā)表人:鄧家樂 )

      發(fā)表評論

      用戶評論
      評價:好評中評差評

      發(fā)表評論,獲取積分! 請遵守相關(guān)規(guī)定!

      ?