88e6060簡(jiǎn)介
Marvell?88 e6060單個(gè)芯片上集成一個(gè)完整的6-port快速以太網(wǎng)交換機(jī)支持一個(gè)CPU連接。它包含五10 base - t / 100 base-tx收發(fā)器(物理),兩個(gè)可以用來(lái)支持100 base-fx;六個(gè)獨(dú)立的快速以太網(wǎng)介質(zhì)訪(fǎng)問(wèn)控制(mac)、高速非阻塞開(kāi)關(guān)結(jié)構(gòu),高性能地址查找引擎和1/2 m幀緩沖mem-ory。它是專(zhuān)為廠(chǎng)商低端口計(jì)數(shù)開(kāi)關(guān)系統(tǒng)和防火墻的路由器。
PHY收發(fā)器的設(shè)計(jì)和Marvell Vir-tual電纜測(cè)試儀?(VCT?)技術(shù)先進(jìn)的電纜診斷。VCT使IT經(jīng)理可以很容易確定布線(xiàn)問(wèn)題到一米的位置,減少網(wǎng)絡(luò)安裝和支持成本。
Marvell 88E6060被設(shè)計(jì)成在所有環(huán)境下工作,在PHYs的自動(dòng)跨界、自動(dòng)極性和自動(dòng)談判中支持真插即用,以及橋環(huán)路的預(yù)防(使用跨越樹(shù)支持的端口狀態(tài))?;诠蚕淼幕趦?nèi)存的交換結(jié)構(gòu)采用了最晚的Marvell switch架構(gòu),在所有的交通環(huán)境中提供非阻塞的切換性能。
第6個(gè)端口,是RMII / MII / MII / MII / SNI接口的接口,可以直接連接到管理或路由器cpu,它可以在RMII模式,MII - phy,MII - mac模式或者是MII - mac模式,或者是MII - mac模式,或者是MII - mac模式,這些接口和BPDU的操作,可以編程的每個(gè)端口VLAN配置,和端口狀態(tài),支持生成樹(shù),真正隔離的WAN和局域網(wǎng)的防火墻應(yīng)用程序。
在Marvell 88E6060中,使用Marvell先進(jìn)的混合信號(hào)處理技術(shù),實(shí)現(xiàn)了自適應(yīng)均衡和時(shí)鐘數(shù)據(jù)恢復(fù)的數(shù)字實(shí)現(xiàn),采用了特殊的電源管理技術(shù),實(shí)現(xiàn)了低功耗和高端口計(jì)數(shù)的集成,在Marvell 88E6060中,PHY和MAC單元都充分利用了IEEE 802.3、IEEE 802.3 u和IEEE 802. 3x標(biāo)準(zhǔn)的相關(guān)部分。
Marvell 88E6060的許多操作模式可以使用SMI(串行管理接口- MDC/ MDIO)和/或低成本串行EEPROM(93C46,C56或C66)配置。
88e6060引腳圖
88e6060引腳說(shuō)明
P[4:0]_RXP:通常輸入,在交叉模式是輸出。
接受輸入的正極,
P[4:0]_RXN:通常輸入,在交叉模式是輸出。
接受輸入的負(fù)極,
P[4:0]_TXP:通常輸出,在交叉模式是輸入。
接受輸入的正極,
P[4:0]_TXN:通常輸出,在交叉模式是輸入。
接受輸入的負(fù)極,
P[1::0]_SDET:輸入
信號(hào)檢測(cè)輸入,如果端口0和/或1被配置為100BASE-FX模式,SDET表示光纖收發(fā)器的信號(hào)是否被檢測(cè)到,正電平表示的信號(hào)被檢測(cè)到。
如果配置端口0和/或1個(gè)10/100BASE-T模式,SDET沒(méi)有被使用,但不能懸空,因?yàn)檫@些引腳不包含內(nèi)部電阻器,必須連接到VSS或VDD直接通過(guò)一個(gè)4.7K的電阻
P[1:0]_CONFIG:輸入
端口0和1的配置。CONFIG引腳用于設(shè)置端口0和1的默認(rèn)配置,這些引腳連接到其他設(shè)備引腳如下:
VSS =啟用自動(dòng)協(xié)商功能 - 默認(rèn)
P0_LED1=強(qiáng)制10BASE-T半雙工
P0_LED2=強(qiáng)制10BASE-T 全雙工
P1_LED0=強(qiáng)制100BASE-TX半雙工
P1_LED1=強(qiáng)制100BASE-TX全雙工
P1_LED2=強(qiáng)制100BASE-FX半雙工
VDDO=強(qiáng)制100BASE-FX全雙工
端口2,3和4的默認(rèn)配置是自動(dòng)協(xié)商功能。
CONFIG引腳復(fù)位后配置,包含內(nèi)部下拉電阻,使他們可以懸空來(lái)選擇自動(dòng)協(xié)商。
CONFIG_A: 輸入 懸空的話(huà)內(nèi)部上拉電阻設(shè)置為模式3
全局配置引腳:全局配置用于設(shè)置默認(rèn)的LED模式和遠(yuǎn)端故障指示(FEFI)在100BASE-FX模式下,這些引腳連接到其他設(shè)備引腳如下:
VSS= LED模式0,F(xiàn)EFI禁用
P0_LED0= LED模式0,F(xiàn)EFI
P0_LED1= LED模式1,F(xiàn)EFI禁用
P0_LED2= LED模式1,F(xiàn)EFI
P1_LED0= LED模式2,F(xiàn)EFI禁用
P1_LED1= LED模式2,F(xiàn)EFI
P1_LED2= LED模式3,F(xiàn)EFI禁用
VDDO= LED模式3, 默認(rèn)FEFI啟用
CONFIG_A引腳配置復(fù)位后,包含內(nèi)部上拉電阻。
CONFIG_B: 輸入
全局配置B,全局配置引腳用于設(shè)置的默認(rèn)自動(dòng)交叉模式為; VDDO=自動(dòng)交叉,B類(lèi)驅(qū)動(dòng),默認(rèn)啟用能量檢測(cè)
復(fù)位后被配置,內(nèi)部有一個(gè)上拉電阻。
穩(wěn)壓器和參考:
RSETP,RSETN:參考電阻。2kΩ(1%)的電阻器被放置之間的RSETP和RSETN。此電阻器是用來(lái)設(shè)置一個(gè)內(nèi)部偏置基準(zhǔn)電流。
CONTROL_15:
外部1.5V穩(wěn)壓器的電壓控制。這一信號(hào)控制外部PNP晶體管,以產(chǎn)生1.5V電源為的VDD和VDDAL的引腳。 CONTROL_25:
外部的2.5V穩(wěn)壓器的電壓控制。這個(gè)信號(hào)產(chǎn)生2.5V電源為VDDAH引腳控制一個(gè)外部PNP晶體管。
系統(tǒng):
XTAL_IN:輸入 25M晶振
25M或者50M系統(tǒng)參考時(shí)鐘輸入;這個(gè)時(shí)鐘輸入頻率由CLK_SEL選定。
時(shí)鐘源可以來(lái)自晶體的頻率(25 MHz)或振蕩發(fā)生器(25或50 MHz)。這是唯一的需要,因?yàn)樗怯糜谠诮粨Q機(jī)和PHY的時(shí)鐘。
XTAL_OUT:輸出 25M晶振
系統(tǒng)基準(zhǔn)時(shí)鐘輸出。此輸出只能被用來(lái)驅(qū)動(dòng)一個(gè)外部晶體的頻率(25 MHz)。它不能被用于驅(qū)動(dòng)外部邏輯。如果振蕩器連接到XTAL_IN該引腳應(yīng)懸空。
CLK_SEL:輸出 接VSS
時(shí)鐘頻率選擇,該引腳連接到VSS如果XTAL_IN為25 MHz。如果XTAL_IN為50 MHz該引腳連接到VDDO或?qū)⑵鋺铱?。該引腳必須是穩(wěn)定的在復(fù)位之后。
CLK_SEL是通過(guò)一個(gè)內(nèi)部電阻拉高。
RESETn:輸入 復(fù)位低電平有效
硬件復(fù)位。低電平有效。復(fù)位時(shí)配置的88E6060;
當(dāng)RESETN為低時(shí),所有的引腳被配置輸入和這些引腳上的值在RESETN上升沿或一段時(shí)間后的被鎖存。
寄存器訪(fǎng)問(wèn)接口:
MDC:管理數(shù)據(jù)的參考時(shí)鐘為串行管理接口(SMI)。
預(yù)計(jì)不會(huì)是一個(gè)連續(xù)的時(shí)鐘流,支持的最高頻率為8.3兆赫。
SMI是用于訪(fǎng)問(wèn)物理層(PHY)和在交換機(jī)中的寄存器假如串行EEPROM不能訪(fǎng)問(wèn)寄存器。它可以在所有組合中的SW_MODE[1:0]。
MDC是通過(guò)一個(gè)內(nèi)部上拉電阻拉高。
MDIO:輸入;
為SMI管理數(shù)據(jù)輸入/輸出的。
MDIO是用來(lái)傳輸?shù)墓芾頂?shù)據(jù)輸入和輸出與MDC同步;
該引腳需要一個(gè)外部上拉電阻,范圍在4.7kΩ到10kΩ的范圍內(nèi)。
88E6060設(shè)備使用16的32種可能的SMI端口地址。
這個(gè)16使用可以選擇EE_CLK/ADDR4引腳。
MDIO是通過(guò)一個(gè)內(nèi)部上拉電阻拉高。
INTn:開(kāi)漏極輸出;
INTn是一個(gè)低電平有效,漏極開(kāi)路輸出引腳, 表示非屏蔽中斷事件發(fā)生。
當(dāng)這個(gè)信號(hào)是無(wú)效的,需要一個(gè)外部上拉電阻,實(shí)現(xiàn)了邏輯高電平。
串行EEPROM接口:
EE_CS/EE_1K:I/O 口, 串行EEPROM芯片選擇
EE_CS是通過(guò)一個(gè)內(nèi)部上拉電阻拉高。使用一個(gè)4.7kΩ電阻到VSS的配置低
EE_CLK/ADDR4 :I/O, 串行EEPROM時(shí)鐘
EE_CLK是通過(guò)一個(gè)內(nèi)部上拉電阻拉高。使用一個(gè)4.7kΩ電阻到VSS的配置低。
EE_DIN/HD_FLOW_DIS:通常是輸入,
EE_DIN是一個(gè)多功能引腳,在硬件復(fù)位時(shí)用于配置88E6060。當(dāng)芯片復(fù)位時(shí)引腳狀態(tài)被確定,芯片復(fù)位時(shí)EE_DIN成為輸入和配置禁用半雙工的流量控制,它的值被鎖存于復(fù)位的上升沿;
低=使能所有半雙工端口的流量控制
高=禁止所有半雙工端口的流量控制
EE_DIN是通過(guò)一個(gè)內(nèi)部電阻拉高。使用一個(gè)4.7kΩ電阻到VSS的配置低。
HD_FLOW_DIS用于選擇全雙工端口的流量控制
EE_DOUT:輸入
串行EEPROM數(shù)據(jù)從EEPROM器件。
EE_DOUT是串行EEPROM的數(shù)據(jù),參考EE_CLK用于接收EEPROM的配置數(shù)據(jù)從外部串行EEPROM(如果有的話(huà))。
EE_DOUT是通過(guò)一個(gè)內(nèi)部電阻拉高
端口5使能:
ENABLE_MII5:輸入;
使能端口5MII模式,高電平時(shí)使能,低電平禁止,內(nèi)部上拉電阻拉高;
端口5在MII模式工作:
P5_INCLK:通用I/O口:工作在MAC模式
輸入時(shí)鐘,這個(gè)時(shí)鐘是參考P5_INDV和P5_IND[3:0],P5_INCLK的方向與頻率在復(fù)位結(jié)束后由P5_MODE[3:0]確定; 如果該端口PHY模式,P5_INCLK輸出。在100BASE-X模式下的時(shí)鐘頻率為25 MHz, 如果該端口是在10BASE-T模式和50MHz RMII模式時(shí)鐘頻率2.5 MHz。
如果該端口的MAC模式,P5_INCLK是一個(gè)輸入。在這種模式下的時(shí)鐘頻率可以在任何地方從0Hz到25 MHz的,盡管它應(yīng)該是為25 MHz100BASE-X模式下和2.5 MHz的10BASE-T模式。
P5_INCLK是在復(fù)位期間三態(tài),它有一個(gè)內(nèi)部電阻拉高。
P5_IND[3:0] 輸入;
輸入數(shù)據(jù)。P5_IND[3:0]接收的數(shù)據(jù)半字節(jié)被發(fā)送到交換機(jī)用來(lái)選擇100BASE-X和10BASE-T模式;
P5_IND[3:0]是同步的P5_INCLK。
這些引腳的輸入來(lái)自于端口的模式(即模式PHY或MAC模式)。
P5_IND0 SNI模式被選擇時(shí)使用。
P5_IND[1:0] RMII模式被選擇時(shí)使用。
P5_IND[3:0]內(nèi)部上拉電阻高通過(guò)。
P5_INDV:輸入
輸入數(shù)據(jù)有效。
當(dāng)P5_INDV被置為高電平,數(shù)據(jù)P5_IND[3:0]到交換機(jī)接受。P5_INDV必須是同步P5_INCLK SNI和MII模式,它必須是同步到P5_OUTCLK或P5_INCLK在RMII模式。
P5_INDV通過(guò)內(nèi)部拉低電阻。
P5_OUTCLK:通用I/O
輸入時(shí)鐘,這個(gè)時(shí)鐘是參考P5_OUTDV和P5_IOUTD[3:0],P5_OUTCLK的方向與頻率在復(fù)位結(jié)束后由P5_MODE[3:0]確定;
如果該端口PHY模式,P5_OUTCLK輸出。在100BASE-X模式下的時(shí)鐘頻率為25 MHz,如果該端口是在10BASE-T模式和50MHz RMII模式時(shí)鐘頻率2.5 MHz。
如果該端口的MAC模式,P5_OUTCLK是一個(gè)輸入。在這種模式下的時(shí)鐘頻率可以在任何地方從0Hz到25 MHz的,盡管它應(yīng)該是為25 MHz100BASE-X模式下和2.5 MHz的10BASE-T模式。
P5_OUTCLK是在復(fù)位期間三態(tài),它有一個(gè)內(nèi)部電阻拉高。
P5_OUTD[3:0]/P5_MODE[3:0]: 通常是輸出,僅僅在復(fù)位的時(shí)候是輸入;
輸出數(shù)據(jù)。和交換機(jī)傳輸?shù)臄?shù)據(jù);
P5_OUTD[3:0]引腳同步到P5_OUT_CLK。
這些引腳是輸出端口的模式(即PHY或MAC模式)。
只有P5_OUTD0包含有意義的數(shù)據(jù)在SNI模式
P5_OUTD[1:0]選擇RMII模式1時(shí)。
在復(fù)位時(shí),引腳的值被鎖定來(lái)確定工作模式,內(nèi)部電阻拉高;
P5_OUTDV:輸出
輸出數(shù)據(jù)有效。
當(dāng)P5_OUTDV被置為高電平,數(shù)據(jù)P5OUTD[3:0]到交換機(jī)接受。
P5_OUTDV必須是同步P5_INCLK 在MII模式,在RMII模式下應(yīng)該同步與P5_INCLK或P5_OUTCLK在;
P5_INDV在復(fù)位時(shí)是三態(tài)模式,通過(guò)內(nèi)部拉高電阻。
P5_CRS:通用I/O
載波偵聽(tīng)。復(fù)位后,如果此端口PHY模式選擇,P5_CRS的成為輸出。
它仍然是輸入,如果MAC模式選擇。
P5_CRS將置1(或預(yù)期置1)當(dāng)接收數(shù)據(jù)路徑的非空閑。
在半雙工模式的傳輸過(guò)程中P5_CRS也被置1(或預(yù)計(jì)置1)。
P5_CRS是異步到P5_OUTCLK和P5_INCLK的。
P5_CRS是在復(fù)位期間三態(tài),它在內(nèi)部被拉低,因此該引腳果不使用可以懸空
P5_COL:通用I/O
碰撞。復(fù)位后,P5_COL的PHY 模式變?yōu)檩敵觯绻贛AC模式選擇選擇此端口。它仍然是輸入;
在PHY模式,P5_COL的置1當(dāng)發(fā)送和接收路徑是在兩個(gè)半和全雙工模式下非空閑; 在半雙工的MAC模式下,P5_COL的將置1非空閑時(shí)發(fā)送和接收路徑。
全雙工MAC模式下,P5_COL被忽略。
P5_COL是異步與P5_OUTCLK和P5_INCLK的。
P5_COL是在復(fù)位期間三態(tài),它是內(nèi)部拉低。
端口4使能:輸入;
DISABLE_MII4:
禁用端口4,高電平時(shí)使能PHY禁止MII,低電平時(shí)禁止PHY使能MII;
內(nèi)部上拉電阻
交換機(jī)配置端口:
SW_MODE[1:0] 輸出;
開(kāi)關(guān)模式。這些引腳用來(lái)復(fù)位后配置88E6060。切換模式引腳的工作方式如下:
0 0 CPU連接模式,端口來(lái)已禁用
0 1 保留
1 0 單機(jī)模式 - 忽略EEPROM
1 1 EEPROM連接的模式2
EEPROM的連接模式(SW_MODE[1:0] =[1,1])可以使用一個(gè)CPU。但在所有的獨(dú)立模式中,INTn腳發(fā)出低電平有效在EEPROM初始化內(nèi)部寄存器完成后,(即停止命令已被執(zhí)行);
SW_MODE[1:0]的上升沿不鎖存的復(fù)位和正確的設(shè)備操作必須保持靜態(tài)。他們是通過(guò)內(nèi)部上拉電阻拉高。
FD_FLOW_DIS 輸入
全雙工流量控制禁用。
高=禁用所有全雙工端口的流量控制
低=啟用IEEE802.3x暫停的流量控制在所有支持全雙工端口
FD_FLOW_DIS到所有端口的PHY寄存器復(fù)位的上升沿被鎖存。它是通過(guò)一個(gè)電阻拉高。
EE_DIN/ HD_FLOW_DIS多功能引腳選擇半雙工端口的流量控制
端口狀態(tài)燈:
P[4:0]_LED2 輸出
每個(gè)端口并聯(lián)LED的輸出,低電平有效LED引腳直接驅(qū)動(dòng)的LED在并聯(lián)LED模式。它 可以被配置為顯示多個(gè)選項(xiàng)。
P [4:0]_LED2低電平有效無(wú)論RESETN是否置1。
P[4:0]_LED1 輸出
每個(gè)端口并聯(lián)LED的輸出,低電平有效LED引腳直接驅(qū)動(dòng)的LED在并聯(lián)LED模式。它 可以被配置為顯示多個(gè)選項(xiàng)。
P [4:0]_LED1低電平有效無(wú)論RESETN是否置1。
P[4:0]_LED0 輸出
每個(gè)端口并聯(lián)LED的輸出,低電平有效LED引腳直接驅(qū)動(dòng)的LED在并聯(lián)LED模式。它 可以被配置為顯示多個(gè)選項(xiàng)。
P [4:0]_LED0低電平有效無(wú)論RESETN是否置1。
LEDSER:
LEDSER輸出串行狀態(tài)位被移入移位寄存器,可以通過(guò)LED顯示。LEDSER是的同步輸出LEDCLK。
LEDENA:
LEDENA置1不管LEDSER被存儲(chǔ)到移位寄存是否具有有效的狀態(tài);LEDENA同步于LEDCLK;
LEDCLK:
LEDCLK是LED的串行信號(hào)的參考時(shí)鐘。
評(píng)論
查看更多