2013-10-23 18:16:252633 AD9361是面向3G和4G基站應(yīng)用的高性能高集成度的射頻(RF)捷變收發(fā)器(Agile Transceiver),集成了12位ADC和DAC,支持TDD和FDD.該器件的可編程性和寬帶能力使其成為
2014-04-25 10:43:315644 魔鏡魔鏡,AD9371和AD9361嗎,誰(shuí)更牛?
2017-09-27 09:52:2236549 在窄帶應(yīng)用中,零中頻軟件無(wú)線電芯片已經(jīng)非常流行,其代表是ADI公司的AD9361。
2023-05-26 10:17:411643 AD9361和AD9371系列均使用零中頻(亦稱為zero-IF或ZIF)架構(gòu)實(shí)現(xiàn)極高的集成度并顯著減少系統(tǒng)中頻率相關(guān)組件的數(shù)量。如圖1中的AD9371功能框圖所示,主接收信號(hào)路徑和主發(fā)送信號(hào)路徑使用一個(gè)復(fù)數(shù)混頻器級(jí),在以本振 (LO) 頻率為中心的射頻 (RF) 和以直流為中心的基帶之間進(jìn)行轉(zhuǎn)換。
2019-09-23 08:13:008961 最近調(diào)AD9361芯片,同樣的配置,txpll鎖定了,RXpll鎖定不了,一直查不出原因,有沒有遇見過類似問題的同伴,討論一下
2018-12-11 10:02:42
我在使用AD9361的時(shí)候遇到一個(gè)問題,接收端設(shè)置本振頻率為2.4G,使用信號(hào)源產(chǎn)生2.4005GHz的正弦波信號(hào)輸入給AD9361,輸入信號(hào)功率從0下降到-30dBm的時(shí)候,AD9361采集的數(shù)據(jù)
2019-02-26 12:51:23
AD9361 BIST功能驗(yàn)證相關(guān)事項(xiàng)想請(qǐng)問各位大拿,AD9361 BIST功能驗(yàn)證是用于驗(yàn)證收發(fā)通道的鏈路部分,而數(shù)據(jù)接口部分是不是驗(yàn)證不到?當(dāng)前調(diào)試過程中出現(xiàn)的問題是:配置模式FDD 1R1T
2021-09-14 22:29:00
AD9361采用官網(wǎng)zynq7000 no os版本驅(qū)動(dòng)程序進(jìn)行配置,芯片初始化完成,并且寄存器回讀正確,配置AD9361在FDD模式下工作,ad9361有載頻信號(hào)輸出,但是通過FPGA輸出數(shù)字正弦波信號(hào)至AD9361數(shù)字端,AD9361模擬端沒有任何輸出,只有載頻,請(qǐng)問大神們這是什么原因啊?
2019-01-14 09:10:54
用SPI 配置AD9361,不知道SPI是否寫成功?SPI讀回來全是1,用示波器探頭點(diǎn)著SPI_DO,讀回來就變變成了全0,SPI寫時(shí)序是正確的。上電后,沒有配置之前有哪些方法可以判斷AD9361是正常的?
2019-02-19 14:14:07
應(yīng)該有正常的接收信號(hào)輸出。但是,從fpga抓到的信號(hào)仍為全零。將程序在其他硬件平臺(tái)移植,有ad采集信號(hào)。測(cè)試9361的接收端供電電壓也正常,沒有壓降。結(jié)合考慮,定位9361的芯片部分損壞,ad采集功能失效。問下大家,這是ad9361芯片的問題嗎?
2019-07-31 11:05:16
AD9361芯片我想輸出clock out 但是始終是一個(gè)高電平 哪位大神幫我解決一下
2022-04-11 16:55:49
大家好,我現(xiàn)在調(diào)試AD9361,手寫FPGA程序進(jìn)行配置,使用AD936x Evaluation Software Version 2.1.1產(chǎn)生初始化腳本。 測(cè)試情況如下: 1) 數(shù)字接口驗(yàn)證
2018-08-22 09:19:41
AD9361初始化過程中會(huì)做BB DCOFFSET 、RF DC Offset 的校正,發(fā)現(xiàn)并不能把直流校干凈,不知道該如何完成殘留的直流校正。我做了測(cè)試來看初始化后的DC校正情況:用信號(hào)源發(fā)單音信號(hào)
2018-07-31 12:16:53
您好!最近在用zedboard調(diào)試AD9361,已經(jīng)按照no-os driver知道初始化AD9361; 1.調(diào)試AD9361發(fā)送通道的時(shí)候,沒有在程序里面找到自帶了一個(gè)1M正弦波的信號(hào)?2.如果我
2019-01-11 13:42:04
端口間的時(shí)序關(guān)系,但是該文檔上又有明確說明支持TDD lvds。2:我發(fā)現(xiàn)在TDD lvds模式下,將常數(shù)發(fā)送至P0,P1端口,ad9361工作在Tx狀態(tài)下,RF port輸出載波產(chǎn)生兩種幅度狀態(tài),并且不定期切換,十分疑惑。請(qǐng)專家協(xié)助分析,謝謝。
2018-12-27 09:43:00
、pi/4 DQPSK、 16QAM、64QAM; 2. AD9361在較好的接收強(qiáng)度下(-30dBm上下)接收; 3. FPGA直接實(shí)時(shí)繪制接收的IQ圖,以此來查看(AD9361出來為零中頻復(fù)信號(hào)
2018-08-20 07:43:42
大家好!我在使用AD9361做信號(hào)接收的過程中第一次RF DC OFFSET 校準(zhǔn)可以通過,更改本振后再次進(jìn)行RF DC OFFSET 校準(zhǔn),校準(zhǔn)一直通不過!求助!
2018-10-16 08:34:26
AD9361在1R1T傳輸時(shí),當(dāng)RX_FRAME和TX_FRAME信號(hào)為高電平時(shí)(即電平模式),AD9361數(shù)據(jù)收發(fā)并口傳輸時(shí)序圖? 數(shù)據(jù)手冊(cè)中并口的timming使用的是pulse mode,電平模式的timing沒有看到,我從哪里可以找到相應(yīng)的時(shí)序圖。 謝謝!
2018-12-19 09:25:01
ad9361無(wú)發(fā)射信號(hào)求助,硬件平臺(tái)為ettus公司的軟件無(wú)線電開發(fā)板USRP B210,配置軟件是通過調(diào)用ADI官網(wǎng)提供的配置function來實(shí)現(xiàn)。1、ad9361工作于FDD模式,數(shù)據(jù)端口為
2019-01-08 13:57:12
TX1通道接到頻譜儀上沒有任何的信號(hào)輸出 AD9361我配置的是單通道、LVDS輸出,DATA_CLK,F(xiàn)B_CLK也都有輸出,數(shù)字接口部分我參照AD9361的IP核編寫的TX_FRAME時(shí)序
2018-09-25 14:19:38
,ad9361配置為lvds全雙工模式,fdd模式。請(qǐng)問該查看哪些寄存器? 軟件配置完芯片后我就將芯片的ensm置于fdd(發(fā)射)狀態(tài),應(yīng)該這樣做 么?
2019-02-26 10:32:58
我配置完AD9361后,只用來發(fā)送數(shù)據(jù)。在半雙工 TDD SDR模式下10M采樣率發(fā)送QPSK,16QAM,64QAM,256QAM的數(shù)據(jù),連接到頻譜儀上,通過VSA 89600看星座圖,能看出大致
2018-12-19 09:30:21
的選項(xiàng)。 我們必須添加定制電源、RF前端、功率檢測(cè)、PLL等,但關(guān)鍵是,如果我們可以訪問發(fā)射和接收兩個(gè)數(shù)據(jù)流的I端和Q端,那么AD9361會(huì)處理需求中最困難的部分。 是否有選項(xiàng)可以復(fù)用芯片的I端和Q
2019-03-05 14:25:52
在ad9361的demo軟件配置里面設(shè)置adc_clk dac_clk必須是相等或者2倍的關(guān)系,請(qǐng)問可以設(shè)置成其他倍數(shù)關(guān)系么?我看到datasheet里面描述應(yīng)該可以任意分頻,難道必須遵守這個(gè)原則
2018-08-20 07:25:59
AD9361設(shè)置的Rx RF PLL有頻偏,比如設(shè)置中心頻率是5770MHz,測(cè)出來的中心頻率是對(duì)的,但是設(shè)置中心頻率為5771MHz,測(cè)出來的中心頻率為5741MHz
2019-07-31 18:03:02
目前正在調(diào)試AD9361,然后發(fā)現(xiàn)在用3f4進(jìn)入測(cè)試模式的時(shí)候有波形顯示,然后關(guān)閉3f4,輸出和輸入都無(wú)波形。并且在下載程序后一瞬間可以看到示波器有正弦出現(xiàn)。然后我用的是12\'fhhh配置的單音信號(hào)
2023-12-06 06:38:42
用FPGA控制AD9361,采樣頻率設(shè)為30Mhz,但采樣時(shí)鐘在FPGA中是60MHz,產(chǎn)生信號(hào)頻率諧波大,是啥原因
2019-07-31 19:21:15
說到SDR應(yīng)用,你想到的是什么?是ADI的AD9361嗎? AD9361被稱為SDR應(yīng)用的革命性解決方案,自發(fā)布以來就受到廣泛的關(guān)注。作為中文技術(shù)論壇上被網(wǎng)友提及最多的產(chǎn)品,你們可曾提出這樣一個(gè)
2018-08-23 14:58:57
各位大佬好,我最近在調(diào)試ad9361,試了一下輸出一個(gè)480k的頻率,載波頻率是2250.5M,上變頻后頻率應(yīng)該是2250.5M+-480k,但是在頻譜儀上看到他的載波頻率還是很高,按照
2023-11-01 14:29:46
AD9361BBCZ寬帶收發(fā)器產(chǎn)品介紹產(chǎn)品名稱:寬帶收發(fā)器產(chǎn)品型號(hào):AD9361BBCZ AD9361BBCZ特征集成12位DAC和ADC的RF 2 × 2收發(fā)器TX頻段:47 MHz至6.0 GHzRX頻段:70 MHz至6.0 GHz支持TDD和FDD操作可調(diào)諧通道帶寬:
2019-07-26 09:05:51
;
3.通過SDR配置RX_clk=40MHz,工作帶寬為20MHz;
4。enable、txnrx、resetb均置為“1”;
測(cè)試結(jié)果如下:
1、rx_clk=40MHz正常,AD9361自測(cè)通過(相應(yīng)
2023-12-07 07:35:03
有沒有大神進(jìn)行FPGA和AD9361的通信配置?,F(xiàn)在我看了AD9361的英文手冊(cè),寄存器手冊(cè)仍在進(jìn)行當(dāng)中。因?yàn)椴皇亲鐾ㄐ诺?,所以比較迷糊,感覺初始化配置如果想自己寫都非常的復(fù)雜。手里有AD9361
2016-08-01 09:31:21
,AD9361非常合適作為無(wú)線電監(jiān)測(cè)的前端設(shè)備,可以監(jiān)測(cè)超寬頻段、不同帶寬的無(wú)線電信號(hào)。 集成12位DAC和ADC的RF 2×2捷變收發(fā)器AD9363AD9363 RF收發(fā)器是針對(duì)各種低功耗無(wú)線應(yīng)用而設(shè)
2018-08-16 00:37:12
的超寬頻率范圍,支持通道帶寬最大可達(dá)56MHz。 AD9361是RadioVerse生態(tài)系統(tǒng)中的第一款寬帶收發(fā)器,結(jié)合了射頻前端和混合信號(hào)基帶部分,還集成了頻率合成器,并給處理器提供可配置的數(shù)字接口
2019-09-17 01:18:57
Wi-Fi和RF捷變收發(fā)器在寬帶無(wú)線應(yīng)用方面的優(yōu)缺點(diǎn)使用FPGA和AD9361/AD9364解決方案實(shí)現(xiàn)高清無(wú)線視頻傳輸?shù)年P(guān)鍵參數(shù)
2021-03-10 07:13:45
傳統(tǒng)的射頻收發(fā)器硬件架構(gòu)由分立的LNA,Mixer,VGA,ADC/DAC,IQ調(diào)制器和射頻頻綜等芯片組成。AD9361是一款面向3G和4G基站應(yīng)用的高性能、高集成度的射頻RF
2018-04-09 19:41:03
目前我使用兩塊AD9361,兩塊AD9361已經(jīng)進(jìn)行了BBPLL同步,采用閉環(huán)采集數(shù)據(jù)。當(dāng)我第一塊AD9361發(fā)送點(diǎn)頻信號(hào)時(shí),第二塊AD9361接收的數(shù)據(jù)PRT長(zhǎng)度與第一塊AD9361發(fā)送的PRT
2018-08-17 06:06:13
生態(tài)系統(tǒng)。AD9361集成式雙通道寬帶收發(fā)器IC AD9361是一款用于SDR架構(gòu)的高性能、高度集成的RF收發(fā)器IC,適合無(wú)線通信基礎(chǔ)設(shè)施、防務(wù)電子系統(tǒng)、RF測(cè)試設(shè)備和儀器,以及通用軟件定義無(wú)線電
2018-10-22 10:29:31
最近自己設(shè)計(jì)了一套低成本的基于AD9361的SDR商用平臺(tái),調(diào)試難度和體積功耗等確實(shí)降低了很多。軟硬件開源,算是為社區(qū)做貢獻(xiàn)吧。詳情如下文。 AD9361作為ADI主打的RFIC,本人已經(jīng)在
2018-12-21 11:37:50
傳輸,如無(wú)人飛行器 (UAV) 應(yīng)用。本文將剖析使用AD9361/AD93642,3集成式收發(fā)器IC實(shí)現(xiàn)寬帶無(wú)線視頻信號(hào)鏈的過程,以及傳輸?shù)臄?shù)據(jù)量、相應(yīng)的RF占用信號(hào)帶寬、傳輸距離和發(fā)射功率。文中還將
2019-07-02 04:20:26
,但在最終電腦板占用空間、重量、功耗和成本方面的代價(jià)非常高?! 「咝阅軉?b class="flag-6" style="color: red">芯片模擬前端解決方案 捷變收發(fā)器是平臺(tái)解決方案產(chǎn)品系列的其中一款產(chǎn)品,該系列包括AD9364 RF收發(fā)器IC. AD9361
2018-11-12 16:01:37
一種基于混合信號(hào)RF IC的寬帶SDR設(shè)計(jì)方案
2021-05-24 06:40:41
我在使用AD9361的時(shí)候遇到一個(gè)問題,接收端設(shè)置本振頻率為2.2G,使用信號(hào)源產(chǎn)生2.201GHz的正弦波信號(hào)輸入給AD9361,輸入信號(hào)功率從0dBm下降到-30dBm的時(shí)候,此時(shí)寄存器中
2018-08-17 07:39:54
您好,我現(xiàn)在在配置AD9361,使用的FPGA是Xilinx VC707,主要是完成LTE信號(hào)的接收。之前沒有相關(guān)配置經(jīng)驗(yàn),麻煩問下配置AD9361是通過什么軟件配置的?在哪里可以下載到?配置的代碼哪里可以找到?或者可以給我提供相關(guān)的配置資料嗎?萬(wàn)分感謝!
2018-09-17 15:26:26
設(shè)計(jì)一個(gè)三通道的信號(hào)源,作為類似噪聲源或簡(jiǎn)單波形信號(hào)源使用,大體思路是用FPGA產(chǎn)生基帶的碼型數(shù)據(jù),然后接入AD9361(AD9364)的數(shù)據(jù)端口(p0/p1),在AD9361(AD9364)內(nèi)部
2018-09-10 10:08:08
AD9361提供了Fast Attack AGC模式,但是用默認(rèn)的參數(shù),無(wú)法在收到一幀信號(hào)后的4us內(nèi)把增益鎖定住。 因?yàn)閃iFi信號(hào)是以幀為單位突發(fā)傳輸?shù)?,因此我需要?b class="flag-6" style="color: red">AD9361接收到WiFi幀
2018-09-03 14:49:01
請(qǐng)問基帶信號(hào)只有1路,送至AD9361的i路,q路寫0,發(fā)現(xiàn)AD9361接收到的IQ兩路信號(hào)有時(shí)變的偏置,不知為何?
2018-08-27 11:24:43
@1>根據(jù)你們ad9361開發(fā)板的參考設(shè)計(jì),我想問這個(gè)開發(fā)板能支持wifi/bt/fm/gps/lte 這些射頻協(xié)議開發(fā)嗎? 即:我們?cè)谠趂pga里做基帶,通過配置ad9361來支持不同的rf信號(hào) 2> 如果要支持上述協(xié)議,還需要添加額外電路嗎?
2018-09-06 11:36:32
我在配置A9361的時(shí)候被難在了AD采樣上面。我按照給的寄存器配置順序配置的AD9361,發(fā)射已經(jīng)OK。接收可以接收到信號(hào),但是接收在沒有信號(hào)的時(shí)候總是有很大的一個(gè)干擾信號(hào)在里面。我的基帶采樣率為
2019-03-01 10:10:19
請(qǐng)問一下,使用AD9361的fastlock模式,怎么判定、測(cè)試信號(hào)穩(wěn)定的時(shí)間?常規(guī)模式下,可以檢測(cè)247[D1]進(jìn)行檢測(cè),但使用fastlock模式,調(diào)用profile實(shí)現(xiàn)調(diào)頻,我檢測(cè)247[D1]始終為1,所以請(qǐng)問在fastlock模式下,我該如何判定信號(hào)已經(jīng)穩(wěn)定?謝謝@
2018-08-22 10:24:42
想用一片AD9361同時(shí)發(fā)射2.4GHz和400M兩路信號(hào),可是發(fā)現(xiàn)兩個(gè)發(fā)射通道共用一個(gè)LO即共用一個(gè)PLL。查看了AD9361RF and BB PLL SynthesizerUser Guide
2018-12-18 09:18:58
你好,我想問一下,AD9361能加到高通的手機(jī)芯片平臺(tái)上工作嗎?即在Android系統(tǒng)下是否能工作,不帶FPGA,讓AD9361和高通的手機(jī)芯片直連。
2018-07-31 08:46:59
ad9361的ensm控制中,芯片設(shè)置為FDD模式。我認(rèn)為只有在ensm狀態(tài)機(jī)置于fdd狀態(tài)時(shí),才能發(fā)射信號(hào),而其他狀態(tài)都沒有載波信號(hào)。但是這樣的我該怎么理解flush狀態(tài)呢,flush的作用
2018-09-18 09:56:54
ad9361 接收rf 傳給BB 的信號(hào)是中頻還是零頻?
2019-02-27 06:17:49
ad9361接收通道將信號(hào)通過正交調(diào)制下變頻變?yōu)镮,Q兩路數(shù)據(jù)。信號(hào)傳播需要時(shí)間,這就造成了在接收端信號(hào)形式中有一個(gè)附加相位問題。就需要本振產(chǎn)生的載波同步。這里我有一個(gè)問題,就是本振產(chǎn)生的載波相位同步問題怎么解決?ad9361可以自動(dòng)實(shí)現(xiàn)載波同步嗎,還是我通過FPGA自己處理,實(shí)現(xiàn)載波同步?
2018-08-22 09:02:46
如何將多片AD9361芯片進(jìn)行相位同步,技術(shù)文檔有說通過sync管腳進(jìn)行MCS同步,但是僅僅只針對(duì)數(shù)據(jù)時(shí)鐘完成同步。個(gè)人理解數(shù)據(jù)相位主要由RF混頻處理以及后續(xù)數(shù)字處理決定,通過sync管教能夠完成
2018-12-25 11:42:25
如果我想驗(yàn)證一下ad9361的電路設(shè)計(jì)和寄存器配置是否合理正確,需要怎樣測(cè)試來驗(yàn)證其性能達(dá)到芯片數(shù)據(jù)手冊(cè)上的指標(biāo)?
2018-10-01 09:15:51
1,AD9361芯片有沒有上電時(shí)序要求,如果有是怎么樣的,哪里可以找到相關(guān)說明?2 ,如何知道AD9361狀態(tài)轉(zhuǎn)換時(shí)間?比如:在TDD模式下,芯片IDLE->RX,RX->TX
2018-10-09 16:06:25
和寬帶功能使其成為各種收發(fā)器應(yīng)用的理想選擇。該器件將RF前端與靈活的混合信號(hào)基帶部分和集成頻率合成器相結(jié)合,通過為處理器或FPGA提供可配置的數(shù)字接口簡(jiǎn)化了設(shè)計(jì)
2019-07-04 14:15:44
器件集RF前端與靈活的混合信號(hào)基帶部分為一體,集成頻率合成器,為處理器提供可配置數(shù)字接口,從而簡(jiǎn)化設(shè)計(jì)導(dǎo)入。AD9361接收器LO工作頻率范圍為70 MHz至6.
2023-11-03 10:37:57
AD9361 Datasheet 射頻芯片中的佼佼者 性能很好
2016-06-06 10:29:290 射頻捷變頻收發(fā)器AD9361發(fā)布以來,引起業(yè)界的持久、廣泛的關(guān)注——一流的性能、高集成度、寬帶工作能力和靈活性,設(shè)計(jì)用于可編程無(wú)線電應(yīng)用、適用于各種調(diào)制方案和網(wǎng)絡(luò)規(guī)格,70 MHz至6 GHz的頻率
2017-02-08 17:47:11539 PicoZed SDR? 開發(fā)套件捆綁了啟動(dòng)軟件定義無(wú)線電 ?(SDR)? 設(shè)計(jì)所需的一切。 ? 該套件包含穩(wěn)健的低功耗小型 ?PicoZed SDR Z7035/AD9361 SOM
2017-02-08 20:37:00487 AD9361是analog devices公司推出的高度集成化的寬帶零中頻收發(fā)調(diào)制解調(diào)芯片,經(jīng)過筆者的實(shí)踐使用發(fā)現(xiàn),用此芯片完全能滿足產(chǎn)品及的開發(fā)設(shè)計(jì),由于內(nèi)置了上下變頻器,和數(shù)字濾波器以及模擬
2017-09-13 14:32:44196 Analog Devices, Inc. (NASDAQ:ADI)新推出的面向軟件定義無(wú)線電(SDR)應(yīng)用的革命性解決方案--AD9361,是一款高性能、高度集成的RF Agile
2017-12-05 17:33:01699 Analog Devices, Inc. (NASDAQ:ADI)新推出的面向軟件定義無(wú)線電(SDR)應(yīng)用的革命性解決方案--AD9361,是一款高性能、高度集成的RF Agile Transceiver?捷變收發(fā)器。
2018-05-07 15:14:005501 AD9361射頻捷變收發(fā)器概述,包括從RF到基帶的RX和TX信號(hào)路徑、自動(dòng)增益控制(AGC)、RF PLL和本振(LO)生成。
AD9361射頻捷變收發(fā)器概述:http
2018-06-05 13:45:008061 了解革命性的AD9361 RF捷變收發(fā)器,一款面向SDR應(yīng)用的完整無(wú)線電設(shè)計(jì)。該收發(fā)器擁有一流的性能,超高的集成度,支持寬帶模式,以及卓越的靈活性,并受到AD-FMCOMMS2-EBZ-FMC板的支持。
2018-06-04 01:47:005629 AD9361是一種高性能、高集成度的射頻(RF)收發(fā)器,用于3G和4G基站應(yīng)用。它的可編程性和寬帶能力使它成為廣泛的收發(fā)器應(yīng)用的理想選擇。該裝置將RF前端與靈活的混合信號(hào)基帶部分和集成頻率合成器
2018-08-14 08:00:0024 電子發(fā)燒友網(wǎng)為你提供ADI(ti)AD9361相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有AD9361的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,AD9361真值表,AD9361管腳等資料,希望可以幫助到廣大的電子工程師們。
2019-02-22 15:33:34
本視頻討論無(wú)線電設(shè)計(jì)的一些挑戰(zhàn),并對(duì)照AD9361,介紹第二代寬帶RF集成收發(fā)器AD9371。
2019-07-30 06:12:002632 發(fā)表評(píng)論來自AD9361 RF????????????。 AD9361 RF??????????????????,????????????????????AD-FMCOMMS2-EBZ-FMC??????????。
2019-07-30 06:02:002589 概要瞭解AD-FMCOMMS2-EBZ-FMC板,一款針對(duì)新型AD9361 RF收發(fā)器的支援生態(tài)系統(tǒng)。該快速原型製作環(huán)境支援多種通訊協(xié)定,可使上市時(shí)間從幾個(gè)月縮減到幾天。
2019-07-29 06:07:002129 AD-FMCOMMS[234]-EBZ卡是一款高速模擬FMC模塊,旨在展示AD9361或AD9364——一款高性能、高度集成的RF捷變收發(fā)器,設(shè)計(jì)用于RF,如3G和4G基站以及SW軟件定義無(wú)線電。
2019-07-29 06:02:005811 商用航空器利用ADS-B發(fā)射機(jī)報(bào)告其信息。 本視頻討論如何利用一個(gè)基于AD9361的接收機(jī)平臺(tái)來捕捉ADS-B信號(hào),然后利用MATLAB和Simulink開發(fā)一個(gè)能夠解碼消息的算法。
2019-07-17 06:19:004014 概要了解AD-FMCOMMS2-EBZ-FMC板,一款面向新型AD9361 RF收發(fā)器的配套生態(tài)系統(tǒng)。該快速原型制作環(huán)境支持多種通信協(xié)議,可使上市時(shí)間從幾個(gè)月縮減到幾天。
2019-07-12 06:14:002764 了解革命性的AD9361 RF捷變收發(fā)器,一款面向SDR應(yīng)用的完整無(wú)線電設(shè)計(jì)。該收發(fā)器擁有一流的性能,超高的集成度,支持寬帶模式,以及卓越的靈活性,并受到AD-FMCOMMS2-EBZ-FMC板的支持。
2019-07-12 06:05:002922 AD9361射頻捷變收發(fā)器概述,包括從RF到基帶的RX和TX信號(hào)路徑、自動(dòng)增益控制(AGC)、RF PLL和本振(LO)生成。
2019-06-28 06:02:003992 AD9361是一款面向3G和4G基站應(yīng)用的高性能、高集成度的射頻(RF)Agile Transceiver?捷變收發(fā)器。該器件的可編程性和寬帶能力使其成為多種收發(fā)器應(yīng)用的理想選擇。該器件集RF前端與靈活的混合信號(hào)基帶部分為一體,集成頻率合成器,為處理器提供可配置數(shù)字接口,從而簡(jiǎn)化設(shè)計(jì)導(dǎo)入。
2019-06-20 06:15:002959 瞭解革命性的AD9361 RF捷變收發(fā)器,一款針對(duì)SDR應(yīng)用的完整無(wú)線電設(shè)計(jì)。該收發(fā)器擁有一流的性能,超高的整合度,支援寬頻模式,以及卓越的彈性,並受到AD-FMCOMMS2-EBZ-FMC板的支援。
2019-06-05 06:14:002485 使其成為多種收發(fā)器應(yīng)用的理想選擇。該器件集RF 前端與靈活的混合信號(hào)基帶部分為一體, 集成頻率合成器,為處理器或FPGA 提供可配置數(shù)字接口,從而簡(jiǎn)化設(shè)計(jì)導(dǎo)入。AD9361 芯片工作頻率范圍為70 MHz 至6GHz,涵蓋大部分特許執(zhí)照和免執(zhí)照頻段,通過對(duì)AD9361 IC 編程
2020-08-12 16:03:2898 Lekha Wireless, Venus LTE L3 relay application; Featuring AD9361
2021-01-30 12:05:171 AD9361芯片工作頻率范圍為70 MHz至6 GHz,涵蓋大部分特許執(zhí)照和免執(zhí)照頻段,通過對(duì)AD9361自身可編程改變采樣速率、數(shù)字濾波器和抽取參數(shù),使該芯片支持的通道帶寬范圍為低于200 kHz到56 MHz。
2021-03-09 11:47:515377 AD9361:RF捷變收發(fā)器
2021-03-19 10:44:3032 應(yīng)用的高性能、高集成度的射頻(RF)Agile Transceiver捷變收發(fā)器。該器件的可編程性和寬帶能力使其成為多種收發(fā)器應(yīng)用的理想選擇。該器件集RF前端與靈活的混合信號(hào)基帶部分為一體,集成頻率合成器
2021-06-07 14:34:435409 本文通過以高速AD9361芯片為例進(jìn)行數(shù)據(jù)接口邏輯代碼的編寫,利用SelectIO IP快速高效完成芯片驅(qū)動(dòng)的生成。
2022-07-01 09:59:154166 ,廣泛適合于SDR(無(wú)線電軟件),移動(dòng)基站,WiFi,無(wú)線局域網(wǎng),專用或通用無(wú)線電設(shè)備等應(yīng)用。設(shè)計(jì)者通過使用FMC177,可以有效簡(jiǎn)單的使用AD9361芯片。
2023-01-29 10:42:58583 AD9361是一款高性能、高度集成的射頻(RF)捷變收發(fā)器?,設(shè)計(jì)用于 3G 和 4G 應(yīng)用。AD9361的可編程性和寬帶能力,特別是其通道帶寬范圍從小于200 kHz到56 MHz,功耗低,使其
2023-02-23 15:16:502070 接下來將介紹AD9361數(shù)據(jù)路徑在低電壓差分信號(hào)(LVDS)模式下運(yùn)行。AD9361數(shù)據(jù)接口使用并行總線(P0和P1)在AD9361和BBP之間傳輸數(shù)據(jù)樣本。
2023-04-25 15:51:253925 AD9361接收機(jī)LO的工作頻率范圍為70 MHz至6.0 GHz,發(fā)射機(jī)LO工作頻率范圍為47 MHz至6.0 GHz范圍,涵蓋大多數(shù)授權(quán)和未授權(quán)頻段。頻道支持小于200 kHz至56 MHz的帶寬。
2023-05-16 14:28:31592 在4G微基站產(chǎn)品開發(fā)中,工程師須選用一SDR收發(fā)機(jī),要求:支持TDD、FDD雙網(wǎng)絡(luò)制式、兼容AD9361,國(guó)產(chǎn)廠牌優(yōu)先。國(guó)芯思辰提到了地芯科技GC0801,在滿足開發(fā)雙網(wǎng)絡(luò)制式需求的同時(shí)可以做到硬件
2022-11-07 10:20:58563 AD9361是一種寬頻帶軟件可定義收發(fā)器芯片,由ADI(Analog Devices Inc.)公司研發(fā),可用于各種射頻(RF)應(yīng)用。它是一種全集成的射頻收發(fā)器,實(shí)現(xiàn)了收發(fā)器功能。在這篇文章中,我們
2023-12-26 15:49:35770 AD9361是一款高性能的射頻前端芯片,廣泛應(yīng)用于無(wú)線通信系統(tǒng)中。其中一個(gè)重要特性是其具有靈活可調(diào)的ADC采樣率。本文將詳細(xì)介紹AD9361的ADC采樣率設(shè)置范圍,包括其相關(guān)特性、設(shè)置方法以及在實(shí)際
2024-01-04 09:37:57904
評(píng)論
查看更多