電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>通信網(wǎng)絡(luò)>網(wǎng)絡(luò)協(xié)議>基于SRIO協(xié)議的板級芯片互聯(lián)技術(shù)

基于SRIO協(xié)議的板級芯片互聯(lián)技術(shù)

12下一頁全文

本文導(dǎo)航

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

请按住滑块,拖动到最右边
了解新功能

查看更多

相關(guān)推薦

FPGA優(yōu)質(zhì)開源模塊-SRIO IP核的使用

本文介紹一個FPGA常用模塊:SRIO(Serial RapidIO)。SRIO協(xié)議是一種高速串行通信協(xié)議,在我參與的項目中主要是用于FPGA和DSP之間的高速通信。有關(guān)SRIO協(xié)議的詳細介紹網(wǎng)上有很多,本文主要簡單介紹一下SRIO IP核的使用和本工程的源代碼結(jié)構(gòu)。
2023-12-12 09:19:08856

204-基于Xilinx Virtex-6 XC6VLX240T 和TI DSP TMS320C6678的信號處理

無線電系統(tǒng),基帶信號處理,無線仿真平臺,高速圖像采集、處理等。支持熱插拔,設(shè)計芯片可以滿足工業(yè)要求。 2、處理技術(shù)指標(biāo)SRIO 4X交換網(wǎng)絡(luò)連接兩片DSP以及兩片Virtex-6 FPGASRIO
2015-05-19 17:34:31

3-基于Xilinx Virtex-6 XC6VSX315T 和TI DSP TMS320C6678的VPX架構(gòu)信號處.-

FPGA之間通過8X GTX以及若干LVDS信號互聯(lián)。    可用于軟件無線電系統(tǒng),基帶信號處理,無線仿真平臺,高速圖像采集、處理等。支持熱插拔,設(shè)計芯片可以滿足工業(yè)要求。 二、處理技術(shù)指標(biāo) SRIO
2014-05-30 11:36:40

6678 SRIO維護的問題

????? ? 6678通過交換芯片CPS1848與FPGA相連通信,現(xiàn)在已經(jīng)實現(xiàn)了1x 2.5G的通信。 ??????? 但是每一次改動DSP程序,重新load之后,必須先重新load交換芯片
2018-06-21 13:16:48

6678 SRIO重新load程序之后和交換芯片端口總有一端出錯

數(shù)據(jù),這個時候觀測交換芯片對應(yīng)的端口的寄存器,發(fā)現(xiàn)端口狀態(tài)出錯,其值為0x84120306。 請問 1.是否可以這么理解,交換芯片和FPGA重新load程序之后,DSP的SRIO仍然處于已初始化的狀態(tài)
2018-06-21 13:50:07

6678 SRIO鏈路信號完整性測試方法

? ? ? ? 我已經(jīng)研究過K1_STK中的SRIO例程,對SRIO的工作方式也很熟悉?,F(xiàn)在將DSP與FPGA通過SRIO 4x進行背板連接,因為FPGA有專門的工具可以通過發(fā)送PRBS
2018-06-21 06:25:29

SRIO-E3-U1

IP CORE SRIO 2.1 ENDPOINT ECP3
2023-03-30 12:02:57

SRIO-E3-UT1

SITE LICENSE SRIO 2.1 ECP3
2023-03-30 12:03:00

SRIO中斷

各位好! ? ? ? ?參考Ti給的例程,發(fā)現(xiàn)SRIO中斷是直接配置寄存器,然后再SRIO_vector.asm文件中完成中斷服務(wù)函數(shù)入口的映射,而主機PC和DSP的交互是通過利用CSL庫函數(shù)來完成中斷配置,我想問一下:兩種中斷配置方式能同時寫在同一個函數(shù)里面嗎? 謝謝!
2018-06-21 08:43:37

SRIO的流控

C6678和C6455使用SRIO通信,1x4p模式,3.125G,其中C6678使用TI的PDK中SRIO LLD 發(fā)現(xiàn)C6455發(fā)送過快時候C6678的接收緩存不夠,觸發(fā)StarvationQ
2018-06-21 09:01:47

srio協(xié)議將數(shù)據(jù)從我的模塊發(fā)送到其他模塊怎么實現(xiàn)?

嗨, 我想通過srio協(xié)議將數(shù)據(jù)從我的模塊(fpga)發(fā)送到其他模塊(tc6678texas處理器)。我想知道是否有任何中斷來啟動轉(zhuǎn)移?感謝致敬M LOKESWARA REDDYBEL
2020-04-30 09:31:47

srio的dio模式怎樣配置

1.我使用的是c6670的例子工程SRIO_LoopbackDioIsrexampleproject,在evm板子上跑了一下,從運行完畢打印出來的log中發(fā)現(xiàn)只有核0執(zhí)行了dio,而核1沒有運行
2018-06-21 14:01:07