本帖最后由 minjienuaa 于 2013-3-29 22:44 編輯
Verilog HDL程序設(shè)計(jì)與實(shí)踐,大家學(xué)習(xí)FPGA的同學(xué)可以下載看看學(xué)習(xí)學(xué)習(xí) 很有作用哦
2013-03-29 22:41:31
Verilog HDL程序設(shè)計(jì)與實(shí)踐(xilinx)!Verilog HDL程序設(shè)計(jì)與實(shí)踐(xilinx)!
2014-11-21 16:15:00
Verilog HDL程序設(shè)計(jì)教程 例子:4位全加器module adder4(cout,sum,ina,inb,cin);output[3:0] sum;output cout
2009-11-25 09:31:48
Verilog HDL應(yīng)用程序設(shè)計(jì)實(shí)例精講v經(jīng)典黑金資料(入門教程+實(shí)例精講+百例設(shè)計(jì))
2019-03-26 14:45:07
本合集資料包括:1.Verilog HDL程序設(shè)計(jì)實(shí)例詳解2.Verilog HDL經(jīng)典教程3.Verilog HDL實(shí)驗(yàn)練習(xí)與語法手冊4.Verilog HDL硬件描述語言
2020-08-21 10:06:20
了解一下Verilog代碼的基本程序框架,這樣可以讓我們先對(duì)Verilog程序設(shè)計(jì)有一個(gè)整體的概念把握,進(jìn)而在后續(xù)的Verilog語法學(xué)習(xí)中做到有的放矢。閱讀本節(jié)時(shí)請著眼于大體,而不要過分去苛求細(xì)節(jié)語法,細(xì)節(jié)的語法介紹將在后續(xù)的小節(jié)中慢慢展開。
2021-07-27 07:51:28
Kinetis E系列上的UART引導(dǎo)加載程序設(shè)計(jì) - 應(yīng)用說明
2022-12-12 06:51:52
嵌入式實(shí)驗(yàn): TINY4412 UART 程序設(shè)計(jì)一、實(shí)驗(yàn)?zāi)康氖煜?b class="flag-6" style="color: red">UART通信相關(guān)的寄存器的功能和設(shè)置方法,設(shè)置引腳復(fù)用,選擇UART接收和發(fā)送對(duì)應(yīng)的引腳用于UART通信,數(shù)據(jù)流格式設(shè)置,設(shè)置
2021-11-09 06:11:09
《Verilog HDL 程序設(shè)計(jì)教程》
2012-08-10 17:53:28
本帖最后由 tutu1583 于 2015-5-2 14:18 編輯
云創(chuàng)工作室的《Verilog HDL程序設(shè)計(jì)與實(shí)踐》電子書求分享
2015-05-01 21:49:24
如何實(shí)現(xiàn)嵌入式里串口(UART)自動(dòng)波特率識(shí)別程序設(shè)計(jì)?
2022-02-08 06:34:56
發(fā)燒友們好,我正在開始學(xué)習(xí)fpga的知識(shí),現(xiàn)在尋求一個(gè)基于verilog的uart程序,要求是初始位一位,終止位一位,數(shù)據(jù)位8位,實(shí)現(xiàn)回環(huán)功能。大家能幫助一下我嗎?
2020-05-10 22:53:19
新手,真心求助,求基于verilog的uart程序
2016-03-01 15:32:01
嵌入式系統(tǒng)的C程序設(shè)計(jì)
2006-04-07 22:42:4386 C++是一種高效應(yīng)用的程序設(shè)計(jì)語言,它即可進(jìn)行過程化程序設(shè)計(jì),也可進(jìn)行面向?qū)ο?b class="flag-6" style="color: red">程序設(shè)計(jì),因而成了編程人員最廣泛使用的工具。學(xué)好C++,很容易觸類旁通其他軟件,C++架起
2006-04-08 00:36:04124 《C/ C++/ Java 程序設(shè)計(jì)經(jīng)典教程》(Deitel 著)
●集作者幾十年程序設(shè)計(jì)經(jīng)驗(yàn)之精華,從軟件工程的原理強(qiáng)調(diào)結(jié)構(gòu)化程序設(shè)計(jì)方法,追求程序的清晰優(yōu)美,注重程序的性能和結(jié)
2006-04-08 02:10:20397 嵌入式系統(tǒng)的C程序設(shè)計(jì)
2007-11-10 08:59:5754
c++程序設(shè)計(jì)語言題解是與Bjarne Stroustrup的《C++程序設(shè)計(jì)語言》一書配套使用的習(xí)題解答,為從《C++程序設(shè)計(jì)
2008-09-05 16:00:48121
本書是與Bjarne Stroustrup的《C++程序設(shè)計(jì)語言》一書配套使用的習(xí)題解答,為從《C++程序設(shè)計(jì)語言》中精選出
2008-09-05 16:21:332 ARM編譯器一般都支持匯編語言的程序設(shè)計(jì)和C/C++語言的程序設(shè)計(jì),以及兩者的混合編程。本章介紹ARM程序設(shè)計(jì)的一些基本概念,如ARM匯編語言的偽指令、匯編語言的語句格式和匯
2008-09-09 14:55:55100 宏匯編語言程序設(shè)計(jì)介紹了IBM PC微型計(jì)算機(jī),基本匯編語言,順序、分支與循環(huán)程序設(shè)計(jì),子程序設(shè)計(jì),數(shù)值運(yùn)算程序設(shè)計(jì),非數(shù)值運(yùn)算程序設(shè)計(jì)等內(nèi)容。自學(xué)與提高的捷徑 高
2008-10-21 18:06:260 C#程序設(shè)計(jì)與案例教程全書共分九章,按C#知識(shí)的系統(tǒng)性,由淺入深安排內(nèi)容,全面介紹了C# 語言基礎(chǔ),面向?qū)ο?b class="flag-6" style="color: red">程序設(shè)計(jì),GUI程序設(shè)計(jì),圖形、圖像與多媒體,數(shù)據(jù)庫程序設(shè)計(jì),
2008-10-22 11:05:23158 java程序設(shè)計(jì)技巧1001例通過1001個(gè)技巧介紹了面向?qū)ο?b class="flag-6" style="color: red">程序設(shè)計(jì)的各個(gè)方面并詳細(xì)分析了Java程序設(shè)計(jì)及應(yīng)用。本書著重介紹2維和3維圖形程序設(shè)計(jì);如何構(gòu)造集文本、圖形、聲音和
2008-12-08 11:28:54169 基于VxWorks的Zinc程序設(shè)計(jì)
2009-03-29 12:31:4822 JAVA程序設(shè)計(jì)之教程
2009-04-10 14:46:060 UART 4 UART參考設(shè)計(jì),Xilinx提供Verilog代碼 uart verilog
THIS DESIGN IS PROVIDED TO YOU "AS IS". XILINX
2009-06-14 08:56:25156 DSP程序設(shè)計(jì):(1)DSP C語言程序設(shè)計(jì)(2)C語言與匯編語言混合編程(3)DSP程序燒寫13.1 DSP C語言程序設(shè)計(jì)DSP支持使用ANCI C進(jìn)行程序設(shè)計(jì),并提供了相應(yīng)的編譯器和C優(yōu)化編
2009-10-27 14:11:3167 arm原理與c程序設(shè)計(jì)-代碼
asp源碼:
2010-02-11 09:42:23188 程序設(shè)計(jì)就是用計(jì)算機(jī)所能接受的語言把解決問題的步驟描述出來,也就是編制計(jì)算機(jī)的程序。AVR單片機(jī)程序設(shè)計(jì)語言有C編譯高級(jí)語言和宏匯編匯編語言。在設(shè)計(jì)應(yīng)用系統(tǒng)時(shí)軟件
2010-07-01 09:58:2831 實(shí) 驗(yàn) 五 軟中斷程序設(shè)計(jì)
一、實(shí)驗(yàn)?zāi)康?nbsp; 通過對(duì)軟中斷程序的編寫和調(diào)試,掌握IBM-PC系列機(jī)的軟中斷程序設(shè)計(jì)方法
2008-09-28 23:26:492555 Matlab使用方法和程序設(shè)計(jì)
實(shí)驗(yàn)一 Matlab使用方法和程序設(shè)計(jì)一、
2008-10-17 00:18:295056
鍵盤應(yīng)用程序設(shè)計(jì)
鍵盤使用的編碼
2009-06-12 23:11:21884 Verilog HDL程序基本結(jié)構(gòu)與程序入門
Verilog HDL程序基本結(jié)構(gòu)
Verilog HDL是一種用于數(shù)字邏輯電路設(shè)計(jì)的語言。用Verilog HDL描述的
2010-02-08 11:43:302185 Name : uart // File Name?? : uart.v// Function??? : Simp
2010-06-05 12:12:036236 I/O口模擬UART演示程序(只經(jīng)過了軟件仿真) HotPower 發(fā)表于2004-7-7 22:59 侃單片機(jī)返回版面舉報(bào)該貼 /*------------------------------------------------ I/O口模擬UART演示程序 -------------------------------
2011-07-02 15:22:2544 《Verilog HDL 程序設(shè)計(jì)教程》對(duì)Verilog HDL程序設(shè)計(jì)作了系統(tǒng)全面的介紹,以可綜合的設(shè)計(jì)為重點(diǎn),同時(shí)對(duì)仿真和模擬也作了深入的闡述?!?b class="flag-6" style="color: red">Verilog HDL 程序設(shè)計(jì)教程》以Verilog-1995標(biāo)準(zhǔn)為基礎(chǔ)
2011-09-22 15:53:360 《ARM體系結(jié)構(gòu)與程序設(shè)計(jì)》是ARM體系結(jié)構(gòu)與程序設(shè)計(jì)的一本實(shí)用指導(dǎo)書籍,通過案例詳細(xì)介紹了ARM體系結(jié)構(gòu)與程序設(shè)計(jì),案例中的程序都取自實(shí)際的項(xiàng)目,且對(duì)程序有詳細(xì)注解。
2011-10-27 16:37:272269 Verilog HDL程序設(shè)計(jì)與實(shí)踐著重介紹了Verilog HDL語言
2015-10-29 14:45:4721 華為內(nèi)部程序設(shè)計(jì)培訓(xùn)。
2015-10-29 14:52:4915 Kinetis E系列上的UART引導(dǎo)加載程序設(shè)計(jì)
2015-11-02 10:56:384 verilog HDL基礎(chǔ)程序135例,適合初學(xué)者。
2015-11-06 09:49:4623 最簡單的c語言程序設(shè)計(jì),提供ppt教程,簡單易懂
2015-12-02 09:37:430 C#程序設(shè)計(jì)與案例教程,楊樹林版,包含源碼案例
2015-12-18 11:11:2930 GPS基本知識(shí)介紹以及應(yīng)用程序設(shè)計(jì)
非常實(shí)用的資料
2015-12-21 15:00:310 C程序設(shè)計(jì)PPT教程
詳細(xì)介紹C程序設(shè)計(jì),有需要的朋友下來看看
2015-12-23 11:01:180 介紹程序設(shè)計(jì)與C語言的相關(guān)基礎(chǔ)知識(shí)的課件
有需要的可以參考下
2015-12-23 14:31:400 verilog語言開發(fā)的串口模塊程序,測試可用。
2015-12-25 10:25:195 【LabVIEW從入門到精通】2.3 LabVIEW程序設(shè)計(jì)步驟
2016-01-08 15:44:170 【LabVIEW從入門到精通】3.3 LabWindowsCVI程序設(shè)計(jì)步驟
2016-01-08 15:50:350 LabVIEW程序設(shè)計(jì)基礎(chǔ),喜歡的朋友可以下載來學(xué)習(xí)。
2016-01-12 15:32:4132 MATLAB程序設(shè)計(jì)教程》電子教案,又需要的下來看看。
2016-01-15 16:03:1610 Proteus程序之AMP應(yīng)用UART0。
2016-01-18 17:43:332 包括:C 語言概述,算法基礎(chǔ),數(shù)據(jù)類型、運(yùn)算符與表達(dá)式,順序
結(jié)構(gòu)程序設(shè)計(jì),選擇結(jié)構(gòu)程序設(shè)計(jì),循環(huán)結(jié)構(gòu)程序設(shè)計(jì),數(shù)組,函數(shù),預(yù)處理命令,指針,結(jié)構(gòu)體與共用
體,位運(yùn)算,文件等。
2016-02-17 15:49:470 模塊化程序設(shè)計(jì)思想,單片機(jī)c語言的模塊化設(shè)計(jì),方便移植,將程序封裝備用。
2016-03-22 15:29:079 全國C語言考試公共基礎(chǔ)知識(shí)點(diǎn)——程序設(shè)計(jì)基礎(chǔ),該資料包含了有關(guān)程序設(shè)計(jì)基礎(chǔ)的全部知識(shí)點(diǎn)。
2016-03-28 15:20:490 c程序設(shè)計(jì)語言,51單片機(jī)。
2016-04-05 15:39:0933 msp430延時(shí)程序設(shè)計(jì)msp430延時(shí)程序設(shè)計(jì)msp430延時(shí)程序設(shè)計(jì)
2016-04-29 14:40:260 Verilog HDL程序設(shè)計(jì)教程-人郵
2016-05-11 11:30:1934 C語言程序設(shè)計(jì)。
2016-05-16 11:05:310 verilogHDL程序設(shè)計(jì)的相關(guān)資料,互相分享
2016-05-16 18:04:3327 Verilog HDL應(yīng)用程序設(shè)計(jì)實(shí)例精講。
2016-05-20 11:16:3590 Verilog HDL應(yīng)用程序設(shè)計(jì)實(shí)例精講
2016-05-20 11:16:35284 基于EP1C3的FPGA程序之seg7_verilog
2016-11-18 16:05:020 C++程序設(shè)計(jì)原理與實(shí)踐
2017-02-28 23:01:560 講述QT4程序設(shè)計(jì)的一本實(shí)例書
2017-02-27 16:43:510 Java并發(fā)程序設(shè)計(jì)教程
2017-03-19 11:23:452 基于SSE的FDTD程序設(shè)計(jì)_李太全
2017-03-17 08:00:001 基于windows的多鼠標(biāo)應(yīng)用程序設(shè)計(jì)_劉沛騫
2017-03-16 08:00:000 使用BASYS2開發(fā)板基于verilog的秒脈沖程序設(shè)計(jì)
2017-05-08 09:43:3923 LabVIEW程序設(shè)計(jì)進(jìn)階
2018-05-02 10:02:4631 本文檔的主要內(nèi)容詳細(xì)介紹的是C程序設(shè)計(jì)的詳細(xì)中文資料免費(fèi)下載內(nèi)容包括了: 程序設(shè)計(jì)和C語言,算法---程序的靈魂,最簡單的C程序設(shè)計(jì),選擇結(jié)構(gòu)程序設(shè)計(jì),循環(huán)結(jié)構(gòu)程序設(shè)計(jì),利用數(shù)組處理批量數(shù)據(jù),用函數(shù)實(shí)現(xiàn)模塊化程序設(shè)計(jì),善于利用指針,用戶自己建立數(shù)據(jù)類型,對(duì)文件的輸入輸出
2018-08-01 08:00:000 面向?qū)ο?b class="flag-6" style="color: red">程序設(shè)計(jì)(簡稱OOP)技術(shù)最近幾年在計(jì)算機(jī)領(lǐng)域得到了迅猛發(fā)展,它是程序設(shè)計(jì)方法的一場革命。與傳統(tǒng)的結(jié)構(gòu)化程序設(shè)計(jì)(面向過程程序設(shè)計(jì))相比,它具有許多優(yōu)點(diǎn),其中最主要的是,面向?qū)ο?b class="flag-6" style="color: red">程序設(shè)計(jì)是按照人類認(rèn)識(shí)世界的方法和思路方式來解決問題。
2018-09-19 14:12:590 本文檔的主要內(nèi)容詳細(xì)介紹的是C語言程序設(shè)計(jì)實(shí)用教程之如何選擇結(jié)構(gòu)程序設(shè)計(jì):1 關(guān)系運(yùn)算符和關(guān)系表達(dá)式 2 邏輯運(yùn)算符邏輯表達(dá)式 3 if語句 4 switch語句 5 程序舉例
2018-10-31 18:04:276 本文檔的主要內(nèi)容詳細(xì)介紹的是簡單的C程序設(shè)計(jì)教程之順序程序設(shè)計(jì)的資料概述。
2018-11-16 16:17:574 本文檔的主要內(nèi)容詳細(xì)介紹的是C語言程序設(shè)計(jì)教程之循環(huán)結(jié)構(gòu)程序設(shè)計(jì)資料概述主要內(nèi)容包括了:1.循環(huán)語句,2.break 和 continue 語句,3.循環(huán)嵌套
2018-12-29 17:17:1216 本文檔的主要內(nèi)容詳細(xì)介紹的是C語言程序設(shè)計(jì)教程之選擇結(jié)構(gòu)程序設(shè)計(jì)的資料說明。
2019-02-21 14:26:004 本文檔詳細(xì)介紹的是C語言程序設(shè)計(jì)教程之順序結(jié)構(gòu)程序設(shè)計(jì)的資料說明主要內(nèi)容包括了:1.C語言的語句類型,2.數(shù)據(jù)輸出,3.數(shù)據(jù)輸入,4.順序結(jié)構(gòu)程序設(shè)計(jì)
2019-02-21 14:26:0612 本文檔的詳細(xì)介紹的是VB程序設(shè)計(jì)電子教程之圖形程序設(shè)計(jì)的詳細(xì)資料說明主要內(nèi)容包括了:1.圖形程序設(shè)計(jì)基礎(chǔ),2.常用畫圖方法,3.動(dòng)畫程序設(shè)計(jì)初步
2019-03-01 11:01:139
(4) Verilog HDL時(shí)序邏輯語句結(jié)構(gòu)
(5)Verilog HDL 程序設(shè)計(jì)中需要注意的問題。
(6)上機(jī)實(shí)踐(Verilog HDL/VHDL)
2019-07-03 17:36:0053 本文檔的主要內(nèi)容詳細(xì)介紹的是上百個(gè)Verilog HDL的程序設(shè)計(jì)實(shí)例代碼合集免費(fèi)下載包括了:4 位全加器,4 位計(jì)數(shù)器,4 位全加器的仿真程序,4 位計(jì)數(shù)器的仿真程序,5.“與-或-非”門電路,6.用case 語句描述的4 選1 數(shù)據(jù)選擇器,7.同步置數(shù)、同步清零的計(jì)數(shù)器等等
2019-08-02 17:11:0369 本文檔的主要內(nèi)容詳細(xì)介紹的是JAVA程序設(shè)計(jì)教程之JSP程序設(shè)計(jì)實(shí)驗(yàn)。
2019-11-05 15:34:136 本文檔的主要內(nèi)容詳細(xì)介紹的是Verilog語言程序設(shè)計(jì)的詳細(xì)資料講解包括了:1.程序結(jié)構(gòu),2.邏輯系統(tǒng)、網(wǎng)格、變量和常量,3.向量和操作符,4.數(shù)組,5.編譯器指令,6.結(jié)構(gòu)形式的設(shè)計(jì)元素
2020-03-16 08:00:001 本文檔的主要內(nèi)容詳細(xì)介紹的是Verilog教程之Verilog HDL程序設(shè)計(jì)語句和描述方式。
2020-12-09 11:24:2346 本書系統(tǒng)地介紹了在 Windows環(huán)境下利用C++ Builder進(jìn)行應(yīng)用程序開發(fā)的方法,主要內(nèi)容包括C++ Builder常用組件的使用、MDI多文檔應(yīng)用程序設(shè)計(jì)、文件操作與文件管理、數(shù)據(jù)庫
2021-03-11 14:30:1926 Linux窗口程序設(shè)計(jì)說明。
2021-03-18 10:10:1512 C#語言程序設(shè)計(jì)實(shí)用教程免費(fèi)下載。
2021-05-24 16:17:1350 通過Verilog在SRAM讀寫程序源代碼
2021-06-29 09:26:157 嵌入式實(shí)驗(yàn): TINY4412 UART 程序設(shè)計(jì)一、實(shí)驗(yàn)?zāi)康氖煜?b class="flag-6" style="color: red">UART通信相關(guān)的寄存器的功能和設(shè)置方法,設(shè)置引腳復(fù)用,選擇UART接收和發(fā)送對(duì)應(yīng)的引腳用于UART通信,數(shù)據(jù)流格式設(shè)置,設(shè)置
2021-11-03 20:06:0113 大家好,我是痞子衡,是正經(jīng)搞技術(shù)的痞子。今天痞子衡給大家分享的是嵌入式里串口(UART)自動(dòng)波特率識(shí)別程序設(shè)計(jì)與實(shí)現(xiàn)?! ”酒?《串口(UART)自動(dòng)波特率識(shí)別程序設(shè)計(jì)與實(shí)現(xiàn)(中斷)》 的續(xù)集
2021-12-05 12:51:1510 C語言程序設(shè)計(jì)第四講結(jié)構(gòu)化程序設(shè)計(jì)之選擇
2021-12-22 10:34:310 本文由兩部分組成:GreenPAK設(shè)計(jì)和安卓應(yīng)用程序設(shè)計(jì)。GreenPAK設(shè)計(jì)基于使用UART接口進(jìn)行通信。選擇UART是因?yàn)榇蠖鄶?shù)藍(lán)牙模塊以及大多數(shù)其他外設(shè)(例如Wi-Fi模塊)都支持它。因此,GreenPAK設(shè)計(jì)可用于多種連接類型。
2021-12-25 17:15:172415 C語言程序設(shè)計(jì).pdf
2021-12-29 17:36:570 在實(shí)際工作中,許多公司對(duì)Verilog程序編寫規(guī)范都有要求。在公司內(nèi)部統(tǒng)一Verilog程序編寫規(guī)范不僅可以增強(qiáng)程序的可讀性、可移植性,而且也有助于邏輯工程師之間交流、溝通,提升邏輯組成員之間的團(tuán)隊(duì)協(xié)作能力。本文就大部分公司常見的Verilog程序編寫規(guī)范作一個(gè)介紹。
2022-09-15 09:35:583414 fpga學(xué)習(xí),verilog學(xué)習(xí),verilog經(jīng)典學(xué)習(xí)代碼
2023-02-13 09:32:1515 C語言程序設(shè)計(jì)(ppt版)
2023-08-07 15:33:5610 Verilog大量例程(簡單入門到提高)
2023-08-16 11:49:310
評(píng)論
查看更多