完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > dff
文章:24個(gè) 瀏覽:3425次 帖子:4個(gè)
讓一顆SRAM型FPGA在太空長(zhǎng)期穩(wěn)定運(yùn)行的難度,就類似練成獨(dú)孤九劍的難度。
2023-08-15 標(biāo)簽:dsp觸發(fā)器SRAM存儲(chǔ)器 4226 0
RTL實(shí)例化的clock gating cell淺見(jiàn)
現(xiàn)在的深亞納米工藝的設(shè)計(jì)中,低功耗已經(jīng)是一個(gè)日漸總要的主題了,尤其是移動(dòng)市場(chǎng)蓬勃發(fā)展起來(lái)之后,功耗的要求越來(lái)越嚴(yán)格,據(jù)傳,在高級(jí)的手機(jī)系統(tǒng)開(kāi)發(fā)的過(guò)程中,...
今天我們要介紹的時(shí)序分析概念是 **AOCV** 。全稱Stage Based Advanced OCV。我們知道,在OCV分析過(guò)程中,我們會(huì)給data...
2023-07-03 標(biāo)簽:片上系統(tǒng)時(shí)序分析OCV 2029 0
所有的單比特信號(hào)跨時(shí)鐘域都可以用敲兩級(jí)DFF的辦法處理嗎?
用敲兩級(jí)DFF的辦法(兩級(jí)DFF同步器)可以實(shí)現(xiàn)單比特信號(hào)跨時(shí)鐘域處理。但你或許會(huì)有疑問(wèn),是所有的單比特信號(hào)跨時(shí)鐘域都可以這么處理嗎?
2023-06-28 標(biāo)簽:信號(hào)處理器同步器CLK 1144 0
低功耗設(shè)計(jì)基礎(chǔ):Clock Gating
大多數(shù)低功耗設(shè)計(jì)手法在嚴(yán)格意義上說(shuō)并不是由后端控制的,Clock Gating也不例外。
教你如何書(shū)寫(xiě)高質(zhì)量的Verilog代碼?
HDL 語(yǔ)言僅是對(duì)已知硬件電路的文本表現(xiàn)形式編寫(xiě)前,對(duì)所需實(shí)現(xiàn)的硬件電路“胸有成竹”
從鎖存器角度看亞穩(wěn)態(tài)發(fā)生的原因及方案簡(jiǎn)單分析
發(fā)生亞穩(wěn)態(tài)的原因是信號(hào)在傳輸?shù)倪^(guò)程中不能滿足觸發(fā)器的建立時(shí)間和保持時(shí)間。
2023-06-20 標(biāo)簽:鎖存器觸發(fā)器FIFO存儲(chǔ) 1382 0
直接在網(wǎng)表中插入RTL來(lái)快速做芯片功能ECO
近幾年,芯片設(shè)計(jì)規(guī)模越來(lái)越大,這使得重跑一次綜合需要長(zhǎng)達(dá)數(shù)小時(shí),甚至幾天時(shí)間。
2023-06-15 標(biāo)簽:芯片設(shè)計(jì)RTLECO 936 0
Physical design是將電路描述(circuit description)轉(zhuǎn)化成物理版圖(physical layout)的過(guò)程。
2023-05-23 標(biāo)簽:RTLSTDASIC技術(shù) 1312 0
對(duì)于DFF,之前理解的,DFF在時(shí)鐘的上升沿進(jìn)行對(duì)D端的數(shù)據(jù)采集,再下一個(gè)時(shí)鐘的上升沿來(lái)臨,Q端輸出D端采集的數(shù)據(jù)。
邏輯等價(jià)性檢查(LEC)基礎(chǔ)知識(shí)介紹
DFF的CK(時(shí)鐘)、D(數(shù)據(jù))、RN(復(fù)位)、SN(置位)就是這個(gè)“邏輯塊”的終點(diǎn),它們的輸入都是一個(gè)組合邏輯。
低功耗設(shè)計(jì)之multi-bit cell技術(shù)簡(jiǎn)介
所謂multi-bit cell,可以理解成把多個(gè)完全相同的cell合并在一個(gè)cell里,如下圖所示,集成2bit的multi-bit cell的clo...
2023-02-12 標(biāo)簽:寄存器晶體管時(shí)鐘樹(shù) 5025 0
寄存器默認(rèn)值,也叫復(fù)位值,是當(dāng)reset或者set有效時(shí)寄存器輸出的值。對(duì)于一個(gè)DFF來(lái)說(shuō),如下圖,當(dāng)reset為0時(shí),Q輸出0;當(dāng)set為0時(shí),Q輸出...
檢查時(shí)序窗口的穩(wěn)定性,包括:setup、hold、setuphold、recovery、removal和recrem。
2022-10-19 標(biāo)簽:寄存器VCS時(shí)鐘信號(hào) 6805 0
寄存器默認(rèn)值,也叫復(fù)位值,是當(dāng)reset或者set有效時(shí)寄存器輸出的值。對(duì)于一個(gè)DFF來(lái)說(shuō),如下圖,當(dāng)reset為0時(shí),Q輸出0;當(dāng)set為0時(shí),Q輸出...
最近在做設(shè)計(jì)的時(shí)候,發(fā)現(xiàn)之前對(duì)DFF的理解有些模糊,直到有次在實(shí)踐中遇到了一些問(wèn)題,含糊其詞的也不能解決問(wèn)題,于是乎就把DFF理解透徹透徹,畢竟這可是時(shí)...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |