資料介紹
CN0294 也可以使用ADF4350小數(shù)N分頻(137 MHz至4400 MHz)和 ADF4360整數(shù)N分頻系列等其它集成VCO的頻率合成器。
與ADCLK948同一系列的其它可用時鐘扇出緩沖器有 ADCLK946(6路LVPECL輸出)、 ADCLK950ADCLK950(10路LVPECL輸
出)及 ADCLK954(12路LVPECL輸出)。 ADF4351是一款寬帶PLL和VCO,由三個獨立的多頻段
VCO組成。每個VCO涵蓋約700 MHz的范圍(VCO頻率之間
有部分重疊)。這樣可提供2.2 GHz至4.4 GHz的基本VCO頻
率范圍。低于2.2 GHz的頻率可使用ADF4351的內(nèi)部分頻器
生成。
要完成時鐘生成,必須使能ADF4351 PLL和VCO,且必須設(shè)
置所需的輸出頻率。ADF4351的輸出頻率通過RFOUT引腳處
的開集輸出端提供,該引腳處需要一個并聯(lián)電感(或電阻)
和一個隔直電容。
ADCLK948是一款SiGe低抖動時鐘扇出緩沖器,非常適合與ADF4351配合使用,因為其最大輸入頻率(4.5 GHz)剛好高
于ADF4351(4.4 GHz)。寬帶均方根加性抖動為75 fs。
為了模擬LVPECL邏輯電平,需要向ADCLK948的CLK輸入
端增加1.65 V的直流共模偏置電平。這可以通過使用電阻偏
置網(wǎng)絡(luò)來實現(xiàn)。缺少直流偏置電路會導(dǎo)致ADCLK948輸出
端的信號完整性降低。 評估本電路時,利用?EVAL-ADF4351EB1Z 板作為時鐘源,
并略作修改。EVAL-ADF4351EB1Z板使用標準ADF4351編
程軟件,該軟件包含在評估板附帶的光盤上。此外還需要
ADCLK948/PCBZ,并且無需修改便可以直接使用。
設(shè)備要求
需要以下設(shè)備:
EVAL-ADF4351EB1Z評估板套件,含編程軟件
ADCLK948PCBZ評估板
3.3 V電源
用于連接3.3 V電源和ADCLK948PCBZ的兩條電纜
兩條長度相等且較短的SMA同軸電纜
高速示波器(2 GHz 帶寬)或等效器件
R&S FSUP26頻譜分析儀或等效器件
裝有Windows? XP、Windows Vista(32位)或Windows 7(32位)的PC
需要使用SMA同軸電纜,以便將EVAL-ADF4351EB1Z的OUTA+ 的 RFOUTA? pins 和EVAL-ADF4351EB1Z A?引腳與ADCLK948PCBZ的CLK0和CLK0 引腳相連。
功能框圖
本實驗中使用ADCLK948PCBZ 和EVAL-ADF4351EB1Z。這些電路板通過一條SMA電纜連接至ADCLK948PCBZ,如圖
1所示。
?
圖2. ADF4351邏輯電平測量配置
?
開始使用
UG-435用戶指南詳細說明了EVAL-ADF4351EB1Z 評估軟件
的安裝和使用。UG-435 還包含電路板設(shè)置說明以及電路板
原理圖、布局和物料清單。電路板上必要的修改是在隔直
電容之后插入100Ω電阻。這些電阻與3.3 V電源相連并接
地。對 RFOUTA+和RFOUTA?引腳都應(yīng)該執(zhí)行此操作,以提供1.65 V的共模電壓(高于所需的最低值1.5 V)。這樣可能就需
要去除這些傳輸線附近的阻焊膜。
UG-068 用戶指南包含關(guān)于ADCLK948/PCBZ評估板操作的類似信息。
邏輯電平測量
本例中,為準確測量高速邏輯電平,將Rohde & Schwarz RTO1024示波器與兩個RT-ZS30有源探頭配合使用。
在PC上安裝ADF435x軟件,具體做法說明如下:
根據(jù)UG-435中的硬件驅(qū)動程序說明將EVAL-ADF4351EB1Z連接至PC。
根據(jù)ADF435x軟件的屏幕截圖(見圖3)對ADF4351 PLL進
行編程。本例中選擇了1 GHz的RF頻率。
用兩條長度相等且較短的SMA電纜將EVALADF4351EB1Z
板的RFOUTA+ 和 RFOUTA?SMA 連接器與
ADCLK948/PCBZ板的CLK0CLK0/CLK0 SMA 連接器相連。
將ADCLK948/PCBZ的差分輸出OUT2/OUT2 與高速示波
器相連。有關(guān)1 GHz輸出的典型波形,請參見圖4。
?
圖3. ADF4351軟件設(shè)置
?
圖4. 1 GHz邏輯信號的ADCLK948示波器輸出,水平軸:200 ps/DIV,垂直軸:200 mV/DIV
?
相位噪聲和抖動測量
重復(fù)“邏輯電平測量”部分的第1至第4步。
將CLK2 未使用的CLK2輸出端與50Ω 負載相連(見圖5)。
通過一條SMA電纜將CLK2輸出端與信號源分析儀相連
(見圖5)。
測量信號的抖動性能。
圖6顯示了ADF4351輸出端的相位噪聲,均方根抖動為
325.7 fs。圖7顯示了ADCLK948輸出端的相位噪聲。均方根
抖動為330.4 fs。
ADCLK948的加性抖動計算如下:√(330.4(sup)2(/sup) ? 325.7(sup)2(sup)) = 55.5 fs rms。ADCLK948數(shù)據(jù)手冊中的額定值
為75 fs rms。
?
圖5. ADF4351相位噪聲和抖動測量設(shè)置
?
圖6. 顯示了325.7 fs rms抖動的ADF4351輸出相位噪聲測量
?
圖7. 顯示了330.4 fs rms抖動的ADCLK948輸出相位噪聲測量
? CN0294 利用低抖動LVPECL扇出緩沖器增加時鐘源的輸出數(shù) CN0294 | circuit note and reference circuit info 利用低抖動LVPECL扇出緩沖器增加時鐘源的輸出數(shù) | Analog Devices 許多系統(tǒng)都要求具有多個低抖動系統(tǒng)時鐘,以便實現(xiàn)混合
信號處理和定時。圖1所示電路將ADF4351集成鎖相環(huán)(PLL)和壓控振蕩器(VCO)與 ADCLK948接口,后者可通過ADF4351的一路差分輸出提供多達八路差分、低電壓正射極耦合邏輯(LVPECL)輸出。
圖1. 連接至ADCLK948扇出緩沖器的ADF4351 PLL(原理示意圖:未顯示所有連接和去耦)
?
現(xiàn)代數(shù)字系統(tǒng)經(jīng)常要求使用許多邏輯電平不同于時鐘源的
高質(zhì)量時鐘。為了確保在不喪失完整性的情況下準確地向
其它電路元件配電,可能需要額外的緩沖。此處介紹 ADF4351集成鎖相環(huán)(PLL)和壓控振蕩器(VCO)與ADCLK948接口,后者可通過的一路差分輸出提供多達八路差分、低電壓正射
極耦合邏輯(LVPECL)輸出。
現(xiàn)代數(shù)字系統(tǒng)經(jīng)常要求使用許多邏輯電平不同于時鐘源的高質(zhì)量時鐘。為了確保在不喪失完整性的情況下準確地向其它電路元件配電,可能需要額外的緩沖。此處介紹ADF4351時鐘源和ADCLK948時鐘扇出緩沖器之間的接口,并且測量結(jié)果表明與時鐘扇出緩沖器相關(guān)的加性抖動為75 fs rms。 cn0294 許多系統(tǒng)都要求具有多個低抖動系統(tǒng)時鐘,以便實現(xiàn)混合
信號處理和定時。圖1所示電路將 ADF4351集成鎖相環(huán)(PLL)和壓控振蕩器(VCO)與adi
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- CDCLVP2102四路LVPECL輸出高性能時鐘緩沖器數(shù)據(jù)表
- CDCLVP2108 16路LVPECL輸出高性能時鐘緩沖器數(shù)據(jù)表
- CDCLVP1204四路LVPECL輸出高性能時鐘緩沖器數(shù)據(jù)表
- CDCLVP2106 12路LVPECL輸出高性能時鐘緩沖器數(shù)據(jù)表
- 16路LVPECL輸出、高性能時鐘緩沖器CDCLVP1216數(shù)據(jù)表
- CDCLVP1102雙路LVPECL輸出高性能時鐘緩沖器數(shù)據(jù)表
- CDCLVC1310 10輸出低抖動低功率時鐘緩沖器數(shù)據(jù)表
- 測量扇出緩沖器中的附加抖動
- LTC6955:超低抖動、7.5 GHz、11輸出扇出緩沖器系列數(shù)據(jù)表
- ADCLK948:兩個可選輸入、8個LVPECL輸出、SiGe時鐘扇出緩沖器數(shù)據(jù)表
- ADCLK954:兩個可選輸入、12個LVPECL輸出、SiGe時鐘扇出緩沖器數(shù)據(jù)表
- ADCLK946:六路LVPECL輸出,SiGe時鐘扇出緩沖器數(shù)據(jù)表
- ADCLK950:兩個可選輸入、10個LVPECL輸出、SiGe時鐘扇出緩沖器數(shù)據(jù)表
- AD9508:1.65 GHz時鐘扇出緩沖器,集成輸出分頻器和延遲調(diào)整
- AD9525: 8路LVPECL輸出低抖動時鐘發(fā)生器
- 封裝寄存器進VO緩沖器的概念及其優(yōu)點簡析 471次閱讀
- MAX13256的緩沖器設(shè)計 951次閱讀
- 核芯互聯(lián)推出符合DB2000QL及PCIe Gen5和Gen 6標準的低抖動時鐘緩沖器CLB2000 1410次閱讀
- 高性能時鐘緩沖器HMC7043介紹 2602次閱讀
- 如何在TDMoP產(chǎn)品上使用抖動緩沖器來補償數(shù)據(jù)包延遲變化 912次閱讀
- buffer緩沖器電路圖與buffer電路示意圖 3.6w次閱讀
- 什么是時鐘緩沖器(Buffer)?時鐘緩沖器(Buffer)參數(shù)解析 2.3w次閱讀
- 基于 PLL 的零延遲緩沖器的系統(tǒng)應(yīng)用 2435次閱讀
- 時鐘信號抖動怎么辦?串行端接、下拉電阻、電阻橋、LVPECL來幫忙 7790次閱讀
- 高性能分立式匹配晶體管緩沖器的設(shè)計 4149次閱讀
- 緩沖器是什么?AD8244緩沖器設(shè)計方案 1.5w次閱讀
- 集成電路中緩沖器的作用 2.4w次閱讀
- 三態(tài)緩沖器介紹_三態(tài)緩沖器邏輯符號 1.4w次閱讀
- 正確理解時鐘器件的抖動性能 1.4w次閱讀
- 高速電流輸出DAC緩沖器 7454次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費下載
- 0.00 MB | 1491次下載 | 免費
- 2單片機典型實例介紹
- 18.19 MB | 95次下載 | 1 積分
- 3S7-200PLC編程實例詳細資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關(guān)電源原理及各功能電路詳解
- 0.38 MB | 11次下載 | 免費
- 6100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 7基于單片機和 SG3525的程控開關(guān)電源設(shè)計
- 0.23 MB | 4次下載 | 免費
- 8基于AT89C2051/4051單片機編程器的實驗
- 0.11 MB | 4次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費
- 4LabView 8.0 專業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費
- 8開關(guān)電源設(shè)計實例指南
- 未知 | 21539次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537793次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191183次下載 | 免費
- 7十天學(xué)會AVR單片機與C語言視頻教程 下載
- 158M | 183277次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138039次下載 | 免費
評論
查看更多