資料介紹
隨著數(shù)據(jù)傳輸速率越來越高,現(xiàn)在計(jì)算機(jī)系統(tǒng)中的數(shù)據(jù)傳輸接口基本上都串行化了,像USB、PCIe、SATA、DP等等外部總線將并行總線擠壓到只剩下內(nèi)存總線這個(gè)最后的堡壘。當(dāng)然,就算是并行傳輸總線最后的倔強(qiáng)DDR也在不斷吸收SERDES上的技術(shù)來提升自己,尤其是均衡器(Equalization,EQ)技術(shù),在DDR5標(biāo)準(zhǔn)中,DRAM將被指定涵蓋DFE(判決反饋均衡)能力。
隨著信號(hào)速率的提高,在系統(tǒng)同步接口方式中,有幾個(gè)因素限制了有效數(shù)據(jù)窗口寬度的繼續(xù)增加。
時(shí)鐘到達(dá)兩個(gè)芯片的傳播延時(shí)不相等(clock skew)
并行數(shù)據(jù)各個(gè)bit 的傳播延時(shí)不相等(data skew)
時(shí)鐘的傳播延時(shí)和數(shù)據(jù)的傳播延時(shí)不一致(skew between data and clock)
要提高接口的傳輸帶寬有兩種方式,一種是提高時(shí)鐘頻率,一種是加大數(shù)據(jù)位寬。那么是不是可以無限制的增加數(shù)據(jù)的位寬呢?這就要牽涉到另外一個(gè)非常重要的問題–同步開關(guān)噪聲(SSN),數(shù)據(jù)位寬的增加,SSN 成為提高傳輸帶寬的主要瓶頸。
由于信道的非理想特性,信號(hào)從Tx通過FR4 PCB板傳輸?shù)絉x,這中間會(huì)有信號(hào)插損、回?fù)p、近/遠(yuǎn)端串?dāng)_,再繼續(xù)提高頻率,信號(hào)會(huì)嚴(yán)重失真,這就需要采用均衡和數(shù)據(jù)時(shí)鐘相位檢測(cè)等技術(shù),這也就是SerDes所采用的技術(shù)。
單端信號(hào)和差分信號(hào)之間的差異
單端信號(hào)即用一根走線來傳輸信號(hào),信號(hào)由相對(duì)于地參考平面(0V GND)的電平來確定邏輯“ L”和邏輯“ H”,例如TTL接口或CMOS接口,是單端信號(hào)。
隨著速率的提高,單端信號(hào)的上升/下級(jí)沿也變得陡峭,因此,輸出開關(guān)噪聲會(huì)導(dǎo)致信號(hào)產(chǎn)生過沖和下沖,并且當(dāng)多位信號(hào)同時(shí)轉(zhuǎn)換時(shí),還要考慮地彈(ground bounce)問題,同時(shí),單端信號(hào)以參考地平面作為信號(hào)回流路徑,這也為Layout帶來了挑戰(zhàn),由傳輸線阻抗不匹配引起的反射效應(yīng)會(huì)變得非常嚴(yán)重。
差分信號(hào)
差分信號(hào)有別于單端信號(hào)一根信號(hào)線傳輸信號(hào)然后參考GND作為高(H)、低(L)邏輯電平的參考并作為鏡像流量路徑的做法,差分傳輸在兩根傳輸線上都傳輸信號(hào),這兩個(gè)信號(hào)的振幅相等,相位相差180度,極性相反,互為耦合。
差分信號(hào)的優(yōu)點(diǎn)
差分信號(hào)的第一個(gè)好處是,因?yàn)槟阍诳刂啤富鶞?zhǔn)」電壓,所以能夠很容易地識(shí)別小信號(hào)。在一個(gè)參考地做「0 V」基準(zhǔn)的單端信號(hào)傳輸系統(tǒng)里,測(cè)量信號(hào)的精確值依賴系統(tǒng)內(nèi)「0 V」的一致性。信號(hào)源和信號(hào)接收器距離越遠(yuǎn),他們局部地的電壓值之間有差異的可能性就越大。從差分信號(hào)恢復(fù)的信號(hào)值在很大程度上與「地」的精確值無關(guān),而在某一范圍內(nèi)便可。
差分信號(hào)的第二個(gè)主要好處是,它對(duì)外部電磁干擾(EMI)是高度免疫的。一個(gè)干擾源幾乎相同程度地影響差分信號(hào)對(duì)的每一端。既然電壓差異決定信號(hào)值,這樣將忽視在兩個(gè)導(dǎo)體上出現(xiàn)的任何同樣干擾。除了對(duì)干擾不大靈敏外,差分信號(hào)比單端信號(hào)生成的EMI還要少。
差分信號(hào)提供的第三個(gè)好處是,在一個(gè)單電源系統(tǒng),能夠從容精確地處理「雙極信號(hào)」。為了處理單端,單電源系統(tǒng)的雙極信號(hào),我們必須在地和電源干線之間某任意電壓處(通常是中點(diǎn))建立一個(gè)虛地。用高于虛地的電壓來表示正極信號(hào),低于虛地的電壓來表示負(fù)極信號(hào)。接下來,必須把虛地正確地分布到整個(gè)系統(tǒng)里。而對(duì)于差分信號(hào),不需要這樣一個(gè)虛地,這就使我們處理和傳播雙極信號(hào)有一個(gè)高真度,而無須依賴虛地的穩(wěn)定性。
隨著集成電路的發(fā)展和對(duì)更高數(shù)據(jù)速率的要求,低壓供電成為急需。降低供電電壓不僅減少了高密度集成電路的功率消耗,而且減少了芯片內(nèi)部的散熱,有助于提高集成度。減少供電電壓和邏輯電壓擺幅的一個(gè)極好例子是低壓差分信號(hào)(Low Voltage Differential Signaling LVDS)。
低電壓差分信號(hào)(LVDS)是一種高速點(diǎn)到點(diǎn)應(yīng)用通信標(biāo)準(zhǔn)。多點(diǎn)LVDS (M-LVDS)則是一種面向多點(diǎn)應(yīng)用的類似標(biāo)準(zhǔn)。LVDS和M-LVDS均使用差分信號(hào),通過這種雙線式通信方法,接收器將根據(jù)兩個(gè)互補(bǔ)電信號(hào)之間的電壓差檢測(cè)數(shù)據(jù)。這樣能夠極大地改善噪聲抗擾度,并將噪聲輻射降至最低。
LVDS是一種用于替代發(fā)射極耦合邏輯(ECL)或正發(fā)射極耦合邏輯(PECL)的低功 耗邏輯 。LVDS的主要標(biāo)準(zhǔn)是TIA/EIA-644。有時(shí)也會(huì)對(duì)LVDS使用另一種標(biāo)準(zhǔn),即IEEE 1596.3—SCI(可擴(kuò)展一致性接口)。LVDS廣泛用于高速背板、電纜和板到板數(shù)據(jù)傳輸與時(shí)鐘分配,以及單個(gè)PCB內(nèi)的通信鏈路。
LVDS的優(yōu)勢(shì)包括
通信速度高達(dá)1 Gbps或以上
電磁輻射更低
抗擾度更高
低功耗工作
共模范圍允許高達(dá)±1的接地失調(diào)差額
M-LVDS
面向多點(diǎn)低電壓差分信號(hào)(M-LVDS)的標(biāo)準(zhǔn)TIA/EIA-899將LVDS延伸到用于解決多點(diǎn)應(yīng)用中的問題。相對(duì)于TIA/EIA-485 (RS-485)或控制器局域網(wǎng)(CAN),M-LVDS能夠以更低的功耗實(shí)現(xiàn)更高速度的通信鏈路。
M-LVDS相對(duì)于LVDS的額外特性包括
驅(qū)動(dòng)器輸出強(qiáng)度更高
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 編碼器差分信號(hào)轉(zhuǎn)脈沖信號(hào)隔離變送器(脈沖信號(hào)轉(zhuǎn)換器)
- DIN33系列編碼器差分信號(hào)轉(zhuǎn)脈沖信號(hào)變送器
- 差分信號(hào)的優(yōu)缺點(diǎn)及布線要求 0次下載
- 差分信號(hào)變送器模塊規(guī)格書 0次下載
- 如何辨析單端信號(hào)和差分信號(hào)?
- 差分信號(hào)又稱差模信號(hào),你真的懂嗎?
- 設(shè)計(jì)解決方案2-LTC2400的簡單差分前端簡單軌到軌電路將差分信號(hào)轉(zhuǎn)換為單端信號(hào),并在分辨率比精度更重要的單或雙電源上運(yùn)行
- 差分信號(hào)的優(yōu)缺點(diǎn)及布線要求
- 差分信號(hào)的原理及其在PCB設(shè)計(jì)的處理方法
- 有關(guān)差分信號(hào)及差分放大電路的基礎(chǔ)知識(shí)
- 單端信號(hào)和差分信號(hào)的介紹和優(yōu)缺點(diǎn)比較詳細(xì)中文資料概述 2次下載
- 差分信號(hào)線的定義和優(yōu)點(diǎn) 0次下載
- 差分信號(hào)的介紹及差分線在PCB設(shè)計(jì)中的應(yīng)用
- 基于FPGA的差分信號(hào)阻抗匹配
- 基于低電壓差分信號(hào)(LVDS)的高速信號(hào)傳輸
- 差分信號(hào)0和1是什么?差分信號(hào)怎么區(qū)分正負(fù)? 8425次閱讀
- 單端信號(hào)與差分信號(hào)的區(qū)別 826次閱讀
- 差分信號(hào)是什么?差分信號(hào)的工作原理和優(yōu)點(diǎn) 2283次閱讀
- 如何辨析單端信號(hào)和差分信號(hào) 1520次閱讀
- 差分信號(hào)與單端信號(hào)的基本區(qū)別 1.2w次閱讀
- 差分信號(hào)的抗擾以及EMI特性 射頻差分信號(hào)是否需要地平面 3593次閱讀
- 如何辨析單端信號(hào)與差分信號(hào) 2875次閱讀
- 單端信號(hào)和差分信號(hào)的對(duì)比 1.1w次閱讀
- 淺談差分處理和信號(hào)分析 1967次閱讀
- 差分信號(hào)和普通的單端信號(hào)走線相比有什么優(yōu)勢(shì) 5211次閱讀
- 一文讀懂差分信號(hào) 9664次閱讀
- 差分信號(hào)全面詳解! 3.4w次閱讀
- 單端怎么轉(zhuǎn)差分信號(hào)_單端轉(zhuǎn)差分信號(hào)電路詳解 7.3w次閱讀
- 單端、差分信號(hào)有何不同_單端信號(hào)和差分信號(hào)區(qū)別 5.8w次閱讀
- 基于差分信號(hào)的PCB布線優(yōu)點(diǎn)和策略簡析 991次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費(fèi)下載
- 0.00 MB | 1490次下載 | 免費(fèi)
- 2單片機(jī)典型實(shí)例介紹
- 18.19 MB | 92次下載 | 1 積分
- 3S7-200PLC編程實(shí)例詳細(xì)資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識(shí)別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關(guān)電源原理及各功能電路詳解
- 0.38 MB | 10次下載 | 免費(fèi)
- 6基于AT89C2051/4051單片機(jī)編程器的實(shí)驗(yàn)
- 0.11 MB | 4次下載 | 免費(fèi)
- 7藍(lán)牙設(shè)備在嵌入式領(lǐng)域的廣泛應(yīng)用
- 0.63 MB | 3次下載 | 免費(fèi)
- 89天練會(huì)電子電路識(shí)圖
- 5.91 MB | 3次下載 | 免費(fèi)
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費(fèi)
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費(fèi)
- 4LabView 8.0 專業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費(fèi)
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費(fèi)
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費(fèi)
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費(fèi)
- 8開關(guān)電源設(shè)計(jì)實(shí)例指南
- 未知 | 21539次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費(fèi)
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537791次下載 | 免費(fèi)
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費(fèi)
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 5Altium DXP2002下載入口
- 未知 | 233045次下載 | 免費(fèi)
- 6電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191183次下載 | 免費(fèi)
- 7十天學(xué)會(huì)AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183277次下載 | 免費(fèi)
- 8proe5.0野火版下載(中文版免費(fèi)下載)
- 未知 | 138039次下載 | 免費(fèi)
評(píng)論
查看更多