資料介紹
本Verilog 硬件描述語言參考手冊是根據(jù)IEEE 的標(biāo)準(zhǔn)“Verilog 硬件描述語言參考手冊1364-1995”編寫的。OVI (Open Verilog International) 根據(jù)Cadence 公司推出的Verilog LRM(1.6版)編寫了Verilog 參考手冊1.0和2.0版。OVI又根據(jù)以上這兩個(gè)版本制定了IEEE1364-1995 Verilog標(biāo)準(zhǔn)。在推出Verilog標(biāo)準(zhǔn)前,由于Cadence公司的 Verilog-XL 仿真器廣泛使用,它所提供的Verilog LRM成了事實(shí)上的語言標(biāo)準(zhǔn)。許多第三方廠商的仿真器都努力向這一已成事實(shí)的標(biāo)準(zhǔn)靠攏。
Verilog語言標(biāo)準(zhǔn)化的目的是將現(xiàn)存的通過Verilog-XL仿真器體現(xiàn)的Verilog語言標(biāo)準(zhǔn)化。IEEE的Verilog標(biāo)準(zhǔn)與事實(shí)上的標(biāo)準(zhǔn)有一些區(qū)別。因此,仿真器有可能不完全支持以下的一些功能:
在UDP(用戶自定義原語)和模塊實(shí)例中使用數(shù)組(見Instantiation說明)。
含參數(shù)的宏定義(見‘define)。
‘undef.
IEEE標(biāo)準(zhǔn)不支持用數(shù)字表示的強(qiáng)度值(見編譯預(yù)處理命令)。
有許多Verilog-XL支持的系統(tǒng)任務(wù)、系統(tǒng)函數(shù)和編譯處理命令在IEEE標(biāo)準(zhǔn)中不支持。
若在模塊中其Net或寄存類型變量只有一個(gè)驅(qū)動(dòng),IEEE標(biāo)準(zhǔn)允許在一個(gè)指定塊中, 延遲路徑的最終接點(diǎn)可以是一個(gè)寄存器或Net類型的變量。而在此標(biāo)準(zhǔn)推出之前,對最終接點(diǎn)的類型有著嚴(yán)格得多的要求(見Specify說明)
指定路徑的延遲表達(dá)式最多可以達(dá)到12個(gè)延遲表達(dá)式,表達(dá)式之間需用逗號隔開。而在此標(biāo)準(zhǔn)推出之前,最多只允許六個(gè)表達(dá)式(見Specify說明)。
在Net類型變量的定義中,標(biāo)量保留字scalared與矢量保留字vectored的位置也做了改動(dòng)。原先,保留字位于矢量范圍的前面。在IEEE標(biāo)準(zhǔn)中,它應(yīng)位于Net類型的后面(見Net說明)。
在最小-典型-最大常量表達(dá)式中,對于最小、典型與最大值的相對大小并無限制。而原先最小值必須小于或等于典型值,典型值必須小于或等于最大值。
在IEEE標(biāo)準(zhǔn)中,表示延遲的最小-典型-最大表達(dá)式不必括在括號里。而原先,它必需括在括號里。
- 卡內(nèi)基梅隴大學(xué)Verilog硬件描述語言的學(xué)習(xí)課件免費(fèi)下載 9次下載
- Verilog硬件描述語言的學(xué)習(xí)課件免費(fèi)下載 17次下載
- 基于Verilog硬件描述語言的IEEE標(biāo)準(zhǔn)硬件描述語言資料合集免費(fèi)下載 10次下載
- Verilog硬件描述語言的基礎(chǔ)知識詳細(xì)講解 13次下載
- Verilog HDL硬件描述語言 11次下載
- Verilog硬件描述語言 0次下載
- Verilog HDL硬件描述語言_Verilog語言要素 16次下載
- Verilog HDL硬件描述語言 0次下載
- Verilog硬件描述語言參考手冊 0次下載
- 最新版硬件描述語言Verilog (第四版) 0次下載
- verilog硬件描述語言課程講義 33次下載
- Verilog HDL硬件描述語言【書籍
- SystemVerilog 3.1a語言參考手冊
- VERILOG HDL硬件描述語言 0次下載
- Verilog硬件描述語言描述.
- fpga是用c語言還是verilog 1133次閱讀
- fpga用的是什么編程語言 fpga用什么語言開發(fā) 2747次閱讀
- fpga芯片用什么編程語言 1273次閱讀
- VHDL與Verilog硬件描述語言TestBench的編寫 1447次閱讀
- 二十進(jìn)制編碼器及Verilog HDL描述 Verilog HDL程序的基本結(jié)構(gòu)及特點(diǎn) 2277次閱讀
- Verilog HDL的歷史 FPGA硬件描述語言設(shè)計(jì)流程 1161次閱讀
- 使用Verilog/SystemVerilog硬件描述語言練習(xí)數(shù)字硬件設(shè)計(jì) 1485次閱讀
- 如何在Verilog中創(chuàng)建有限狀態(tài)機(jī) 3284次閱讀
- 常見的Verilog行為級描述語法 1w次閱讀
- vhdl和verilog的區(qū)別_vhdl和verilog哪個(gè)好? 12.3w次閱讀
- verilog語言基本語句_verilog語言詞匯大全 9.4w次閱讀
- Verilog實(shí)現(xiàn)74LS194芯片設(shè)計(jì)程序 6535次閱讀
- verilog語言與c語言的區(qū)別 1.2w次閱讀
- Verilog的語言要素 1881次閱讀
- 寫verilog代碼要有硬件的概念 2841次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費(fèi)下載
- 0.00 MB | 1491次下載 | 免費(fèi)
- 2單片機(jī)典型實(shí)例介紹
- 18.19 MB | 95次下載 | 1 積分
- 3S7-200PLC編程實(shí)例詳細(xì)資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關(guān)電源原理及各功能電路詳解
- 0.38 MB | 11次下載 | 免費(fèi)
- 6100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 7基于單片機(jī)和 SG3525的程控開關(guān)電源設(shè)計(jì)
- 0.23 MB | 4次下載 | 免費(fèi)
- 8基于AT89C2051/4051單片機(jī)編程器的實(shí)驗(yàn)
- 0.11 MB | 4次下載 | 免費(fèi)
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費(fèi)
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費(fèi)
- 4LabView 8.0 專業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費(fèi)
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費(fèi)
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費(fèi)
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費(fèi)
- 8開關(guān)電源設(shè)計(jì)實(shí)例指南
- 未知 | 21539次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費(fèi)
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537793次下載 | 免費(fèi)
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費(fèi)
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費(fèi)
- 6電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191183次下載 | 免費(fèi)
- 7十天學(xué)會(huì)AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183277次下載 | 免費(fèi)
- 8proe5.0野火版下載(中文版免費(fèi)下載)
- 未知 | 138039次下載 | 免費(fèi)
評論
查看更多