資料介紹
特性
- Two Line Receivers and Eight ('109) or Sixteen ('117) Line Drivers Meet or Exceed the Requirements of ANSI EIA/TIA-644 Standard
- Typical Data Signaling Rates to 400 Mbps or Clock Frequencies to 400 MHz
- Outputs Arranged in Pairs From Each Bank
- Enabling Logic Allows Individual Control of Each Driver Output Pair, Plus All Outputs
- Low-Voltage Differential Signaling With Typical Output Voltage of 350 mV and a 100-說明
The SN65LVDS109 and SN65LVDS117 are configured as two identical banks, each bank having one differential line receiver connected to either four ('109) or eight ('117) differential line drivers. The outputs are arranged in pairs having one output from each of the two banks. Individual output enables are provided for each pair of outputs and an additional enable is provided for all outputs.
The line receivers and line drivers implement the electrical characteristics of low-voltage differential signaling (LVDS). LVDS, as specified in EIA/TIA-644, is a data signaling technique that offers low power, low noise emission, high noise immunity, and high switching speeds. (Note: The ultimate rate and distance of data transfer is dependent upon the attenuation characteristics of the media, the noise coupling to the environment, and other system characteristics.
- SN65LVDS179、SN65LVDS180、SN65LVDS050和SN65LVDS051差分線路驅(qū)動(dòng)器和接收器數(shù)據(jù)表
- SN65LVDS109/SN65LVDS117雙4端口和雙8端口LVDS中繼器數(shù)據(jù)表
- 高速差分線路接收器SNx5LVDS32 SN65LVDS3486 SN65LVDS9637數(shù)據(jù)表
- SN65LVDS33.SN65LVDT33.SN65LVDS34.SN65LVDT34高速差分接收器數(shù)據(jù)表
- SN65LVDS100,SN65LVDT100,SN65LV
- SN65LVDS348,SN65LVDT348,SN65LV
- SN55LVDS32,SN65LVDS32,SN65LVDS
- SN55LVDS31,SN65LVDS31,SN65LVDS
- SN65LVDS1050,pdf(High-Speed Di
- SN65LVDS104,SN65LVDS105,pdf(4-
- SN65LVDS1,SN65LVDS2,SN65LVDT2,
- SN65LVDS179-Q1,SN65LVDS180-Q1,
- SN65LVDS179,SN65LVDS180,SN65LV
- SN65LVDS22,SN65LVDM22,pdf(Dual
- SN65LVDS122,SN65LVDT122,pdf(1.
- 電平標(biāo)準(zhǔn)M-LVDS接口學(xué)習(xí)筆記 7193次閱讀
- LVDS信號的信號傳輸 1151次閱讀
- LVDS、接口和時(shí)序講解 8087次閱讀
- FPGA與LVDS信號兼容性分析方法 3111次閱讀
- 基于FPGA的LVDS屏幕接口應(yīng)用 1w次閱讀
- 如何解決FPGA引腳與LVDS信號相連時(shí)兼容性的問題 1.1w次閱讀
- Altera的 LVDS 系統(tǒng)電路板設(shè)計(jì) 3191次閱讀
- 微雪電子SN65VHD230 CAN接口通信模塊簡介 3833次閱讀
- 飛凌嵌入式RGB轉(zhuǎn)LVDS模塊簡介 7446次閱讀
- 天嵌科技LVDS轉(zhuǎn)接板-TTL-LVDS轉(zhuǎn)接板規(guī)格 3771次閱讀
- 基于電流隔離模塊的LVDS接口電路設(shè)計(jì) 1284次閱讀
- LVDS與其他幾種邏輯電路的接口設(shè)計(jì) 5673次閱讀
- LVDS器件工作原理淺析 1.1w次閱讀
- 德州儀器推出超小型封裝的LVDS串行/解串器 2781次閱讀
- 基于LVDS的超高速ADC數(shù)據(jù)接收設(shè)計(jì) 7056次閱讀
下載排行
本周
- 1匯川變頻器圖紙
- 0.44 MB | 2次下載 | 免費(fèi)
- 2英威騰變頻器圖紙
- 1.10 MB | 1次下載 | 免費(fèi)
- 351單片機(jī)pwm和spwm
- 0.19 MB | 1次下載 | 免費(fèi)
- 4EE-177:SHARC SPI從機(jī)引導(dǎo)
- 43.67KB | 次下載 | 免費(fèi)
- 5AN-1191:使用ADSP-BF527 ADV7182全頻率CMRR測量
- 187.67KB | 次下載 | 免費(fèi)
- 6AN136-非隔離式開關(guān)電源的PCB布局注意事項(xiàng)
- 210.18KB | 次下載 | 免費(fèi)
- 7AN125-將LTM2881用作隔離式5V電源
- 92.52KB | 次下載 | 免費(fèi)
- 8AN8-電池功率調(diào)節(jié)技術(shù)
- 691.35KB | 次下載 | 免費(fèi)
本月
- 1ADI高性能電源管理解決方案
- 2.43 MB | 450次下載 | 免費(fèi)
- 2免費(fèi)開源CC3D飛控資料(電路圖&PCB源文件、BOM、
- 5.67 MB | 137次下載 | 1 積分
- 3基于STM32單片機(jī)智能手環(huán)心率計(jì)步器體溫顯示設(shè)計(jì)
- 0.10 MB | 128次下載 | 免費(fèi)
- 4使用單片機(jī)實(shí)現(xiàn)七人表決器的程序和仿真資料免費(fèi)下載
- 2.96 MB | 44次下載 | 免費(fèi)
- 53314A函數(shù)發(fā)生器維修手冊
- 16.30 MB | 31次下載 | 免費(fèi)
- 6美的電磁爐維修手冊大全
- 1.56 MB | 22次下載 | 5 積分
- 7如何正確測試電源的紋波
- 0.36 MB | 12次下載 | 免費(fèi)
- 8使用TL431設(shè)計(jì)電源
- 0.67 MB | 10次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935119次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
- 1.48MB | 420062次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233088次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191367次下載 | 10 積分
- 5十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183335次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81581次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73810次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65987次下載 | 10 積分
評論
查看更多