電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示
創(chuàng)作
電子發(fā)燒友網(wǎng)>電子資料下載>可編程邏輯>EDA-教程>cadence>OrCAD問(wèn)題集錦

OrCAD問(wèn)題集錦

2009-03-25 | rar | 333 | 次下載 | 免費(fèi)

資料介紹

OrCAD 問(wèn)題集錦
ORCAD 如何吃P-CAD2000 的檔案
詳細(xì)說(shuō)明 請(qǐng)問(wèn)如果要從P-CAD 轉(zhuǎn)到ORCAD 的格式有辦法嗎
在OrCAD 的Import 指令中有PDIF 的規(guī)格您可以由P-CAD 轉(zhuǎn)出PDIF 的格式再由OrCAD 讀入
在P-CAD 中有一些組件是OrCAD 中無(wú)法支持所以在Import PDIF 檔案時(shí)可能會(huì)因?yàn)榻M件無(wú)法支
援而生錯(cuò)誤造成檔案無(wú)法讀入所以在讀取PDIF 檔案時(shí)必須注意組件問(wèn)題如BUS Bus
Entry 與一些IC 組件...等等
---------------------------------------------------------------------
如何在layout plus 設(shè)定零件的高度,另外要如何才能在電路板挖一個(gè)10mm x 5mm 的長(zhǎng)方形的
孔,煩請(qǐng)解答,謝謝
1 您可以選擇Tool 下之Obstacle 的選項(xiàng)執(zhí)行后選擇Place outline 的Type 在其下方即
一個(gè)Height 的選擇項(xiàng)在此輸入您所需要的高度再將之放置在電路圖中即可
2 您可以在組件中擺置一個(gè)由Via 構(gòu)成之長(zhǎng)方形的Pad 再以此零件放置在電路圖中即可
----------------------------------------------------------------------
layout 可否轉(zhuǎn)3D 出圖
詳細(xì)說(shuō)明 我是個(gè)orcad 新手,正在努力學(xué)中,因?yàn)?a target='_blank' class='arckwlink_none'>公司的品須要電路版的3D 出圖所以有此疑問(wèn)
針對(duì)您的問(wèn)題我已做了測(cè)試在我們Layout 中可以輸出IDF 的格式其內(nèi)容可以由Pro/E 讀取
----------------------------------------------------------------------
Orcad 為何沒(méi)有支援Pads PowerPCB 的ASCII file format
詳細(xì)說(shuō)明 Pads PowerPCB 的netlist file format 早期只要使用pads2k 的format 即可,但是后
來(lái)其表頭更改為!PADS-POWERPCB-V3.0-MILS! DESIGN DATABASE ASCII FILE 2.0,變成我們每
一次都必須用人工將*pads2000* 改為!PADS-POWERPCB-V3.0-MILS! DESIGN DATABASE ASCII
FILE 2.0,造成我們layout 人員很不方便,想與你們確認(rèn)是否Orcad 下次改版時(shí),會(huì)加入Pads Po
werPCB 專用的netlist format?
對(duì)于您的問(wèn)題,在原廠的下載區(qū)有符合POWERPCB 的格式,其檔案為Padpwr1.zip 的壓縮檔,其輸
出的Netlist 表頭為!PADS-POWERPCB-V2.0-MILS! DESIGN DATABASE ASCII FILE 1.0,您可以參
考是否有誤
----------------------------------------------------------------------
請(qǐng)問(wèn)如何import verilog file to orcad
由于OrCAD Capture 并沒(méi)有Import Verilog 的格式,所以無(wú)法讀取Verilog 的檔案,必須由Veri
log 輸出OrCAD Capture 可以讀取的格式再由OrCAD Capture 讀取檔案即可
----------------------------------------------------------------------
標(biāo)題 pspice9.0 如何更改組件參數(shù)
詳細(xì)說(shuō)明 pspice9.0 的組件從library 叫出后..
選edit properties 找不到參數(shù)的設(shè)定
例如叫出某個(gè)型號(hào)的FET
想設(shè)定其IS , Cd ,Cs 等等..
請(qǐng)問(wèn)如何找到其參數(shù)與修改?
若因?yàn)樗翘囟ㄐ吞?hào)不能修改
則可以叫出一個(gè)晶體管的model 自設(shè)參數(shù)?
在Orcad 9.0 中,更改一個(gè)晶體管的組件參數(shù)的Step 如下述:
Step1: 在Capture 里,叫出其符號(hào).
Step2: 選欲更改的符號(hào)后, 選在Orcad Capture Windows 里的
Edit/Pspice Model 選項(xiàng).
Step3: Orcad Model Editor Windows 出后,您就可以更改組件參數(shù).
----------------------------------------------------------------------
請(qǐng)問(wèn)orcad 4.的線路圖如何給orcad 7.讀
Capture 如何開(kāi)啟 DOS 版本的 SDT V3 / V4 及 SDT 386+ 之圖檔
詳細(xì)說(shuō)明 OrCAD Capture 如何開(kāi)啟 DOS 版本的 SDT V3 / V4 及 SDT 386+ 之圖檔
下列兩項(xiàng)條件必須具備
你必須有 DOS 版的線路圖檔(*.SCH)以及該圖檔所有使用到的
零件庫(kù)檔案(*.lib)
最好零件庫(kù)文件是單一的專屬零件庫(kù)
(這可以使用DOS 所提供的Libarch.exe 檔對(duì)該圖檔去制作出來(lái))
如果不是單一的零件庫(kù)檔案也是可以的只是較為麻煩
你最好在該部計(jì)算機(jī)安裝有 DOS 版的OrCAD SDT
之程序如果沒(méi)有則您必須進(jìn)行下列的境設(shè)定
境設(shè)定
請(qǐng)?jiān)谀愕?Autoexec.bat 文件內(nèi)加入一行設(shè)定范例如下
----------------------------------------------------------------------
@ECHO OFF
PROMPT $P$G
PATH C:\WINDOWS;C:\WINDOWS\COMMAND;C:\;C:\DOS;C:\ORCADWIN
SET ORCADPROJ=C:\ORCAD 加入此行設(shè)定
SET TEMP=C:\TEMP
LH MOUSE
LH DOSKEY
*****************************************************************
請(qǐng)從原來(lái)裝有OrCAD SDT 程序的計(jì)算機(jī)尋找一個(gè)SDT.CFG 檔
(該檔案一般是放在\ORCAD\TEMPLATES\ 目錄下
如果您找不到此檔案亦可從OrCAD 的網(wǎng)站(www.orcad.com)上去取得
該檔案
然后使用文書(shū)編輯軟件去開(kāi)啟該檔案并將此檔案修改如下
{OrCAD/SDT IV Configuration File }
PDRV = C:\ORCAD\
PSCH =
PLIB = C:\ORCAD\*.LIB 將 LIB 的路徑設(shè)為ORCAD 之目錄
DD = VGA640.DRV
PRD =
PLD =
LIB = 'MYPROJ.LIB 輸入您的零件庫(kù)文件名有幾個(gè)就加入幾行
LIB = DEVICE.LIB
DMF =
DIM =
LMF =
假設(shè)你的圖文件與零件庫(kù)文件名分別為MYPROJ.SCH 與MYPROJ.LIB
則請(qǐng)?jiān)贑 磁盤(pán)建立一個(gè)ORCAD 目錄并且把圖文件MYPROJ.SCH 與零件庫(kù)文件
MYPROJ.LIB 復(fù)制到此目錄下然后也將上述已修改好的SDT.CFG 檔復(fù)
到此目錄下 將 \ORCADWIN\CAPTURE\ 路徑下的 Capture.ini
文件內(nèi)容修改如下范例
************************************************************
Part Selector Configured Libraries]
Number of Configured Libraries=2
Library0=C:\ORCADWIN\CAPTURE\LIBRARY\ANALOG.OLB
Library1=C:\ORCADWIN\CAPTURE\LIBRARY\DEVICE.OLB
************************************************************
************************************************************
[Part Selector Configured Libraries]
Number of Configured Libraries=0
開(kāi)啟進(jìn)行檔案轉(zhuǎn)換
避免程序在轉(zhuǎn)換時(shí)先去抓取原來(lái)Capture 所加入選用之零件庫(kù)
************************************************************
進(jìn)入OrCAD Capture 程序內(nèi)然后在菜單選擇Open - Design
在Open Design 的對(duì)話框內(nèi)切換檔案類型為SDT Schematic
(*.sch) 然后進(jìn)入OrCAD 目錄去開(kāi)啟MYPROJ.SCH 圖檔并將它轉(zhuǎn)存為
DSN 檔(OrCAD Capture 檔案格式)即可
----------------------------------------------------------------------
標(biāo)題 請(qǐng)問(wèn)如何設(shè)計(jì)和建立自己的焊&
詳細(xì)說(shuō)明 在PCB 零件中的焊如何設(shè)計(jì)并建立自己的焊庫(kù).
在PCB 中的焊(Pad)是一?對(duì)象所以不管是單?的Pad 與組件的Pad 皆為同一設(shè)定
您在library 中選擇您要??之Pad 再按下Shift 與T 鍵即會(huì)切換至Pad 的設(shè)定?窗下您再依據(jù)
您所需要的設(shè)?來(lái)作?更即可(組件也是相同做法)
----------------------------------------------------------------------
標(biāo)題 請(qǐng)問(wèn)PSpicead 的問(wèn)題?
詳細(xì)說(shuō)明 我的問(wèn)題為我每次模擬時(shí),PSpicead 中的Display 都為"Fast",
是否可以設(shè)定那里?可以每次模擬,PSpicead 中Display 為"immediate",這樣模擬比較快.....
在PSpiceAD window 中的Display item 里,我們利用Immediate,fast,slow 選項(xiàng)
來(lái)決定更新PSpiceAD window 數(shù)據(jù)的速度(Immediate 最快,fast 居中)
然而就仿真而言,顯示數(shù)據(jù)更新的頻繁,占據(jù)程序更多的時(shí)間,而使仿真速度變
慢.因此,單就模擬時(shí)間而言,我們建議您使用slow 選項(xiàng)若有更進(jìn)一步之問(wèn)題歡迎指教
----------------------------------------------------------------------
標(biāo)題 OrCAD Capture 9.2 有關(guān)Capture Netlist 問(wèn)題
詳細(xì)說(shuō)明 問(wèn)題1 Capture 新版的Netlist to Allegro 功能
有無(wú)更詳細(xì)的說(shuō)明User Guide 寫(xiě)的相簡(jiǎn)陋
問(wèn)題2 某一零件的所有Pin 都接電源就出Error
這并不合理因?yàn)槿?a href='http://wenjunhu.com/v/tag/132/' target='_blank' class='arckwlink_none'>CPU 一般都會(huì)分成ABCD 等部份
而某部份是所有PIN 都是接POWER 和 GND
這種Message 就不合理
問(wèn)題3 由Capture 生Netlist 且選開(kāi)啟進(jìn)入Allegro
這之間處理所花的時(shí)間遠(yuǎn)比之前用Third Party 方式
超過(guò)太多(太慢) 而新版Capture 又無(wú)提供舊方式的
生方式害我只能將舊版的Allegro.dll Copy 到
Capture\netsform 下才能用舊的方式生NetList
為什新版的問(wèn)題那多而且又不Friendly... Why?
----------------------------------------------------------------------
A1:請(qǐng)參考help 之netlist to allegro 其中如 assign properties in Capture for use in
Allegro 即會(huì)說(shuō)明例如何將 VDD,VPP,VSS 綁成VCC 訊號(hào)之PROPERTIES => POWER_GROUP = VDD=V
CC;VPP=VCC;VSS=VCC
A2:請(qǐng)務(wù)必用orcad 9.2.3(allegro 14.2).即可不須同一零件中in name 須不同 orcad 9.
2.2 有此限制
A3:新轉(zhuǎn)法的特性是除了傳遞NETlist 之聯(lián)機(jī)關(guān)系外更能傳遞對(duì)零件或訊號(hào)所定之PROPERTIES
如FIXED,min_line width 等宣告.會(huì)轉(zhuǎn)出三個(gè) .dat
如果只要NETlist 作LAYOUT.如您所做將舊版的Allegro.dll 覆制到Capture\netsform 下用cr
eate NETLIST/OTHER/Allegro 轉(zhuǎn)出單一netlist. Allegro
----------------------------------------------------------------------
OrCAD Capture 9 23 Netlist to Allegro
詳細(xì)說(shuō)明 關(guān)于之前提過(guò)的問(wèn)題同一Part 有相同PinName 會(huì)生Error
如下所示(只是截取部份的錯(cuò)誤訊息有近2 萬(wàn)的Errors)
#7874 Error [ALG0050] Duplicate Pin Name "GND" found on Package VT8235A , U37A:
main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7875 Error [ALG0050] Duplicate Pin Name "GND" found on Package VT8235A , U37A:
main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7876 Error [ALG0050] Duplicate Pin Name "GND" found on Package VT8235A , U37A:
main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7877 Error [ALG0050] Duplicate Pin Name "GND" found on Package VT8235A , U37A:
main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7878 Error [ALG0050] Duplicate Pin Name "GND" found on Package VT8235A , U37A:
main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7879 Error [ALG0050] Duplicate Pin Name "GND" found on Package VT8235A , U37A:
main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7880 Error [ALG0050] Duplicate Pin Name "GND" found on Package VT8235A , U37A:
main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7881 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7882 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7883 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7884 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7885 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7886 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7887 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7888 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7889 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7890 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7891 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
這是用Cadence 14.2 內(nèi)的Capture 轉(zhuǎn)出的
請(qǐng)問(wèn)如何更正這些錯(cuò)誤..... 太多了
而且這種錯(cuò)誤訊息應(yīng)該是可以改成Warnning 而不應(yīng)該是用Error
進(jìn)而造成Create Netlist 的中斷不是很合理
PS: 本人對(duì)于這種Create Netlist 的方式覺(jué)得很不錯(cuò)只是過(guò)程中仍有一些無(wú)法理解的問(wèn)題
....

有Duplicate Pin Name 表示您所建的Orcad Library Part 的Pin Name 一樣
可能要改成不同Pin Name 才可以如加上0,1,2,3...的編號(hào)一般來(lái)說(shuō)Pin name 若不同的話
在建Part 時(shí)就有Warning Message 但是有些使用者就忽略這些Message, 在舊版的Capture 因
為是用Third Party 方式轉(zhuǎn)成Allegro Netlist 然是沒(méi)有問(wèn)題但在新版的Netlist to Al
legto 就會(huì)出Pin Name 重復(fù)的問(wèn)題......
----------------------------------------------------------------------
OrCAD Capture 9 1
標(biāo)題 .DSN 的版本
詳細(xì)說(shuō)明 為何無(wú)法將9.1 的DSN 存為7.2 的DSN.之前都可以(用的是OrCAD Capture CLS9.1)
RE
在使用Capture9.1 的程序再開(kāi)啟電路圖再執(zhí)行"Save as"功能后在存盤(pán)類型中即有7.2
格式的選項(xiàng)您可以選擇7.2 的格式存檔即可
感謝您的指教
----------------------------------------------------------------------
OrCAD Capture 9 02
標(biāo)題 有問(wèn)題~~
詳細(xì)說(shuō)明 layer name 中文說(shuō)明 擴(kuò)展名
Silkscreen Top 頂層文字絹印層 .SST
Silkscreen Bottom 底層文字絹印層 .SSB
Top Layer 頂層零件面走線層 .TOP
Bottom Layer 底層焊錫面走線層 .BOT
Inner Layer 1,etc. 中間銅箔走線層第一層第二層等 .IN1,IN2
Power Layer. 內(nèi)層電源層 .PWR
Ground Layer. 內(nèi)層接地層 .GND
Soldermask Top 頂層防焊層 .SMT
Soldermask Bottom 底層防焊層 .SMB
Solder Paste Top 頂層錫膏印刷鋼板層 .SPT
Solder Paste Bottom 底層錫膏印刷鋼板層 .SPB
Drill Drawing 鉆孔尺寸標(biāo)記層 .DRD
Assembly Top 頂層資料圖 .AST
Assembly Bottom 底層資料圖 .ASB
Global Layer 禁入(置)層
請(qǐng)問(wèn)上述的那些檔案用.max 檔轉(zhuǎn)換的步驟為何??
在ORCAD Layout 中,是否有擴(kuò)展名為 .drd 的檔案
如果有,該如何叫出來(lái)??
謝謝!!
RE
轉(zhuǎn)出GerberFile 步驟如下
1.執(zhí)行Options 下Post Process Settings 功能
2.再按鼠標(biāo)右鍵選擇Run Batch 選項(xiàng)即可
3.與"*.max"同一個(gè)檔案夾中即會(huì)出所有的Gerber 檔案
有擴(kuò)展名為DRD Drill Drawing 鉆孔尺寸標(biāo)記層 .DRD 您轉(zhuǎn)出GerberFiles 即會(huì)有
謝謝您的指教
-------------------------------------------------------------------------------
OrCAD Pspice 9.02
標(biāo)題 請(qǐng)問(wèn)一下layout 輸出擴(kuò)展名
詳細(xì)說(shuō)明 請(qǐng)問(wèn)一下...
零件面,焊錫面,鉆孔檔,成型檔
layout 輸出的擴(kuò)展名各是什??
RE:
您好:
您所需要的數(shù)據(jù)如下:
layer name 中文說(shuō)明 擴(kuò)展名
Silkscreen Top 頂層文字絹印層 .SST
Silkscreen Bottom 底層文字絹印層 .SSB
Top Layer 頂層零件面走線層 .TOP
Bottom Layer 底層焊錫面走線層 .BOT
Inner Layer 1,etc. 中間銅箔走線層第一層第二層等 .IN1,IN2
Power Layer. 內(nèi)層電源層 .PWR
Ground Layer. 內(nèi)層接地層 .GND
Soldermask Top 頂層防焊層 .SMT
Soldermask Bottom 底層防焊層 .SMB
Solder Paste Top 頂層錫膏印刷鋼板層 .SPT
Solder Paste Bottom 底層錫膏印刷鋼板層 .SPB
Drill Drawing 鉆孔尺寸標(biāo)記層 .DRD
Assembly Top 頂層資料圖 .AST
Assembly Bottom 底層資料圖 .ASB
Global Layer 禁入(置)層
-------------------------------------------------------------------------------
OrCAD Capture CIS 9.0
標(biāo)題 為什V:9.0 和V9.1 的Logic IC 操作方式不同
詳細(xì)說(shuō)明 V9.0 的Logic IC 使用復(fù)合包裝零件(U?A,U?B..)在置放于電路圖時(shí)會(huì)自動(dòng)增加Part
numbering(ex:U1A 在置放后,置放下一個(gè)則編號(hào)增為U1B),但V9.1 確增加零件編號(hào)(ex:U1A 置放
后,下一個(gè)編號(hào)增為U2A),請(qǐng)問(wèn)是設(shè)定問(wèn)題還是版本問(wèn)題.如果要V9.1 使用V9.0 的方式可以嗎??
RE:
關(guān)于您的問(wèn)題,在這兩個(gè)版本并無(wú)不同
在復(fù)合式的零件里,做重復(fù)放置的動(dòng)作,
其Part Numbering 都會(huì)自動(dòng)遞增
(EX:U1A U2A......)
因此您所發(fā)的問(wèn)題,應(yīng)該是不會(huì)發(fā)生才是.
如有進(jìn)一步的問(wèn)題,歡迎指教......
-------------------------------------------------------------------------------
DSN 的版本
詳細(xì)說(shuō)明 請(qǐng)問(wèn)如何看的出來(lái)DSN 的版本?!
RE:
您好:
您可以UltraEdit 或一些可能看
檔案ASCII 的文書(shū)編輯軟件,
從ASCII 里就會(huì)有敘述那個(gè)DSN
是那個(gè)版本所建立.
如有進(jìn)一步的問(wèn)題,歡迎指教......
hofc@ms68.hinet.net <hofc@ms68.hinet.net>
-------------------------------------------------------------------------------
OrCAD Capture 9.0
請(qǐng)問(wèn)電路圖是否可以轉(zhuǎn)換成PowerPCB 的檔案(.pcb 檔)
詳細(xì)說(shuō)明 OrCAD Capture CIS 中的電路圖是否可以轉(zhuǎn)換成
PowerPCB 的檔案(.pcb 檔)
RE:
如果您要由OrCAD Capture 的電路轉(zhuǎn)Netlist file 到Power PCB 請(qǐng)?jiān)賵?zhí)行Create Netlist 功
能后選擇Other 選項(xiàng)的Pads2k.dll 再將*.NET 更改為*.ASC 即可由Power PCB 中載入Netlist
至于加載方式請(qǐng)?jiān)儐?wèn)Power PCB 的代理廠商如此才會(huì)得到最正確的做法
-------------------------------------------------------------------------------
OrCAD Capture 9.0
標(biāo)題 繪圖檔可否轉(zhuǎn)為pdf 檔
詳細(xì)說(shuō)明 繪圖檔可否轉(zhuǎn)為pdf 檔,how to do
RE:
您好:
關(guān)于您所提出的問(wèn)題,這是Acrobat Write 才有的功能,
而此功能是要付費(fèi)的.您可以到下面所列的網(wǎng)頁(yè)上,獲得到更詳細(xì)的說(shuō)明:
http://www.adobe.com/products/acrobat/readstep.html
-------------------------------------------------------------------------------
OrCAD Capture CIS 9.0
自建零件修改后如何同步使用于電路圖
詳細(xì)說(shuō)明 建完零件后,用于電路圖上,但如果要修改自建零件,修正完后,電路圖上卻無(wú)法自動(dòng)
更新成零件庫(kù)所修正的零件,請(qǐng)問(wèn)要如何設(shè)定才能同步更新呢????或有其它的方式.
Thanks.
RE:
您好:
關(guān)于您的問(wèn)題,您可以用Update Cache 的動(dòng)作
將電路圖上的零件Update 成跟Library 一樣.
其做法如下:
1.到Project Manager 窗口,并將Design Cache 展開(kāi)
2. 選該組件(會(huì)Highlight 起來(lái))
3.將鼠標(biāo)移到上Mean Bar 找Design ->Update Cache 即可.
-------------------------------------------------------------------------------
OrCAD Layout 9.0
標(biāo)題 Gerber file merge
詳細(xì)說(shuō)明 Sir,
我想將不同的max file 放在同一個(gè) gerber file 上 (2 種不同的pcb 放在同一個(gè) panel, 我
試過(guò)用 merge 這個(gè)命令, 但出來(lái)的結(jié)果是令一塊板所有的pad size 同 drill size 都變了,
我是否做錯(cuò)了??
Thanks !!!
Ming
RE:
一般并版的用途是用在于將相同的PCB 檔案作復(fù)制使用在PCB 已制作完成要輸出Gerber fil
e 前所以您的做法用在這里不太恰
在我們的操作中Pad 的數(shù)據(jù)并沒(méi)有不同所以不知您出的錯(cuò)誤為何
-------------------------------------------------------------------------------
版本 9.0
問(wèn)題類別 OrCAD Layout
標(biāo)題 How to convert format from *.max to *.pcb
詳細(xì)說(shuō)明 Sir,
有沒(méi)有方法可由 *.max file (orcad layout) 轉(zhuǎn)到 pcb file (powerPCB) ?
我試過(guò)由max 轉(zhuǎn) gerber, 再由gerber 轉(zhuǎn)pcb, 但是pcb file 就不可再做更改,這只是表面.
..
謝謝!!!
ming
RE:
您可以在進(jìn)入Layout 后直接使用File 下的Export 指令在此指令中選擇您所要的格式
您可以選擇power PCB 的前一個(gè)版本PADs 的格式再由power PCB 中匯入即可
由于power PCB 不屬于Cadence 的軟件在此無(wú)法為您解答所以在power PCB 中如何匯入與修
改請(qǐng)?jiān)儐?wèn)power PCB 的廠商
感謝您的詢問(wèn)
-------------------------------------------------------------------------------
版本 9.0
問(wèn)題類別 OrCAD Layout
標(biāo)題 請(qǐng)教各位前輩,如何設(shè)定盲孔和埋孔?
詳細(xì)說(shuō)明 請(qǐng)教各位前輩:
盲孔和埋孔要在那個(gè)功能中設(shè)定?請(qǐng)指..
感激不盡.
RE:
您可以進(jìn)入padstacks 中將不需要的層別關(guān)閉(Pad Width 與Pad Height 修改為0)即可
例如:六層版中的埋孔設(shè)定您可以進(jìn)入Padstacks 中針對(duì)所需修改的Pad 關(guān)閉不使用的層
別(如Top,Inner1,Inner4,Bottom)四層資料如此即成為只有Inner2 與Inner3 的埋孔了
同理可以設(shè)定Inner2,Inner3,Inner4,Bottom 關(guān)閉如此即設(shè)定為半埋孔了
感謝您的指教
-------------------------------------------------------------------------------
版本 13.6
問(wèn)題類別 Cadence Allegro Studio
標(biāo)題 為何無(wú)法將NET 檔加載
詳細(xì)說(shuō)明 請(qǐng)問(wèn):
我在allegro 中的File->Import->Logic 輸入NET 檔卻無(wú)法加載
我該使用何種方法加載ORCAD 的檔案做Layout
RE:
請(qǐng)確認(rèn)在Orcad 中是用Create Netlist/others/Allegro 來(lái)生Netlist File
在Allegro 中是用File/import/logic/Third Party 模式來(lái)加載
否則Netlist 只是交待零件外型及聯(lián)機(jī)關(guān)系至Layout tool 中,格式對(duì)了只差兩邊是否對(duì)應(yīng)的
問(wèn)題
請(qǐng)依其錯(cuò)誤訊息與您的支持廠商查核
-------------------------------------------------------------------------------
版本 9.1
問(wèn)題類別 OrCAD Capture
標(biāo)題 請(qǐng)教我如何在pspice9.1 下設(shè)kp 值??
詳細(xì)說(shuō)明 上次我寫(xiě)的不夠清楚~
這次我說(shuō)清楚一我不會(huì)irf150 的kp 值~
題目要我用參數(shù)掃描的方式來(lái)分析nmosIRF150 的模型參數(shù)kp 值分別為20u 40u 60u 時(shí)的
輸入輸出轉(zhuǎn)換電壓圖
可是我在capture 中找不到可以設(shè)kp 值的地方~
請(qǐng)教教我~ 謝謝~
RE:
此Kp 值是在model 里,所以在Capture 中您看不到
如果您想知道kp 在那里,你可以跟著下面的步驟做:
Step 1:在Capture 選該組件(會(huì)有粉紅色的highlight)
Step 2:在令命令列找Edit->PSpice model 就可以看到此個(gè)組件的model.
里頭就有KP 的值(此為原來(lái)的設(shè)定)
至于您要如何做kp 值的設(shè)定及模擬,你可以跟著下面的步驟做:
Step 1:在模擬設(shè)定里選擇DC Sweep 并做好設(shè)定.
Step 2:在同一窗口的左下有Option,請(qǐng)勾選Secondary Sweep,
會(huì)出跟DC Sweep 一像的設(shè)定面
Step 3:在Sweep Variable->Model parameter
Model type ->選擇該零件的格式(Ex:NPN ..etc)
Model name ->電路圖上該零件的編號(hào)(Ex:Q1 ..etc)
Parameter name->設(shè)定該零件的參數(shù)名稱(Ex:Kp ..etc)
Step 4:在Sweep Type ->Value list 設(shè)定成20u 40u 60u 即可.
Step 5:做完模擬后, 選您想看的節(jié),就可看到您要的結(jié)果.
-------------------------------------------------------------------------------
版本 9.0
問(wèn)題類別 OrCAD Pspice
標(biāo)題 請(qǐng)問(wèn)若VPWL 超過(guò)八組參數(shù),該怎設(shè)定
詳細(xì)說(shuō)明 請(qǐng)問(wèn)我如果需要輸入一個(gè)驅(qū)動(dòng)IC 波形,則需要超過(guò)十二個(gè)以上的(T,V)設(shè)定,可是PS
PICE 的VPWL 只提供八組,請(qǐng)問(wèn)該如何使用呢?謝謝
RE:
您好:
您可以使用VPWL_ENH 這個(gè)零件代替
在 "FIRSTS_NPAIR" 做(T,V)的設(shè)定即可
Ex:(1m,1v)(2m,3v)....(T,V)
如果您想要所設(shè)的波形有周期性,請(qǐng)?jiān)?BR>"Repart_value" 設(shè)定成-1 即可.
-------------------------------------------------------------------------------
版本 14.1
問(wèn)題類別 Cadence Allegro Studio
標(biāo)題 power plane 走線, gerber 如何出負(fù)片
詳細(xì)說(shuō)明 PSD14.1 是否允許在定義為負(fù)片層走線? 如何出gerber?
RE:
power plane 走線只要將其層面設(shè)為conduct 成一加般走線層面先走線再鋪銅
鋪上去的銅會(huì)依設(shè)定自動(dòng)避開(kāi)先前所走的線到時(shí)出一張正片即可
若是負(fù)片層要走線則要開(kāi)一層只走內(nèi)層線并將加粗后之效果制作在負(fù)片層上最后出底片
時(shí)要出內(nèi)層負(fù)片(plane)及正片(走線)兩個(gè)erber 再合
要是負(fù)片層走線不多則利用切割作出其效果不用出兩張底片再合
-------------------------------------------------------------------------------
版本 none
問(wèn)題類別 OrCAD Layout
標(biāo)題 Layout 上的問(wèn)題
詳細(xì)說(shuō)明 在單面板上如何做出水滴狀的布線(使用 Dip 零件 )
RE:
在Layout 中并無(wú)直接做出淚滴的功能您可以利用free track 在pad 左右各補(bǔ)一條走線,使
之達(dá)到淚滴的功能
-------------------------------------------------------------------------------
版本 9.2
問(wèn)題類別 OrCAD Capture
標(biāo)題 如何找到組件庫(kù)中沒(méi)有的SPICE MODEL
詳細(xì)說(shuō)明 想要找到MMBV609LT1 這個(gè)組件的SPICE MODEL 請(qǐng)問(wèn)要到哪里找
RE:
關(guān)于您的問(wèn)題,您可透過(guò)下列幾種方式去找尋組件的model.
可從網(wǎng)上去做搜尋(例如WWW.PSpice.Com)或從零件供貨商取得
如果都沒(méi)有的話,最后您也可以用等效電路的方式來(lái)做仿真
-------------------------------------------------------------------------------
版本 orcad releace9
問(wèn)題類別 OrCAD Capture
標(biāo)題 無(wú)法進(jìn)入orcad,救救我吧!
詳細(xì)說(shuō)明 為什我安裝了orcad 9 之后,我進(jìn)入orcad 的任何一個(gè)程序都顯示
[2001]Unable to find a license file .
correct the error and chick "Retry",or
chick"cancel"to about the program.
我隨便按了個(gè)鍵就跳開(kāi)了,我有下載單機(jī)版的安裝步驟但都是亂碼
,所以請(qǐng)指導(dǎo)一下,感激不盡!
RE:
軟件沒(méi)解密找一個(gè)解密程序?qū)⑵浣獾艏纯?BR>-------------------------------------------------------------------------------=
版本 9.2
問(wèn)題類別 OrCAD Capture
標(biāo)題 馬上知道某個(gè)零件 在layout 上外型
詳細(xì)說(shuō)明 在Capture 的Schematic 圖中 如果要知道某個(gè)零件 在layout 上
外型(pack) 我該如何作
RE
在Capture 中并無(wú)觀看Layout footprint 的功能如您要觀看Layout 的外觀只有Capture CIS
的程序才有此功能而其外觀只有OrCAD Laout & Cadence Allegro 兩種Layout 軟件才可觀看
其Layout 外觀圖
-------------------------------------------------------------------------------
版本 micro sim 8.0
問(wèn)題類別 OrCAD Pspice
標(biāo)題 有個(gè)相依電源的問(wèn)題想請(qǐng)教
詳細(xì)說(shuō)明 1.如果有一行pspice 的語(yǔ)法
EF1 SF1 MF1 POLY(2) TF1 0 TF2 0 0.0 -1.707 0.707
( EF1=-1.707VTF1+0.707VTF2)
這是一個(gè)電壓控制電壓源的組件 他有四個(gè)端
我這四個(gè)端要如何去設(shè)定,要如何把他連接起來(lái)
2.如果我想找有關(guān)多條傳輸線耦合,去耦合變成單跟理想傳輸線
的問(wèn)題要找哪些書(shū)??
3.如果我有關(guān)這方面的問(wèn)題,在網(wǎng)上留言不清楚可以到貴公司去請(qǐng)
教你們的工程師
謝謝
RE
1.Pspice 里面的E_poly 組件,僅有一個(gè)變量來(lái)做電壓控制,無(wú)法直接轉(zhuǎn)
成您所描述的格式(兩個(gè)變量來(lái)做電壓控制),因此若要達(dá)到您的需求,
則需要請(qǐng) 您參考相關(guān)的書(shū)籍并建立兩個(gè)變量控制的E_poly 組件.
(您可以到http://www.orcad.com/technical/library/analog/analog.asp 的網(wǎng)站,下載相關(guān)
Pspice 的說(shuō)明電子文件)
2.關(guān)于您說(shuō)的"多條傳輸線耦合,去耦合變成單跟理想傳輸線"的問(wèn)題,看不出是屬于那方面的
問(wèn)題.因此如果可以的話,煩請(qǐng)說(shuō)明一下 您設(shè)計(jì)
電路的方式.至于書(shū)籍方面,很遺憾沒(méi)有很的信息可提供給您.
-------------------------------------------------------------------------------
版本 9.0
問(wèn)題類別 OrCAD Capture
標(biāo)題 如何在G 組件中輸入變量
詳細(xì)說(shuō)明 一般在使用G 組件(電壓控制電流源)時(shí)GAIN 參數(shù)只能輸入常數(shù)但是我在需要
讓G 組件的輸出電流為輸入電壓的倒數(shù)也就是GAIN 參數(shù)需輸入1/Vin 請(qǐng)問(wèn)Capture 是否有提
供此功能謝謝
RE
您可以使用"GVALUE"這個(gè)組件,在EXPR 這個(gè)參數(shù)只要設(shè)定成
"1/(%IN+,%IN-)",就可以達(dá)成您的要求.
-------------------------------------------------------------------------------
版本 9.1
問(wèn)題類別 OrCAD Layout
標(biāo)題 如何將Capture 的檔案轉(zhuǎn)入Layout 的MAX 檔案
詳細(xì)說(shuō)明 如何將Capture 的檔案轉(zhuǎn)入Layout 的MAX 檔案
例如在Capture 的電路圖做好后要用Layout 來(lái)布線
RE
您好:
您必須先在Capture 中設(shè)定Layout 所需的Footprint 您Footprint 輸入完成后即可輸出Net
list File
再直接進(jìn)入Layout 程序中選取File 中的NEW 指令﹔使用DEFAULT.TCH 技術(shù)檔再指定您所輸
出的Netlist file 即可
-------------------------------------------------------------------------------
版本 9.00b
問(wèn)題類別 OrCAD Layout
標(biāo)題 單層板布線
詳細(xì)說(shuō)明 * 使用 layout plus 作單層BOTTOM 布線,TOP 層設(shè)為Jumper Layer
Jumper Attributes 內(nèi) Jumper 1 length=100, Jumper 2 length=200,Jumper 3 length =30
0 后. 用Smartrute autoroute board 自動(dòng)布線完成后發(fā)仍有幾條鼠線 未完成布置.為什
沒(méi)自動(dòng)放置Jumper1 or 2.....??
單層板布線應(yīng)如何設(shè)Jumper?? 謝謝回答!!
RE
您所敘述的Jumper 是Layout 的功能而非Smartroute 的功能所以在Smartroute 中是無(wú)法達(dá)到
您所設(shè)定的功能
您可以在Layout 中執(zhí)行Autoroute 則可以出jumper
-------------------------------------------------------------------------------
版本 9.00b
問(wèn)題類別 OrCAD Layout
標(biāo)題 接地/layer
詳細(xì)說(shuō)明 你好:
* 設(shè)計(jì)腳針式雙面板,壹鋪銅區(qū)欲接地obstacle type-copper area, Net attachment-GND P
OWER, component reference designator-U1(ex.8051), pin name-20.發(fā)U1 與鋪銅區(qū)成一體
.
但autoroute board 完成后卻無(wú)連結(jié)????
* 借library manager 之零件皆有POWER/GND 層(灰色).設(shè)計(jì)腳針式雙面板設(shè)TOP/BOT 設(shè)routin
g 余設(shè)為unused
但在post process 中仍有*.PWR/*.GND 層,是否正確??
* 由*.mnl 轉(zhuǎn)來(lái)圖可否先手工怖線重要線路,其余由smrtroute
autoroute board 來(lái)完成?試好幾次皆無(wú)效!
RE
您可以先執(zhí)行Auto 中Refresh All 的指令此指令可以將所有對(duì)象重新整理如此即可將銅鉑
重新整理
輸出的板層取決于Post process 中是否有此數(shù)據(jù)如您不想輸出*.GND 與*.POWER 兩層請(qǐng)您
將Post process 的*.POWER 與*.GND 刪除則輸出的Gerber 中即不會(huì)輸出此數(shù)據(jù)如您刪除后想
再加入*.POWER 或*.GND 則在Post process 新增回來(lái)即可
可以先在Layout 中繪制重要線路再于smartrote 中選擇options 下之Net properties 將您布
好的走線使用unrote 則在Auto route 后此線段即可保留
-------------------------------------------------------------------------------
版本 9.0
問(wèn)題類別 OrCAD Layout
標(biāo)題 如何將lay 好的線路做成連板
詳細(xì)說(shuō)明 如何將lay 好的線路做成連板
RE
一般制作連板大多是在CAM 的軟件中處理的如您在Layout9.0 中可能無(wú)法達(dá)成連板的動(dòng)作
-------------------------------------------------------------------------------
版本 9.00b
問(wèn)題類別 OrCAD Layout
標(biāo)題 pad & via
詳細(xì)說(shuō)明 你好:
* 如何設(shè)pad 直徑和solder mask expansion 的直徑,就是pad 和防焊漆之間的空隙,要使零件針
腳吃焊錫的地方.在library manager 中找好久指令皆無(wú)法完成!(vias 同樣問(wèn)題!)
* pbc 板的螺絲固定孔如何設(shè)定?如4.5mm 直徑圓周要吃焊錫空隙!
試了很多指令皆不得其門(mén)而入,幫幫忙!
* 在top layer 設(shè)一四方形鋪銅區(qū),如何設(shè)為不噴防焊區(qū).亦是要接地和可焊區(qū)?
* 板層設(shè)雙面板,top/bottom 層為routing 其余皆設(shè)為unused.
用run post processor 轉(zhuǎn)gerber 檔后,為何出*.GND/*.PWR layer? 這是否正常?
以上問(wèn)題是否幫幫忙! Mnay Thanks!
RE
您好:
針對(duì)您的問(wèn)題我一項(xiàng)一項(xiàng)回您
1.您選擇View 下Database spreadsheets 中的Padstacks 功能執(zhí)行后找到相對(duì)應(yīng)的Pad 數(shù)據(jù)
在其中更改各層別中的Width 與Height 即可改變其直徑
2.您可以制作一個(gè)螺絲固定孔的Pad 數(shù)據(jù)將各Route layer 的Width 與Height 數(shù)據(jù)設(shè)定比Drl
dwg 與Drill 層別小即可
3.您在放置銅箔后再?gòu)?fù)制一筆數(shù)據(jù)將其層別設(shè)定為SMT(頂層防焊層)SMB(底層防焊層)即可
將此銅箔區(qū)域上綠漆(不可鍍錫) 反之如無(wú)相同數(shù)據(jù)在SMT 與SMB 如此這個(gè)銅箔區(qū)域即可上錫
4.*.GND 與*.POWER 為層別中之內(nèi)層電源層如您無(wú)此需求則將GND 與POWER 層別設(shè)定為Unused R
outing 即可將GND 與POWER 關(guān)閉如您的設(shè)計(jì)有內(nèi)層電源層則必須開(kāi)啟
-------------------------------------------------------------------------------
版本 9.1
問(wèn)題類別 OrCAD Capture
標(biāo)題 IGBT model 如何Include 至零件中
詳細(xì)說(shuō)明 您好:
使用pspice 來(lái)仿真電路,組件中有IGBT 但是沒(méi)有Model,我至組件供貨商下載pspice 的model,但
是我應(yīng)如何加至library.
另外有些組件無(wú)法加入pspice 的model,出undefine 的Error,在simulation 的時(shí)后,請(qǐng)問(wèn)該如
何解決.
RE
1.下載的這個(gè)model,若要加到Pspice 去做模擬,有三個(gè)步驟: .
(1).建立一個(gè)新的組件(For Pspice).
(2).并在Symbol 的屬性里,加上PSpiceTemplate 的描述格式(For Pspice netlist).
(3).將下載的model 加入到模擬的設(shè)定(For Pspice's model link).
2.這個(gè)訊息表示,您 叫取的組件并不是 For Pspice (因?yàn)闆](méi)有model),純粹只是Symbol 而已
-------------------------------------------------------------------------------
版本 9.0
問(wèn)題類別 OrCAD Capture
標(biāo)題 有個(gè)關(guān)于傳輸線問(wèn)題想問(wèn)大家
詳細(xì)說(shuō)明 我想用組件 T2couple 來(lái)仿真兩根輸線,請(qǐng)問(wèn)T2 couple 跟T2couple X 有什不同,
為什我用T2 couple 來(lái)模擬兩根傳輸線耦合的波型模擬出來(lái)的都是錯(cuò)的,我的L11=L22=341n
H L21=L12=58nH,C11=C22=76.6pF,c21=C12=-14.6pF 電壓是VPWL
傳輸線長(zhǎng)度123m
那參數(shù)設(shè)定值是不是L=341nH Lm=58nH C=76.6pF Cm=-14.6pF LEN=123m
如果我設(shè)的不錯(cuò) 那請(qǐng)問(wèn)我還有哪些地方有可能錯(cuò)ㄋ???
我的VpwL 在spice 語(yǔ)法是 VPWL(0 0 0.5us 0 0.75us 2.4 4us 2.4 4.25us 0)
我在orcad 里設(shè)定的是t1=0 v1=0 t2=0.5u v2=0 t3=0.75u v3=2.4 t4=4u v4=2.4 t5=4.25u
v5=0)
請(qǐng)問(wèn)我有哪些地方設(shè)錯(cuò)嗎
RE
關(guān)于您的問(wèn)題,分兩部份來(lái)說(shuō)明:
1.編輯新的TitleBlock -> 開(kāi)啟Capsym.olb 并開(kāi)啟TitleBlock 的library,即可
編輯里頭的TitleBlock(PS:請(qǐng)另存新的檔名).
2.開(kāi)啟一張電路圖,在Menu Bar 的Option ->Design Template ->TitleBlock
可做Orgnization Name,Document Number,Revision 等的設(shè)定.
(ps:里頭的Symbol -->
Library Name:若存在Capsym.olb,此路徑不用給;若存
在不同的路徑,請(qǐng)給完整的路徑(Ex: "c:\lirary.olb")
Title Block Name:打上要叫取TitleBlock 的名稱.
3.加入TitleBlocek 到圖檔里,有兩個(gè)方式:
(1).在電路圖里在Manu Bar 的找Place -->找TitleBlock 加入即可.
(2).或是在步驟2 設(shè)定好TitleBlock 的路徑和名稱,在新增一個(gè)新圖時(shí),
即可直接套用.
-------------------------------------------------------------------------------
版本 9.0
問(wèn)題類別 OrCAD Layout
標(biāo)題 救救我
詳細(xì)說(shuō)明 如何在LAYOUT 中改焊的大小~~`不是孔徑的大小~~~
謝謝~~~可以快一回我嗎~~~
我很需要~~~~
RE
您好:
請(qǐng)您在Database Spreadsheets 選項(xiàng)中執(zhí)行Padstack 指令在其窗體中選擇所需更改的Pad 資
料更改成你所需的大小即可
-------------------------------------------------------------------------------
版本 8.0
問(wèn)題類別 OrCAD Pspice
標(biāo)題 請(qǐng)問(wèn)如何把pspice 的電路圖貼在word
詳細(xì)說(shuō)明 如標(biāo)題請(qǐng)問(wèn)要如何把pspice 的電路圖貼在word
RE
關(guān)于您的問(wèn)題可直接在PSpice 的電路圖上圈選(用鼠標(biāo)按住左鍵并拖拉您的鼠標(biāo))您想要
的部分并使用PSpice 的Copy 命令再將Word 打開(kāi)直接使用Word 的Paste 的指令即可達(dá)到
您要的功能
-------------------------------------------------------------------------------
版本 9.0
問(wèn)題類別 OrCAD Capture CIS
標(biāo)題 請(qǐng)問(wèn)如何編制專屬電路的零件庫(kù)?
詳細(xì)說(shuō)明 您好:
因每個(gè)零件都有其專屬的零件庫(kù)檔案,以至于占用不少容量,但是如orcad4.0 有編制其專屬零
件庫(kù)的功能(即是把各個(gè)零件庫(kù)中有用到的零件另外存成一個(gè)零件庫(kù))
不知orcad9.0 是否有?
非常感謝您的協(xié)助
RE
在Orcad Capture(包含Capture CIS)里都可以做到 您想要的功能在
Windows 版本里的Project manager 窗口(類似像檔案總管的架構(gòu)去里)里
有Design Cache 這個(gè)數(shù)據(jù)夾(此數(shù)據(jù)夾即是在存放有"叫取過(guò)的零件" 會(huì)在
此做個(gè)列表)
您可以打開(kāi)這個(gè)電路圖在 Menu bar 里的File-->New--> Library ( 此時(shí)會(huì)在Project
manager 的Library 資料夾出一個(gè)新增的Library ) 此時(shí)再將Design Cache 下所列的零件選
取 ( 可按鍵盤(pán)上的Shift 及鼠標(biāo)選頭及尾即可全選 ) 并按下Copy 的小圖示 ( 在工具列
的下方可找到 ) 再將鼠標(biāo)到到剛剛新增的Library 上 ( 會(huì)出藍(lán)底白字表已選取 )
最后再按下Paste 的小圖示即可存成另一個(gè)零件庫(kù)若要改名則可此Library 并按右鍵
會(huì)彈出一個(gè)小窗口選擇Save as 即可
-------------------------------------------------------------------------------
版本 9.1
問(wèn)題類別 OrCAD Layout
標(biāo)題 drill 的格式設(shè)定問(wèn)題
詳細(xì)說(shuō)明 你好,我將.mnl 的檔案轉(zhuǎn)換成layout 之后為什drill chat 的鉆孔
size 為何都變成全都只剩一格一樣的大小,Footprint 是自己做的有問(wèn)題,可是明明Drill 有
大有小的啊,似乎都無(wú)法從Drill chat 中修改導(dǎo)孔尺寸的大小,而且導(dǎo)孔的尺寸太大了要從哪里
修改呢?
麻煩告知 謝謝
RE
如果您需要更改Via 的孔徑大小則須將Padstacks 的功能開(kāi)啟再增加一個(gè)Via 的數(shù)據(jù)然后再
執(zhí)行tools 下的Via 指令選擇您所需要更改的Via 再按鼠標(biāo)右鍵選擇properties 在數(shù)據(jù)中
即有Padstack name 可切換Via 孔徑大小
-------------------------------------------------------------------------------
版本 7.2
問(wèn)題類別 OrCAD Capture
標(biāo)題 DSN 轉(zhuǎn)成 OLB
詳細(xì)說(shuō)明 請(qǐng)問(wèn)可否將線路圖使用到的零件
轉(zhuǎn)成..OLB 的檔案格式
RE
要將電路圖上(DSN)所使用到的零件轉(zhuǎn)成(.OLB)的檔格式,其步驟如下:
Step 1:先到Project Manager 窗口下,在最上面的 Menu bar 找尋file
會(huì)有一個(gè)下拉式的選單--> new--> Library.此時(shí)在Project Manager 的
Library 會(huì)新增一個(gè)Library1.
Step 2:在將Project Manager 窗口下的 Design cache 的所有零件(左手按住鍵
盤(pán)上的 "shift" 鍵+右手則用鼠標(biāo)選第一個(gè)零件及最后一個(gè)),并在上
面的快捷鍵,選擇Copy 小圖示, Copy 下來(lái).
Step 3:此時(shí)用鼠標(biāo)到剛剛新增的Library1,再執(zhí)行 Paste 的指令(一樣的快捷
小圖示可找到)即可.
Step 4:最后一步"存檔"(別忘了)
一樣選擇Library1,并按鼠標(biāo)右鍵--> Save 或 Save as 的指令.
-------------------------------------------------------------------------------
版本 9.1
問(wèn)題類別 OrCAD Capture CIS
標(biāo)題 ODBC 的問(wèn)題
詳細(xì)說(shuō)明 我想要使用odbc 的設(shè)定與我的數(shù)據(jù)庫(kù)作連結(jié)
請(qǐng)問(wèn)
在 orcad 中如何設(shè)定odbc 及其運(yùn)作方式
RE
您可以在ODBC 的"系統(tǒng)數(shù)據(jù)來(lái)源名稱"中新增一筆您的數(shù)據(jù)庫(kù)檔案再至CIS 系統(tǒng)下的"Option
s"下"CIS configuration"功能中連結(jié)ODBC 即可謝謝您的指教
-------------------------------------------------------------------------------
版本 v9.2
問(wèn)題類別 OrCAD Capture
標(biāo)題 orcad 轉(zhuǎn)autocad
詳細(xì)說(shuō)明 sch 轉(zhuǎn)為 dxf 文件時(shí),零件無(wú)法喊和線段對(duì)?
RE
您所敘述的問(wèn)題我已幫您測(cè)試過(guò)了并無(wú)您所說(shuō)明的線段與零件分開(kāi)的狀況生
如果您是使用試用版的軟件則可能會(huì)有相同的狀況生如果您是正式版的軟件可能是境
文件有問(wèn)題所造成的您可以將原始程序中的Capture.ini 覆蓋回去或重新安裝即可
-------------------------------------------------------------------------------
版本 9.10
問(wèn)題類別 OrCAD Layout
標(biāo)題 layout 可以在雙層板都放零件嗎?
詳細(xì)說(shuō)明 在layout 里雙層板上下兩層都可以手動(dòng)布件嗎?
請(qǐng)教教我
RE只要您的Layout 層別設(shè)定為兩層以上在選取組件后按T 鍵即可放置于相對(duì)應(yīng)的層別中(如TOP 對(duì)應(yīng)BOT) 放置完后再使用手動(dòng)布線即可
下載該資料的人也在下載 下載該資料的人還在閱讀
更多 >

評(píng)論

查看更多

下載排行

本周

  1. 1電子電路原理第七版PDF電子教材免費(fèi)下載
  2. 0.00 MB  |  1491次下載  |  免費(fèi)
  3. 2單片機(jī)典型實(shí)例介紹
  4. 18.19 MB  |  95次下載  |  1 積分
  5. 3S7-200PLC編程實(shí)例詳細(xì)資料
  6. 1.17 MB  |  27次下載  |  1 積分
  7. 4筆記本電腦主板的元件識(shí)別和講解說(shuō)明
  8. 4.28 MB  |  18次下載  |  4 積分
  9. 5開(kāi)關(guān)電源原理及各功能電路詳解
  10. 0.38 MB  |  11次下載  |  免費(fèi)
  11. 6100W短波放大電路圖
  12. 0.05 MB  |  4次下載  |  3 積分
  13. 7基于單片機(jī)和 SG3525的程控開(kāi)關(guān)電源設(shè)計(jì)
  14. 0.23 MB  |  4次下載  |  免費(fèi)
  15. 8基于AT89C2051/4051單片機(jī)編程器的實(shí)驗(yàn)
  16. 0.11 MB  |  4次下載  |  免費(fèi)

本月

  1. 1OrCAD10.5下載OrCAD10.5中文版軟件
  2. 0.00 MB  |  234313次下載  |  免費(fèi)
  3. 2PADS 9.0 2009最新版 -下載
  4. 0.00 MB  |  66304次下載  |  免費(fèi)
  5. 3protel99下載protel99軟件下載(中文版)
  6. 0.00 MB  |  51209次下載  |  免費(fèi)
  7. 4LabView 8.0 專業(yè)版下載 (3CD完整版)
  8. 0.00 MB  |  51043次下載  |  免費(fèi)
  9. 5555集成電路應(yīng)用800例(新編版)
  10. 0.00 MB  |  33562次下載  |  免費(fèi)
  11. 6接口電路圖大全
  12. 未知  |  30320次下載  |  免費(fèi)
  13. 7Multisim 10下載Multisim 10 中文版
  14. 0.00 MB  |  28588次下載  |  免費(fèi)
  15. 8開(kāi)關(guān)電源設(shè)計(jì)實(shí)例指南
  16. 未知  |  21539次下載  |  免費(fèi)

總榜

  1. 1matlab軟件下載入口
  2. 未知  |  935053次下載  |  免費(fèi)
  3. 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
  4. 78.1 MB  |  537793次下載  |  免費(fèi)
  5. 3MATLAB 7.1 下載 (含軟件介紹)
  6. 未知  |  420026次下載  |  免費(fèi)
  7. 4OrCAD10.5下載OrCAD10.5中文版軟件
  8. 0.00 MB  |  234313次下載  |  免費(fèi)
  9. 5Altium DXP2002下載入口
  10. 未知  |  233046次下載  |  免費(fèi)
  11. 6電路仿真軟件multisim 10.0免費(fèi)下載
  12. 340992  |  191183次下載  |  免費(fèi)
  13. 7十天學(xué)會(huì)AVR單片機(jī)與C語(yǔ)言視頻教程 下載
  14. 158M  |  183277次下載  |  免費(fèi)
  15. 8proe5.0野火版下載(中文版免費(fèi)下載)
  16. 未知  |  138039次下載  |  免費(fèi)