電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>Xilinx推出Versal:業(yè)界首款自適應(yīng)計(jì)算加速平臺(tái),支持快速創(chuàng)新

Xilinx推出Versal:業(yè)界首款自適應(yīng)計(jì)算加速平臺(tái),支持快速創(chuàng)新

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

请按住滑块,拖动到最右边
了解新功能

查看更多

相關(guān)推薦

Xilinx發(fā)布首款新類別平臺(tái) Versal

業(yè)界首自適應(yīng)計(jì)算加速平臺(tái) (Adaptive Compute Acceleration Platform ,ACAP) 的硬件和軟件均可由軟件開發(fā)者、數(shù)據(jù)科學(xué)家和硬件開發(fā)者進(jìn)行編程和優(yōu)化,這要?dú)w功于其符合業(yè)界標(biāo)準(zhǔn)設(shè)計(jì)流程的一系列工具、軟件、庫、IP、中間件和框架。
2018-10-16 13:42:541106

加速ROS2為機(jī)器人帶來自適應(yīng)計(jì)算能力

開源項(xiàng)目,從感知到控制、從定位到構(gòu)圖、從導(dǎo)航到可視化,都使用ROS作為基礎(chǔ)。 而不久前AMD XILINX推出了以ROS2為中心的增強(qiáng)機(jī)器人自適應(yīng)計(jì)算能力的硬件加速方法——Kria Robotics Stack(KRS),通過硬件加速為機(jī)器人帶來自適應(yīng)計(jì)算能力。 從ROS到
2022-12-12 06:25:001270

詳解基于賽靈思的Versal? ACAP設(shè)計(jì)創(chuàng)建步驟

Versal ACAP(自適應(yīng)計(jì)算加速平臺(tái))是高度集成化的多核計(jì)算平臺(tái),可通過靈活的自適應(yīng)能力來滿足不斷變化的動(dòng)態(tài)算法的需求。VCK190 是賽靈思最早發(fā)布的 Versal AI Core 評(píng)估器
2020-09-28 10:57:584786

賽靈思推出Versal HBM自適應(yīng)計(jì)算加速平臺(tái),應(yīng)對(duì)網(wǎng)絡(luò)與云端大數(shù)據(jù)的雙重挑戰(zhàn)

Versal ACAP 系列最新成員可在單個(gè)平臺(tái)上,為數(shù)據(jù)中心和網(wǎng)絡(luò)運(yùn)營(yíng)商提供無與倫比的高速存儲(chǔ)器、安全連接以及靈活應(yīng)變的計(jì)算。
2021-07-19 18:46:143095

借助自適應(yīng)模塊化系統(tǒng) (SOM)加速邊緣創(chuàng)新

自適應(yīng)計(jì)算包含能夠針對(duì)具體應(yīng)用進(jìn)行優(yōu)化的硬件,例如現(xiàn)場(chǎng)可編程門陣列 (FPGA),它是一個(gè)功能強(qiáng)大的解決方案,專門用于基于AI 的邊緣應(yīng)用。
2021-07-23 17:27:392460

AMD Versal系列CIPS IP核介紹

AMD自適應(yīng)計(jì)算加速平臺(tái)(ACAP)是一個(gè)完全軟件可編程資源集合,這些資源結(jié)合在一起構(gòu)成片上系統(tǒng) (SoC),包括以下主要的資源塊
2023-11-27 14:12:09407

AMD Versal AI Edge自適應(yīng)計(jì)算加速平臺(tái)Versal介紹(2)

Versal 包含了 Cortex-A72 處理器和 Cortex-R5 處理器,PL 端可編程邏輯部分,PMC 平臺(tái)管理控制器,AI Engine 等模塊,與以往的 ZYNQ 7000 和 MPSoC 不同,Versal 內(nèi)部是通過 NoC 片上網(wǎng)絡(luò)進(jìn)行互聯(lián)。
2024-03-06 18:12:53774

【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計(jì)算加速平臺(tái)之準(zhǔn)備工作(1)

AMD Versal AI Edge 自適應(yīng)計(jì)算加速平臺(tái)之準(zhǔn)備工作,包含軟件環(huán)境、硬件環(huán)境。
2024-03-07 15:49:10232

【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計(jì)算加速平臺(tái)Versal 介紹(2)

【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計(jì)算加速平臺(tái)Versal 介紹,以及Versal 芯片開發(fā)流程的簡(jiǎn)介。
2024-03-07 16:03:13234

AMD Versal AI Edge自適應(yīng)計(jì)算加速平臺(tái)PL LED實(shí)驗(yàn)(3)

對(duì)于Versal來說PL(FPGA)開發(fā)是至關(guān)重要的,這也是Versal比其他ARM的有優(yōu)勢(shì)的地方,可以定制化很多ARM端的外設(shè)
2024-03-13 15:38:20366

AMD Versal AI Edge自適應(yīng)計(jì)算加速平臺(tái)之PL LED實(shí)驗(yàn)(3)

對(duì)于Versal來說PL(FPGA)開發(fā)是至關(guān)重要的,這也是Versal比其他ARM的有優(yōu)勢(shì)的地方,可以定制化很多ARM端的外設(shè)
2024-03-22 17:12:06251

AMD Versal AI Edge自適應(yīng)計(jì)算加速平臺(tái)之PL通過NoC讀寫DDR4實(shí)驗(yàn)(4)

Versal的DDR4是通過NoC訪問,因此需要添加NoC IP進(jìn)行配置。
2024-03-22 17:18:19184

正在加载...